数据传输同步方法及装置的制造方法

文档序号:9474010阅读:362来源:国知局
数据传输同步方法及装置的制造方法
【技术领域】
[0001]本发明涉及信息处理技术,尤其涉及一种数据传输同步方法及装置。
【背景技术】
[0002]在数据通信过程中,发射机发送的数据通过信道传输后,由于传输的延迟,造成接收机无法在最佳采样时刻进行采样并导致码间干扰。
[0003]现有技术中,接收机在接收数据的过程中需要进行符号同步,例如,首先根据接收的数据,确定时钟源,即收发的码元时同步,接着,改变相位偏差,即根据该时钟源确定接收数据的最佳采样时刻。
[0004]然而,现有技术是通过GPS定位时钟,确定时钟源,从而导致实现符号同步的成本较高。

【发明内容】

[0005]本发明实施例提供一种数据传输同步方法及装置,用以解决实现符号同步的成本较高的问题。
[0006]第一个方面提供了一种数据传输同步方法,包括:
[0007]接收机在第一时刻接收到发送机发送的序列信息,所述序列信息用以指示所述发送机在所述序列信息的结束时刻发送有效数据,所述第一时刻为所述发送机的空闲时刻中的一时刻,或者所述第一时刻为所述发送机空闲时长的结束时刻;
[0008]在所述序列信息的结束时刻,所述接收机接收所述发送机发送的有效数据。
[0009]在第一种可能的实现方式中,所述接收机在第一时刻接收到发送机发送的序列信息,包括:
[0010]所述接收机通过一阶环形滤波器接收所述序列信息。
[0011]结合第一个方面的第一种可能的实现方式,在第二种可能的实现方式中,所述接收机通过一阶环形滤波器接收所述序列信息之后,还包括:
[0012]在第一预设时刻,或者,所述接收机根据数控振荡器反馈的误差,所述接收机确定将所述一阶环形滤波器切换到二阶环路滤波器,所述一阶环形滤波器比所述二阶环形滤波器进行相位收敛快。
[0013]结合第一个方面至第一个方面的第二种可能的实现方式中的任一种可能实现方式,在第三种可能的实现方式中,所述接收机在第一时刻接收到发送机发送的序列信息之前,还包括:
[0014]所述接收机获取相位偏差,所述相位偏差包括所述接收机在关机时刻与开机时刻相位的偏差。
[0015]结合第一个方面的第三种可能的实现方式,在第四种可能的实现方式中,所述接收机获取相位偏差,所述相位偏差包括所述接收机在关机时刻与开机时刻相位的偏差,包括:
[0016]所述接收机根据滤波器获取时钟偏差,所述时钟偏差包括所述接收机在关机时刻与开机时刻的时钟偏差;
[0017]所述接收机获取自身的关闭时长,所述关闭时间包括所述接收机关机时刻至开机时刻的时长;
[0018]所述接收机获取自身的时钟频率;
[0019]所述接收机根据所述时钟偏差、关闭时长和时钟频率,确定所述相位偏差。
[0020]结合第一个方面至第一个方面的第四种可能的实现方式中的任一种可能实现方式,在第五种可能的实现方式中,所述序列信息,包括:0和I交替的规则序列,或者伪随机序列。
[0021]第二个方面提供了一种数据传输同步方法,包括:
[0022]发送机在第一时刻发送序列信息,所述序列信息用以指示发送机在所述序列信息的结束时刻发送有效数据,所述第一时刻为所述发送机的空闲时刻中的一时刻,或者所述第一时刻为所述发送机空闲时刻的结束时刻;
[0023]所述发送机在发送序列信息的结束时刻,向所述接收机发送所述有效数据。
[0024]在第一种可能的实现方式中,所述序列信息,包括:0和I交替的规则序列,或者伪随机序列。
[0025]第三个方面提供了一种数据传输同步装置,包括:接收器、发送器和处理器,所述接收器,用于在第一时刻接收到发送机发送的序列信息,所述序列信息用以指示所述发送机在所述序列信息的结束时刻发送有效数据,所述第一时刻为所述发送机的空闲时刻中的一时刻,或者所述第一时刻为所述发送机空闲时长的结束时刻;用于在所述序列信息的结束时刻,接收所述发送机发送的有效数据。
[0026]在第一种可能的实现方式中,所述接收器,具体用于通过一阶环形滤波器接收所述序列信息。
[0027]结合第三个方面的第一种可能的实现方式,在第二种可能的实现方式中,所述处理器,用于在第一预设时刻,或者,所述接收机根据数控振荡器反馈的误差,确定将所述一阶环形滤波器切换到二阶环路滤波器,所述一阶环形滤波器比所述二阶环形滤波器进行相位收敛快。
[0028]结合第三个方面至第一个方面的第二种可能的实现方式中的任一种可能实现方式,在第三种可能的实现方式中,所述接收器,还用于获取相位偏差,所述相位偏差包括所述接收机在关机时刻与开机时刻相位的偏差。
[0029]结合第三个方面的第三种可能的实现方式,在第四种可能的实现方式中,所述接收器,具体用于根据滤波器获取时钟偏差,所述时钟偏差包括所述接收机在关机时刻与开机时刻的时钟偏差;获取自身的关闭时长,所述关闭时间包括所述接收机关机时刻至开机时刻的时长;获取自身的时钟频率;
[0030]所述处理器,还用于根据所述时钟偏差、关闭时长和时钟频率,确定所述相位偏差。
[0031]结合第三个方面至第一个方面的第四种可能的实现方式中的任一种可能实现方式,在第五种可能的实现方式中,所述序列信息,包括:0和I交替的规则序列,或者伪随机序列。
[0032]第四个方面提供了一种数据传输同步装置,包括:接收器、发送器和处理器,所述发送器,用于在第一时刻发送序列信息,所述序列信息用以指示发送机在所述序列信息的结束时刻发送有效数据,所述第一时刻为所述发送机的空闲时刻中的一时刻,或者所述第一时刻为所述发送机空闲时刻的结束时刻;用于在发送序列信息的结束时刻,向所述接收机发送所述有效数据。
[0033]在第一种可能的实现方式中,所述序列信息,包括:0和I交替的规则序列,或者伪随机序列。
[0034]本发明实施例提供的数据传输同步方法及装置,通过接收机在第一时刻接收到发送机发送的序列信息,该序列信息用以指示发送机在序列信息的结束时刻发送有效数据,其中,第一时刻为发送机的空闲时刻中的一时刻,或者第一时刻为发送机空闲时长的结束时刻,接着,在序列信息的结束时刻,接收机接收发送机发送的有效数据。从而在实现符号同步的过程中不需要通过GPS定位时钟确定时钟源,进而,减少了实现符号同步的成本。
【附图说明】
[0035]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0036]图1为本发明一实施例提供的数据传输同步方法的流程示意图;
[0037]图2为本发明另一实施例提供的数据传输同步方法的流程示意图;
[0038]图3为本发明再一实施例提供的数据传输同步方法的流程示意图;
[0039]图4为本发明一实施例提供的两个收发机数据传输同步的工作示意图;
[0040]图5为本发明一实施例提供的数据传输同步装置的结构示意图;
[0041]图6为本发明另一实施例提供的数据传输同步装置的结构示意图。
【具体实施方式】
[0042]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0043]图1为本发明一实施例提供的数据传输同步方法的流程示意图,如图1所示,本实施例的数据传输同步方法,包括:
[0044]步骤101、接收机在第一时刻接收到发送机发送的序列信息。
[0045]本实施例的适用场景为:第一种适用场景,FDD系统下,建立符号同步时;或者,第二适用场景,在TDD系统中,接收端要切换到发送模式时。需要要说明
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1