信号处理装置的制造方法

文档序号:9476529阅读:470来源:国知局
信号处理装置的制造方法
【技术领域】
[0001]本发明涉及在有线或者无线通信装置等中使用的、对被曼彻斯特编码的接收信号进行处理的信号处理装置。
【背景技术】
[0002]当前,作为处理被曼彻斯特编码的接收信号的信号处理装置,存在例如在专利文献I中所示的装置。该装置设置有根据被曼彻斯特编码的接收信号估计波形失真等的接收状态的状态估计电路、和使用接收信号生成再现时钟的时钟再现电路,并且准备作为时钟再现电路的基准信号的参考,根据从状态估计电路输出的波形信息和从时钟再现电路输出的再现时钟来修正参考或者采样点,根据每I数据的多个采样点求出接收信号与参考的相关性,并根据该相关值输出判定结果。
[0003]在先技术文献
[0004]专利文献
[0005]专利文献1:日本特开平11-88447号公报

【发明内容】

[0006]发明要解决的课题
[0007]在上述那样的现有装置中,通过进行每I数据的多个采样的数据检测,能够使噪声或干扰等导致的判定结果的错误率变小。但是,每当在对每I数据获取多个采样点的信息时,都需要作为时钟再现电路的基准信号的参考,因而存在难以实现低耗电化的问题。
[0008]本发明就是为了解决上述那样的课题而完成的,其目的在于获得一种能够使判定结果的错误率变小且能够实现低耗电化的信号处理装置。
[0009]用于解决课题的手段
[0010]本发明的信号处理装置具有:第I时钟生成电路,其生成在比被曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟α τ(0.5 < α < 1.0)的定时上升(立右上汾毛)的第I时钟;第2时钟生成电路,其生成在比接收信号的各数据的转变点延迟与αΤ*同的β Τ(0.5 < β < 1.0)的定时上升的第2时钟;数据检测电路,其根据第I时钟和第2时钟,输出接收信号的第I和第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定。
[0011]发明效果
[0012]本发明的信号处理装置因为不使用参考而生成2个定时不同的时钟,且在不同的2点对接收信号进行采样,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
【附图说明】
[0013]图1是示出本发明的实施方式I的信号处理装置的结构图。
[0014]图2是示出本发明的实施方式I的信号处理装置的信号波形的说明图。
[0015]图3是示出具有本发明的实施方式I的信号处理装置的单脉冲生成电路的时钟生成电路的结构图。
[0016]图4是示出使用具有本发明的实施方式I的信号处理装置的单脉冲生成电路的时钟生成电路的情况下的信号波形的说明图。
[0017]图5是示出本发明的实施方式2的信号处理装置的信号波形的说明图。
[0018]图6是示出本发明的实施方式3的信号处理装置的结构图。
[0019]图7是示出本发明的实施方式3的信号处理装置的信号波形的说明图。
[0020]图8是示出本发明的实施方式4的信号处理装置的信号波形的说明图。
[0021]图9是示出本发明的实施方式5的信号处理装置的结构图。
[0022]图10是示出本发明的实施方式5的信号处理装置的信号波形的说明图。
[0023]图11是示出本发明的实施方式6的信号处理装置的时钟生成电路的结构图。
[0024]图12是示出本发明的实施方式6的信号处理装置的信号波形的说明图。
【具体实施方式】
[0025]以下为了更详细地说明本发明,按照附图对用于实施本发明的方式进行说明。
[0026]实施方式1.
[0027]图1是本发明的实施方式I的信号处理装置的结构图。
[0028]在图1中,信号处理装置具有:输入端子11,其供输入由被曼彻斯特编码的O和I的数据构成的接收信号;第1、第2时钟生成电路21、22,其使用输入到输入端子11的接收信号分别生成时钟I (第I时钟)和时钟2 (第2时钟);数据检测电路31,其根据从第1、第2时钟生成电路21、22输出的时钟1、2,输出检测结果1、2(第1、第2检测结果);判定电路41,其根据检测结果1、2输出接收信号的判定结果;以及输出端子51,其输出判定结果。
[0029]第I时钟生成电路21生成在比被占空比为50%的曼彻斯特编码的周期为T的接收信号的各数据的中心(数据为“O”的情况下,为1/0的转变点,数据为“I”的情况下,为0/1的转变点)延迟a T(0.5 < α < 1.0)的定时上升(立朽上汾§ )的时钟I。此外,虽然在此使用占空比为50%的曼彻斯特编码,但曼彻斯特编码的占空比也可以是50%以外。
[0030]第2时钟生成电路22生成在比接收信号的各数据的中心延迟βΤ(0.5 < β
<1.0)的定时上升的时钟2。在数据检测电路31中,使用时钟I和2在各自的上升沿对接收信号进行采样,且输出检测结果I和2。
[0031]在此,通过使第I时钟生成电路21和第2时钟生成电路22生成的时钟的上升定时α和β成为不同的值,而能够在定时不同的2点对接收信号进行采样。
[0032]图2是假设时钟的上升定时为α = 0.6, β =0.8的情况下的接收信号、时钟1、时钟2、检测结果1、检测结果2的信号的时间波形例。
[0033]在此,作为被占空比为50%的曼彻斯特编码的周期为T的接收信号,使用电路初始化信号和3比特的数据(100)。
[0034]生成在比各数据的中心的转变点延迟0.6Τ的定时上升的时钟作为时钟1,生成在比各数据的中心的转变点延迟0.8Τ的定时上升的时钟作为时钟2。此时,因为利用时钟I和2对曼彻斯特编码的各数据的前半部分进行采样,因此将3比特的数据“100”反转而得到的“011”作为检测结果1、2输出。此外,在图中,接收信号中的以黑圆点表示的位置表示采样位置(后述的图4、图5、图7、图8、图10、图12也同样)。
[0035]在判定电路41中,根据检测结果1、2的结果来判定接收信号,并从输出端子51输出该判定结果。
[0036]这样,在实施方式I中,通过不使用参考而生成2个定时不同的时钟,且在不同的2点对接收信号进行采样,从而能够实现低耗电化并且使判定结果的错误率变小。
[0037]此外,虽然在上述示例中将第I时钟生成电路21生成的时钟I的定时设定为0.5
<α < 1.0,将第2时钟生成电路22生成的时钟2的定时设定为0.5 < β < 1.0,但也可以使第I时钟生成电路21生成的时钟I的定时设定为0.0 < α < 0.5,使第2时钟生成电路22生成的时钟2的定时设定为0.0 < β < 0.5。在这样构成的情况下,因为利用时钟I和时钟2对曼彻斯特编码的后半部分进行采样,因此将与3比特的数据“100”相同的“100”作为检测结果1、2输出。
[0038]这种情况下也在判定电路41中根据检测结果1、2的结果来判定接收信号,并从输出端子51输出该判定结果。因此,能够获得与上述示例同样的效果。
[0039]接着,作为实施方式I中的第1、第2时钟生成电路21、22的结构例,对使用了基于单脉冲生成电路的时钟生成电路的情况进行说明。
[0040]图3示出具有了单脉冲生成电路的时钟生成电路的结构的一例。在图3中,时钟生成电路由以下部分构成:开关24,其根据开关控制信号来切换所输入的接收信号的输出路径;第I反相器25,其输出开关24的第I输出反转而得到的值;单脉冲生成电路26,其与开关24的第2输出和来自第I反相器25的输出同步,输出规定的时间宽度的脉冲;第2反相器27,其作为时钟输出单脉冲生成电路26的输出反转而得到的值;以及开关控制电路23,其与第2反相器27输出的时钟同步,对输入的接收信号进行采样处理,生成开关控制信号。
[0041]开关24根据来自开关控制电路23的开关控制信号选择输出路径。
[0042]在此,在来自开关控制电路23的开关控制信号为“O”的情况下,开关24成为与单脉冲生成电路26连接的路径,在来自开关控制电路23的开关控制信号为“I”的情况下,开关24成为与第I反相器25连接的路径。
[0043]第I反相器25向单脉冲生成电路26输出输入值反转而得到的值。单脉冲生成电路26在输入信号的每个上升沿输出I次规定的时间宽度的脉冲。
[0044]第2反相器27对来自单脉冲生成电路26的输出进行反转,且作为时钟向时钟生成电路的外部和开关控制电路23输出。
[0045]开关控制电路23与时钟的上升同步地,进行接收信号的采样,且向开关24输出采样时的“O”或者“I”的值。
[0046]根据本结构,通过使用曼彻斯特编码作为接收信号,而能够与各数据的中心的上升或者下降(立下§ )同步地生成单脉冲,且生成反转后的单脉冲作为时钟。
[0047]图4是使用了具有单脉冲生成电路的时钟生成电路的情况下的接收信号、单脉冲1、时钟1、单脉冲2、时钟2、检测结果1、检测结果2的信号的时间波形例。
[0048]在此,作为接收信号,使用被占空比为50%的曼彻斯特编码的周期为T的电路初始化信号和3比特的数据(100),设为脉冲宽度α =0.6,脉冲宽度β =0.8。另外,开关控制电路23的初始状态是“O”。
[0049]在图4中,因为在电路初始化信号的数据的中心,开关控制电路23的输出是“O”,因此在上升(0/1的数据转变点)的定时生成0.6T的单脉冲I和0.8T的单脉冲2
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1