一种降低高速差分短传输线信号抖动的方法

文档序号:9729884阅读:405来源:国知局
一种降低高速差分短传输线信号抖动的方法
【技术领域】
[0001]本发明涉及信号完整性领域,具体地说是一种降低高速差分短传输线信号抖动的方法。
【背景技术】
[0002]在服务器产品设计中,信号的频率在逐步提高。在高速传输条件下,信号质量问题将越加凸显,比如码间干扰、串扰、传输衰减等因素,会影响信号的质量。
[0003]PCB主板与连接硬盘等服务器硬件背板通过传输线连接,当PCB传输线较长时,信号衰减严重,而传输线短时,又可能因能量衰减太少,信号反射波较强,并叠加到原来的信号导致幅度增加而最终使转换电平所耗费的时间更长。在信号叠加成眼图时,信号抖动较严重,会发现上升/下降各边沿偏离较大。
[0004]PCB主板与背板通过差分短传输线连接时,差分短传输线采用低损耗材料制成,其介质损耗降低,对于反射信号的损耗也降低,反射信号带来的不良影响被放大、误码率提高,信号存在码间干扰、串扰、传输衰减、信号抖动的质量问题,消除码间干扰、串扰、传输衰减、信号抖动的信号质量问题是本发明要解决的技术问题。

【发明内容】

[0005]本发明的技术任务是针对以上不足,提供一种降低高速差分短传输线信号抖动的方法,来解决PCB主板与背板通过差分短传输线连接时码间干扰、串扰、传输衰减、信号抖动的信号质量差的问题。
[0006]本发明的技术任务是按以下方式实现的:
一种降低高速差分短传输线信号抖动的方法,所述差分短传输线连接主板和背板,步骤为:
(1)对所述差分短传输线进行模拟仿真;
(2)在所述短差分线与背板连接端连接有与背板并联连接的电容;
(3)对所述差分短传输线进行信号眼图测试。
[0007]所述差分短传输线共两个,每根差分短传输线与背板连接端均连接有与背板并联连接的电容。
[0008]所述电容为2PF电容。
[0009]本发明的一种降低高速差分短传输线信号抖动的方法具有以下优点:
有效降低高速信号在PCB上传输时的反射能量,减少信号边沿抖动。提高产品的信号质量,增强产品的可靠性和稳定性。
【附图说明】
[0010]下面结合附图对本发明进一步说明。
[0011]图1为一种降低高速差分短传输线信号抖动的方法的步骤(1)眼图示意图; 图2为一种降低高速差分短传输线信号抖动的方法信号跳变时的信号边沿分离示意图;
图3为一种降低高速差分短传输线信号抖动的方法的步骤(2)的眼图示意图。
【具体实施方式】
[0012]参照说明书附图和具体实施例对本发明的一种降低高速差分短传输线信号抖动的方法作以下详细地说明。
[0013]实施例:
本发明的一种降低高速差分短传输线信号抖动的方法,差分短传输线连接主板和背板,步骤为:
(1)对所述差分短传输线进行模拟仿真;
(2)在所述差分短传输线与背板连接端连接有与背板并联连接的电容;
(3)对所述差分短传输线进行信号眼图测试。
[0014]其中,在步骤(1)模拟仿真的眼图中,信号上升和下降边缘的信号抖动,信号反射是因为阻抗不匹配,主板上芯片的管教与主板连接器引脚对于传输线而言都起到集总电容的作用,总电容引起与传输线连接处的阻抗突变,当传输线长度较长时,发射能量在传输线上会因为长距离损耗而衰减,相反的,当传输线长度较短时,反射信号的能量在传输线两端来回反射,并维持一个较大的幅值,这将引起信号失真,误码率提升。
[0015]鉴于上述原因,在两根差分短传输线与背板连接端各并联2PF的电容,用于消除阻抗失配。
[0016]对连接电容后的差分短传输线进行信号眼图测试。
[0017]通过上面【具体实施方式】,所述技术领域的技术人员可容易的实现本发明。但是应当理解,本发明并不限于上述的【具体实施方式】。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。除说明书所述的技术特征外,均为本专业技术人员的已知技术。
【主权项】
1.一种降低高速差分短传输线信号抖动的方法,所述差分短传输线连接主板和背板,其特征在于步骤为: (1)对所述差分短传输线进行模拟仿真; (2)在所述短差分线与背板连接端连接有与背板并联连接的电容; (3)对所述差分短传输线进行信号眼图测试。2.根据权利要求1所述的一种降低高速差分短传输线信号抖动的方法,其特征在于所述差分短传输线共两个,每根差分短传输线与背板连接端均连接有与背板并联连接的电容。3.根据权利要求1或2所述的一种降低高速差分短传输线信号抖动的方法,其特征在于所述电容为2PF电容。
【专利摘要】本发明公开了一种降低高速差分短传输线信号抖动的方法,属于信号完整性领域,本发明要解决PCB主板与背板通过差分短传输线连接时码间干扰、串扰、传输衰减、信号抖动的信号质量差的技术问题,采用的技术步骤为:(1)对所述差分短传输线进行模拟仿真;(2)在所述短差分线与背板连接端连接有与背板并联连接的电容;(3)对所述差分短传输线进行信号眼图测试。
【IPC分类】H04B10/07
【公开号】CN105490736
【申请号】CN201510906491
【发明人】孙龙, 郭大峰
【申请人】浪潮电子信息产业股份有限公司
【公开日】2016年4月13日
【申请日】2015年12月9日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1