一种基于非信令的TD_LTE_Advanced基站信号分析装置及方法

文档序号:9730717阅读:563来源:国知局
一种基于非信令的TD_LTE_Advanced基站信号分析装置及方法
【技术领域】
[0001] 本发明属于信号测试领域,具体设及一种基于非信令的TD_LTE_Advanced基站信 号分析装置及方法。
【背景技术】
[0002] 随着TD_LTE_Advanced技术的深入推进,多载波、多天线技术发展的逐渐成熟,作 为基站研发、生产及出厂认证中的关键一环,基站测试越来越受到基站开发商、基站生产商 W及运营商的关注,基站测试仪器应运而生。对于TD_LTE_Advanced技术中,大带宽、多天线 的技术要求,传统的测试方法通常采用多台仪表组成的测试系统进行测试,不仅测试速度 较慢,而且在跨载波调度时,组合频谱也会出现测试不准确的问题,需要建立非信令连接, 不利于基站的研发和生产。

【发明内容】

[0003] 针对现有技术中存在的上述技术问题,本发明提出了一种基于非信令的TD_LTE_ Advanced基站信号分析装置及方法,设计合理,克服了现有技术的不足,提高了测试效率。
[0004] 为了实现上述目的,本发明采用如下技术方案:
[0005] 一种基于非信令的TD_LTE_Advanced基站信号分析装置,
[0006] 包括八路射频及中频通道,八路射频及中频通道连接有FPGA控制器和测量显示单 元;各路射频通道均包括第一本振阵列单元、第二本振阵列单元、第一混频单元和第二混频 单元;各路中频通道均包括A/D控制单元;
[0007] 各路射频及中频通道中,第一本振阵列单元的输出端与第一混频单元的输入端相 连,第一混频单元的输出端与第二本振阵列单元的输出端和第二混频单元的输入端相连, 第二混频单元的输出端与A/D控制单元的输入端相连,A/D控制单元的输出端与FPGA控制器 的输入端相连;所述FPGA控制器的输出端与测量显示单元的输入端相连。
[000引优选地,所述FPGA控制器内设置有最佳采样点模块、时域分析模块、频域分析模块 及调制域分析模块,所述最佳采样点模块分别与时域分析模块、频域分析模块W及调制域 分析模块相连。
[0009] 优选地,所述FPGA控制器的输入数据速率为245.76Mbps。
[0010 ]此外,本发明还提到一种基于非信令的TD_LTE_Ad vane e d基站信号分析方法,该方 法采用所述的一种基于非信令的TD_LTE_Advanced基站信号分析装置,按照如下步骤进行: [OCm] 步骤l:TD_LTE_Advanced基站信号分析装置通过射频连接线连接有TD_LTE_ Advanced基站,上位机通过串口和GPIB端口分别控制TD_LTE_Advanced基站和TD_LTE_ Advanced基站信号分析装置,完成测试前的准备工作;
[0012] 步骤2:上位机通过GPIB控制指令对TD_LTE_Advanced基站信号分析装置配置频 率,配置频率为:。_80、。_81、。_82、。_83、。_84、。_85、。_86、。_87,并配置第一本振阵列单元 的频率,配置频率为:F_B0+846.4MHz、F_Bl+846.4MHz、F_B 化846.4MHz、F_B3+846.4MHz、F_ B4+846.4MHz、F_B5+846.4MHz、F_B6+846.4MHz、F_B7+846.4MHz,同时配置第二本振阵列单 元的频率,配置频率为IG化;
[OOU] 步骤3:上位机通过GPIB控制指令对TD_LTE_Advanced基站信号分析装置配置中频 采样时钟频率,配置频率为245.76Mbps,用于A/D控制单元的数据采样;
[0014] 步骤4:上位机通过A巧旨令控制对TD_LTE_Advanced基站配置基带信号,所述基带 信号通过不同的基站天线进入八路射频通道,每一路信号经过第一本振阵列单元混频输出 846.4MHz模拟信号,再经过第一本振阵列单元混频输出153.6MHz的模拟中频信号,之后进 入A/D控制单元进行模数转换;
[0015] 可W根据采样数据的一致性,选择进行功率计算求和的数据长度进行比较,在 FPGA(可编程口阵列)中进行流水线作业时,可W根据FPGA(可编程口阵列)资源情况进行选 择,通常对比数据长度越长,位同步结果越精确;
[0016] 步骤5:上位机通过GPIB指令对TD_LTE_Advanced基站信号分析装置的八路射频通 道分别配置中屯、频率,为:F0、F1、F2、F3、F4、巧、F6、F7;八路射频通道分别与八条基站天线 相对应;
[0017] 步骤6:通过位同步提取最佳采样数据;TD_LTE_Advanced基站信号分析装置的中 频采样时钟频率是245.76Mbps,采样后的I、Q两路数据速率是122.88Mbps,采样深度是 10ms,而TD_LTE_Advanced基站信号分析装置的信号码元速率是30.72Mbps,采样速率是码 元速率的4倍,通过位同步进行获取最佳采样点:将数据分成4段,每段数据按4袖,4袖+1,4* η巧,4*n+3规则提取,其中η = 1... 307199,分别计算每段N( 307200)长的信号中各点的功率 C(t),其中
,其中I(t)、Q(t)是每个采样点的采样值,直接用每个采样点 的幅度作为其功率,将每段的功率按照1~η的对应位置累加起来,即:将第1段中的第η个 值、第2段的第η个值、第3段中的第η个值、第4段的第η个值累加起来,选择功率累加值最大 的一组数据为最佳采样数据;
[0018] 步骤7:通过FPGA控制器对最佳采样数据进行时域分析、频域分析和调制域分析;
[0019] 步骤8:通过FPGA控制器对最佳采样数据进行时域分析,最佳采样数据数据长度为 30.72Mbps*10ms,每个采样点的功率值为:
[0020] F*n = P0n+Pln+P2n;
[0021] 其中,化为第η通道中每个码元采样点的功率值,POn为第η通道中通过位同步后每 个采样点的功率值,Pin为第η通道中整个射频通道的通道增益的功率值,Ρ化为第η通道的 校准补偿值;
[0022] 步骤9:通过FPGA控制器对最佳采样数据进行长度为30.72Mbps*10ms的复数快速 傅里叶变换进行频域分析,快速傅里叶变换后的数据长度为N,每个点功率值为:
[0023] P_n = P0_n+Pl_n+P2_n;
[0024] 其中,P_n为第η通道中每个码元采样点的功率值,P0_n为第η通道中快速傅里叶变 换后的功率值,Ρ1_η为第η通道中射频通道的通道增益的功率值,Ρ2_η为第η通道的校准补 偿值;
[0025] 步骤10:根据用户配置进行时域、频域数据进行平均值或者均方根检波,根据显示 像素点的需求,输出长度Μ的功率点,并存储检波后的功率。
[0026] 平均值检波计算公式为:
[0027]
[0028] 均方根检波计算公式为:
[0029]
[0030] 其中,n = N/M,PAVm?为每个码元的功率值,Ρ1为第一个检波点的功率值,Ρ2为第二 个检波点的功率值,Pn为第η个检波点的功率值;
[0031] 步骤11:在FPGA内部对最佳采样数据的I/Q数据通过每个符号两端数据自相关性 及互相关性,获取无线帖的起始点;通过符号两端数据的自相关性来计算频率偏移,对I/Q 数据进行频偏校准;然后通过本地解调参考信号与提取解调参考信号相关进行信道均衡处 理,最后进行信号矢量幅度误差测量并提取调制前的数据;
[0032] 在判定无线帖起始点及计算频偏误差时,要根据CP类型来判定相关数据的长度及 位置,在进行信道均衡处理之前需要对预编码矩阵进行求解;
[0033] 步骤12:在载波聚合测试时根据基站配置,拟合相关射频通道的频域数据进行载 波聚合下的占用带宽、频谱发射模板W及邻道泄漏抑制比的测试;
[0034] 在跨载波调度时,需要在测量显示单元中显示像素点时,需要先计算频率间隔显 示的像素点再进行数据拟合;
[0035] 步骤13:对于下一个无线帖的测量,重复步骤6到步骤12进行测量;
[0036] 步骤14:测量显示单元根据不同基站测试厂商、测试需求及3GPP 36.521-1测试协 议给出测量口限来判断测试结果是否满足期望需求。
[0037] 本发明所带来的有益技术效果:
[0038] 本发明提出了一种基于非信令的TD_LTE_Advanced基站信号分析装置及方法,与 现有技术相比,一种基于非信令的TD_LTE_Advanced基站信号分析装置及方法,通过八路射 频数据、八路中频数据的分别处理,并行处理时域、频域及调制域的测量分析,不仅解决了 TD_LTE_Advanced技术中,大带宽、多天线的测量需求,同时也解决了传统测试方法测试速 度慢,对于跨载波调度时,组合频谱出现测试不准确的难题,实现了非信令情况下多天线, 连续及非连续载波聚合的TD_LTE_Advanced基站信号的快速分析,简化了测试手段,提高了 测试效率。
【附图说明】
[0039] 图1为本发明一种基于非信令的TD_LTE_Advanced基站信号分析装置的原理图。
[0040] 图2为本发明一种基于非信令的TD_LTE_Advanced基站信号分析方法的流程框图。
【具体实施方式】
[0041 ]下面结合附图W及【具体实施方式】对本发明作进一步详细说明:
[0042] 实施例1:
[0043] 如图1所示,一种基于非信令的TD_LTE_Advanced基站信号分析装置,包括第一本 振阵列单元、第二本振阵列单元、第一混频单元、第二混频单元、A/D控制单元、FPGA控制器 和测量显示单元;
[0044] 所述的第一本振阵列单元、第二本振阵列单元、第一混频单元、第二混频单元和A/ D控制单元各设置有八路;八路第一本振阵列单元、八路第二本振阵列单元、八路第一混频 单元、八路第二混频单元和八路A/D控制单元组成八路射频通道;
[0045] 所述八路第一本振阵列单元的输出端分别与所述八路第一混频单元的输入端相 连;所述八路第一混频单元的输出端和所述八路第二本振阵列单元的输出端分别与所述八 路第二混频单元的输入端相连;所述八路第二混频单元的输出端分别与所述八路A/D控制 单元的输入端相连;所述八路A/D控制单元的输出端分别与FPGA控制器的输入端相连;所述 FPGA控制器的输出端与测量显示单元的输入端相连。
[0046] 所述FPGA控制器内设置有最佳采样点模块、时域分析模块、频域分析模块及调制 域分析模块,所述最佳采样点模块分别与时域分析模块、频域分析模块W及调制域分析模 块相连。
[0047] 所述FPGA控制器的输入数据速率为245.76Mbps。
[004引实施例2:
[0049] 本发明还提到一种基于非信令的TD_LTE_Advanced基站信号分析方法(如图2所 示),用于分析非信令情况下多天线,连续及非连续载波聚合的TD_LTE_Advanced基站信号, 按照如下步骤进行:
[0050] 步骤l:TD_LTE_Advanced基站信号分析装置通过射频连接线连接有TD_LTE_ Advanced基站,上位机通过串口和GPIB端口分别控制TD_LTE_Advan
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1