一种基于euridis协议的调制解调器的制造方法

文档序号:9790609阅读:661来源:国知局
一种基于euridis协议的调制解调器的制造方法
【技术领域】
[0001]本发明涉及一种调制解调器,具体涉及一种基于EURIDIS协议的双绞线通讯的调制解调器。本发明属于电表设计制造领域。
【背景技术】
[0002]现有的电表的通讯方式为485双绞线通讯。485双绞线通讯采用差分信号负逻辑,-2V?-6V表示“0”,+2V?+6V表示“I” AS485有两线制和四线制两种接线,四线制只能实现点对点的通信方式,现很少采用,现在多采用的是两线制接线方式,这种接线方式为总线式拓扑结构在同一总线上最多可以挂接32个结点。在RS485通信网络中一般采用的是主从通信方式,即一个主机带多个从机。很多情况下,连接RS-485通信链路时只是简单地用一对双绞线将各个接口的“A”、“B”端连接起来。
[0003]现有技术存在如下缺点:信号有极性要求;通信总线必须链式连接,不能树状连接;信号幅度小,峰值只有零点几伏,抗干扰能力差,必须使用屏蔽电缆;通信速率低,十公里电缆通信标准仅有1200波特;只能接入32个节点。

【发明内容】

[0004]为解决现有技术的不足,本发明的目的在于提供一种基于EURIDIS协议的调制解调器,以解决现有技术信号有极性要求、通信总线不能树状连接、抗干扰能力差、通信速率低、接入节点较少的技术问题。
[0005]为了实现上述目标,本发明采用如下的技术方案:
一种基于EURIDIS协议的调制解调器,其特征在于,包括:主EURIDIS调制解调器、若干从EURIDIS调制解调器,所述主EURIDIS调制解调器分别连接从EURIDIS调制解调器。
[0006]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述主EURIDIS调制解调器与抄表设备连接,所述从EURIDIS调制解调器嵌入到电表。
[0007]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述主EURIDIS调制解调器包括稳压供电模块、电平转换模块、载波发生模块、用于接收计算机的集中器或主站软件发过来的数据的接口模块、数据发送接收模块;稳压供电模块连接载波发送模块、数据发送接收模块、电平转换模块;接口模块连接电平转换模块;电平转换模块和载波发送模块、接口模块分别连接数据发送接收模块。
[0008]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述数据发送接收模块包括与非门U1A、与非门U1B、电阻R20、第一放大电路、耦合电路,与非门UlB输入端连接载波发送模块和电平转换模块,与非门UlB输出端分别与非门UlA的2个输入端连接,与非门UlA的输出端连接限流电阻R20的一端,限流电阻R20的另一端连接到第一放大电路的输入端,第一放大电路的输出端连接到耦合电路的输入端,耦合电路的输出端耦合到EURIDIS总线。
[0009]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述第一放大电路包括NPN型三极管Ql、NPN型三极管Q2、PNP型三极管Q3;所述耦合电路包括耦合变压器Tl;所述电阻R20的另一端连接到三极管Ql的基极;三极管Ql的集电极连接电阻R21的一端;三极管Ql的发射极分别连接三极管Q2的基极和电阻R22的一端;三极管Q3的发射极连接电阻R21的另一端和稳压供电模块;三极管Q3的集电极连接到耦合变压器Tl输入侧的第一端;三极管Q2的发射极连接电阻R23的一端;电阻R23的另一端和电阻R22的另一端接地;三极管Q2的集电极连接到耦合变压器Tl输入侧的第二端;耦合变压器Tl输入侧的第一端连接稳压二极管Zl的负极;稳压二极管Zl的正极连接稳压二极管Z2的正极;稳压二极管Z2的负极连接耦合变压器Tl输入侧的第二端;耦合变压器Tl输出侧的第二侧连接电容C22的一端;电容C22的另一端和耦合变压器Tl输出侧的第一侧耦合到EURIDIS总线上。
[0010]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述三极管Q2的集电极连接电容C21的一端;电容C21的另一端连接电阻R25的一端;电阻R25的另一端连接第一比较器的输入端;第一比较器的输出端连接二极管Dl的正极;二极管Dl的负极连接第二比较器的输入端;第二比较器的输出端连接载波发送模块。
[0011]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述第一比较器包括运放U2A、电容C11、电容C10、电阻R10、电阻R12、电阻R13、电阻R14,电阻R25的另一端连接电容Cll 一端、电容ClO—端、电阻RlO的一端;运放U2A的负输入端分别连接电容Cl I另一端、电阻R11的一端;运放U 2 A的正输入端分别连接电阻R12的一端和电阻R13的一端;运放U 2 A的输出端连接电阻Rll的另一端、电容ClO的另一端和二极管Dl的正极;电阻R14的另一端连接稳压供电模块;电阻R13的另一端连接电阻R12的另一端;电阻R13另一端接地。
[0012]前述的一种基于EURIDIS协议的调制解调器,其特征在于,所述第二比较器包括运放U2B、电容C12、电阻R14、电阻R15、电阻R16、电阻R82、电阻R18、与非门UlD; 二极管Dl的负极连接运放U2B的负输入端、电容C12的一端、电阻R14的一端;运放OPlB的正输入端连接电阻Rl5的一端、电阻Rl6的一端、电阻R82的一端;电阻Rl5的另一端连接稳压供电模块;运放U2B的输出端连接电阻18的另一端、电阻R82的另一端、与非门UlD的一个输入端;与非门UlD的另一个输入端连接载波发送模块,与非门UlD的输出端连接接口模块和电平转换模块;电阻R82的另一端连接电容Cl3的一端;电容C13的另一端连接稳压供电模块;电阻Rl8的另一端、电阻R16的另一端、电容C12的另一端、电阻R14的另一端分别接地。
[0013]本发明的有益之处在于:本发明的一种基于EURIDIS协议的调制解调器具有信号抗干扰能力强、组建集抄系统方便、接入节点多、方便客户使用的优点。
【附图说明】
[0014]图1是本发明一种基于EURIDIS协议的调制解调器的结构示意图;
图2是本发明一种基于EURIDIS协议的调制解调器中主EURIDIS调制解调器的结构示意图;
图3是本发明一种基于EURIDIS协议的调制解调器中主EURIDIS调制解调器的结构示意图。
【具体实施方式】
[0015]以下结合附图和具体实施例对本发明作具体的介绍。
[0016]参照图1所示,本发明一种基于EURIDIS协议的调制解调器,包括:主EURIDIS调制解调器、若干从EURIDIS调制解调器,主EURIDIS调制解调器分别连接从EURIDIS调制解调器。主EURIDIS调制解调器与抄表设备连接,从EURIDIS调制解调器嵌入到电表。主EURIDIS调制解调器包括稳压供电模块、电平转换模块、载波发生模块、用于接收计算机的集中器或主站软件发过来的数据的接口模块、数据发送接收模块;稳压供电模块连接载波发送模块、数据发送接收模块、电平转换模块;接口模块连接电平转换模块;电平转换模块和载波发送模块、接口模块分别连接数据发送接收模块。
[0017]如图2所示,稳压供电模块包括U7模块,U7是一块集成稳压块,通过U7这个电路模块实现了电压从220V到5V的转换,提供给整个调试解调器使用。接口模块包括J3模块、J2模块,J3是CPU的程序烧写口,HEADER4X2实现了接口的转接功能。J2是同计算机串口相连的DB9接口,接收计算机的集中器或主站软件发过来的数据。电平转换模块包括U6模块,U6是一块电平转换芯片,实现TTL电平和RS232电平的转换功能。载波发生模块包括U5模块,U5是一块16位的单片机,主要实现了 50KHz的载波发生器的功能。
[0018]下面具体介绍各模块的构造。数据发送接收模块包括与非门U1A、与非门U1B、电阻R20、第一放大电路、耦合电路,与非门UlB输入端连接载波发送模块和电平转换模块,与非门UlB输出端分别与非门UlA的2个输入端连接,与非门UlA的输出端连接限流电阻R20的一端,限流电阻R20的另一端连接到第一放大电路的输入端,第一放大电路的输出端连接到耦合电路的输入端,耦合电路的输出端耦合到EURIDIS总线。
[0019]第一放大电路包括NPN型三极管QUNPN型三极管Q2、PNP型三极管Q3;耦合电路包括耦合变压器TI ;电阻R20的另一端连接到三极管Ql的基极;三极管QI的集电极连接电阻R21的一端;三极管Ql的发射极分别连接三极管Q2的基极和电阻R22的一端;三极管Q3的发射极连接电阻R21的另一端和稳压供电模块;三极管Q3的集电极连接到耦合变压器Tl输入侧的第一端;三极管Q2的发射极连接电阻R23的一端;电阻R23的另一端和电阻R22的另一端接地;三极管Q2的集电极连接到耦合变压器Tl输入侧的第二端;耦合变压器TI输入侧的第一端连接稳压二极管Zl的负极;稳压二极管Zl的正极连接稳压二极管Z2的正极;稳压二极管Z2的负极连接耦合变压器TI输入侧的第二端;耦合变压器TI输出侧的第二侧连接电容C22的一端;电容C22的另一端和耦合变压器Tl输出侧的第一侧耦合到EURIDIS总线上。
[0020]三极管Q2的集电极连接电容C21的一端;电容C21的另一端连接电阻R25的一端;电阻R25的另一端连接第一比较器的输入端;第一比较器的输出端连接二极管Dl的正极;二极管Dl的负极连接第二比较器的输入端;第二比较器的输出端连接载波发送模块。
[0021]第一比较器包括运放U2A、电容C11、电容C10、电阻R10、电阻R12、电阻R13、电阻R14,电阻R25的另一端连接电容Cll一端、电容ClO—端、电阻RlO的一端;运放U2A的负输入端分别连接电容Cll另一端、电阻Rll的一端;运放U2A的正输入端分别连接电阻R12的一端和电阻R13的一端;运放U2A的输出端连接电阻Rll的另一端、电容ClO的另一端和二极管Dl的正极;电阻R14的另一端连接稳压供电模块;电阻R13的另一端连接电阻R12的另一端;电阻R13另一端接地。
[0022]第二比较器包括运放U2B、电容C12、电阻R14、电阻R15、电阻R16、电阻R82、电阻R18、与非门UID; 二极管DI的负极连接运放U2B的负输入端、电容C12的一端、电阻R14的一端;运放OPlB的正输入端连接电阻R15的一端、电阻R16的一端、电阻R82的一端;电阻R15的另一端连接稳压供电模块;运放U2B的输出端连接电阻18的另一端、电阻R82的另一端、与非门UlD的一个输入端;与非门UlD的另一个输入端连接载波发送模块,与非门UlD的输出端连接接口模块和电平转换模块;电阻R82的另一端连接电容Cl3的一端;电容Cl3的另一端连接稳压供电模块;电阻R18的另一端、电阻R16的另一端、电容C12的另一端、电阻R14的另一端分别接地。
[0023]主EURIDIS调制解调器运行时,发送的数据通过TXO脚与50KHz的信号经过调幅的
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1