一种无线通信设备可测试性设计方法_2

文档序号:9790848阅读:来源:国知局
续输入下一级环回测试命令,取消单音信号在FPGA(401)内部的环回,将单音信号送入射频单元(4)的收发信机(404)内部,在收收发信机(404)内部将单音信号环回,然后在单音信号检测模块(102)进行收发信号比较,判断射频单元(4)内部FPGA(401)和收发信机(404)之间的电路是否有故障;
6)继续输入下一级测试命令,取消单音信号在收收发信机(404)内部的环回,将单音信号送入功放单元(5),在滤波器单元(6)的天线口上接入30dB固定负载,然后在射频单元(4)的FPGA(401)内分别计算发耦合器(405)和发耦合器(503)上输出的功率值与标准范围的功率值比较,判断从收发信机(404)输出至功放单元(5)的放大电路(502)输出的发射通路是否存在故障;接收通路方向,在环形器(505)和保护电路(508)之间加入收耦合器(506),通过反向功率检测电路(507)检测反向功率大小,用于判断滤波器单元(6)是否有故障;
7)继续输入下一级测试命令,用射频线缆连接话音及面板单元(I)的射频单音输出口和滤波器单元的(6)的天线口,控制射频单音信号经过滤波器单元(6)送到功放单元(5)的接收通路,控制RF开关(501)和RF开关(407)切换到接收通路,通过射频单元(4)的收耦合器(406)将接收信号送到收发功率检测电路(408)检测输入信号的功率值,与预值的功率值比较,判断射频接收通路的保护电路(508)、放大电路(509)是否有故障。
[0012]当进行单板调试或者维修时,在话音及其面板单元(I)印制板、处理器单元(2)印制板、基带信号处理单元(3 )印制板、射频单元(4)印制板、功放单元(5 )印制板、滤波器单元
(6)印制板和背板单元(7)印制板上,其中的各组电源信号、时钟信号、复位信号、控制信号和模拟电路每个分立的有源级均设置有用于外部仪器探测的测试点,外部测试仪器能够通过这些测试点引入激励或者通过这些测试点观察电路的波形状态,然后和当前测试点固有的波形数据进行比较,精准判断各个单元板内部芯片级的故障。
【主权项】
1.一种无线通信设备可测试性设计方法,其特征在于:根据设备的硬件资源,对设备进行功能单元划分,包括话音及面板单元(1)、处理器单元(2)、基带信号处理单元(3)、射频单元(4)、功放单元(5)、滤波器单元(6)和背板单元(7),其中话音及面板单元(1)、基带信号处理单元(3)、射频单元(4)、功放单元(5)、滤波器单元(6)分别通过各自的控制接口、数据通信接口经背板单元(7)和处理器单元(2)连接。2.根据权利要求1所述话音及面板单元(I)对外提供标准的RS232接口作为维护接口,对外提供标准的以太网接口作为内部各个单元程序升级的接口,对外提供射频单音信号输出口作为射频电路测试的信号源输入。3.根据权利要求1所述无线通信设备加电后,各单元分别完成上电自检,并主动向人机界面汇报自检结果,其方法为: 话音及面板单元(I)自动测试本单元电源状态;同时单音信号产生模块(101)自动产生固定频率单音信号,经过话音编解码电路(103)环回到单音信号检测模块(102)进行收发信号比较,自动测试话音编解码电路故障; 处理器单元(2)的主CPU(201)主动和存储器(202)之间进行数据的写入和读出,自动测试主CPU(201)、存储器(202)以及二者之间的互联总线故障;主CPU(201)主动和FPGA(203)之间进行数据的读入和读出,自动测试主CPU(201)、FPGA(203)以及二者之间的互联总线故障; 基带信号处理单元(3)的DSP(303)主动和存储器(304)之间进行数据的写入和读出,自动测试DSP(303)、存储器(304)以及二者之间的互联总线故障;DSP(303)主动和FPGA(302)之间进行数据的写入和读出,自动测试DSP(303)、FPGA(302)以及二者的互联总线故障;信道CPU( 301)主动和FPGA(302)之间进行数据的写入和读出,自动测试信道CPU(301)、FPGA(302)以及二者的互联总线故障; 射频单元(4)的FPGA(401)主动产生测试数据,通过D/A转换电路(402)后将发I/Q送到收发信机(404),在收发信机(404)内部将发I/Q环回到收I/Q,然后通过A/D转换电路(403)送回FPGA(401)进行收发数据比较,自动判断射频单元(4)的FPGA(401)、D/A转换电路(402)、A/D转换电路(403)、收发信机(404)以及他们之间的互联线路故障; 功放单元(5)的功放电流检测电路(5010)和功放温度检测电路(5011)分别自动检测功放电流和功放温度;同时进行本单元电压状态检测; 滤波器单元(6)主动检测本单元的电压状态和调谐状态; 各单元主动向处理器单元(2)汇报自检结果,自检结果通过RS232维护接口在通用PC机上显示,或者在话音及面板单元(2)的显示屏上查询自检结果。4.根据权利要求1所述,当无线通信设备出现故障时,将RS232维护接口接入通用计算机,在计算机上输入专门的维护命令,使无线通信设备处于诊断维护模式,其步骤如下: 控制话音及面板单元(I)内部的单音信号产生模块(101)产生固定频率的单音信号,单音信号经过编码电路(103),在芯片内部形成环回,然后输出到单音信号检测模块(102)进收发信号比较,判断话音编解码芯片是否有故障; 继续输入测试命令,让话音编解码电路(103)处于正常工作状态,单音信号经过话音编码电路(103)后的码流送入处理器单元(2)的FPGA(203),通过FPGA(203)环回到话音及面板单元(I)的单音信号检测模块(102),判断话音及面板单元(I)和处理器单元(2)之间的电路是否有故障; 继续输入下一级环回测试命令,取消单音信号在FPGA(203)内部的环回,将单音信号送入基带信号处理单元(3)的FPGA(302)内部,在FPGA(302)内部将单音信号环回,然后在单音信号检测模块(102)进行收发信号比较,判断处理器单元(2)和基带信号处理单元(3)之间的电路是否有故障; 继续输入下一级环回测试命令,取消单音信号在FPGA(302)内部的环回,将单音信号送入射频单元(4)的FPGA(401)内部,在FPGA(401)内部将单音信号环回,然后在单音信号检测模块(102)进行收发信号比较,判断基带信号处理单元(3)和射频单元(4)之间的电路是否有故障; 继续输入下一级环回测试命令,取消单音信号在FPGA(401)内部的环回,将单音信号送入射频单元(4)的收发信机(404)内部,在收收发信机(404)内部将单音信号环回,然后在单音信号检测模块(102)进行收发信号比较,判断射频单元(4)内部FPGA(401)和收发信机(404)之间的电路是否有故障; 继续输入下一级测试命令,取消单音信号在收收发信机(404)内部的环回,将单音信号送入功放单元(5),在滤波器单元(6)的天线口上接入30dB固定负载,然后在射频单元(4)的FPGA( 401)内分别计算发耦合器(405)和发耦合器(503)上输出的功率值与标准范围的功率值比较,判断从收发信机(404)输出至功放单元(5)的放大电路(502)输出的发射通路是否存在故障;接收通路方向,环形器(505)和保护电路(508)之间加入收耦合器(506),通过反向功率检测电路(507)检测反向功率大小,用于判断滤波器单元(6)是否有故障; 继续输入下一级测试命令,用射频线缆连接话音及面板单元(I)的射频单音输出口和滤波器单元的(6)的天线口,控制射频单音信号经过滤波器单元(6)送到功放单元(5)的接收通路,最后通过射频单元(4)的收耦合器(406)将接收信号送到收发功率检测电路(408)检测输入信号的功率值,与预值的功率值比较,判断射频接收通路的保护电路(508)、放大电路(509)是否有故障。5.根据权利要求1所述在话音及其面板单元(I)印制板、处理器单元(2)印制板、基带信号处理单元(3 )印制板、射频单元(4 )印制板、功放单元(5 )印制板、滤波器单元(6 )印制板和背板单元(7)印制板上,其中的各组电源信号、时钟信号、复位信号、控制信号和模拟电路每个分立的有源级用表贴式圆形焊盘作为测试点,外部测试仪器能够通过这些测试点引入激励或者通过这些测试点观察电路的波形状态,然后和当前测试点固有的波形数据进行比较,判断各个单元板内部芯片级的故障。
【专利摘要】本发明公开了一种无线通信设备可测试性设计方法,其中的方法包括:对无线通信设备进行功能单元划分,包括话音及面板单元、处理器单元、基带信号处理单元、射频单元、功放单元、滤波器单元和背板单元,其中话音及面板单元、基带信号处理单元、射频单元、功放单元、滤波器单元分别通过各自的控制接口、数据通信接口经背板和处理器单元连接,话音及面板单元对外提供设备内部单元程序升级接口和维护接口。设备在上电时自动诊断各单元主要故障,在出现故障时通过维护接口输入测试命令,使测试信号经过内部各个单元逐级环回,自动诊断各单元之间的故障。本发明的有益效果是利用设备自身的硬件资源,增加测试软件实现设备自身的可测试性设计,对设备内部的故障精确定位,大大降低设备的调测和维护保障成本。
【IPC分类】H04L12/26, H04L12/24
【公开号】CN105553754
【申请号】CN201510893972
【发明人】范朝元, 肖君, 苏凌旭, 胡龙飞
【申请人】重庆金美通信有限责任公司
【公开日】2016年5月4日
【申请日】2015年12月8日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1