一种序列检测方法及装置的制造方法

文档序号:9923441阅读:626来源:国知局
一种序列检测方法及装置的制造方法
【技术领域】
[0001] 本发明设及序列检测技术领域,特别是设及一种序列检测方法及装置。
【背景技术】
[0002] 信系统的解调技术通常分为相干解调和非相干解调。相干解调通常需要接收机首 先恢复载波频率和载波相位,然后利用信道估计技术W及均衡技术对接收信号进行解调、 恢复和判决。但接收机要想获得同频同相,通常是有一定困难的。非相干解调技术不需要 接收机达到同频同相,相对容易实现一些,但非相干解调技术的解调性能通常要比相干解 调技术的解调性能差。
[0003] 非相干解调技术中很重要的一类解调技术是差分解调技术,也称为差分检测 值ifferential detection, DD)技术。差分检测技术通常面向差分调制通信系统;也就是 说,差分调制通信系统首先在发射端利用差分调制技术调制信源数据,然后在接收端利用 差分检测技术解调接收到的信号。理论上,差分调制系统如M进制差分频移键控(M-ary differential phase shift k巧ing,MDPSK)系统通常既可W义用相干检测技术(Coherent detection, CD)检测接收到的信号,也可W采用DD技术检测接收到的信号。只不过,在许多 情况下,由于无法获得精确的载波频率,相干检测技术无法使用罢了。
[0004] 因为基于单个符号的差分检测技术的检测性能较差,也即为了提高差分检测技术 的检测性能,人们提出了基于多个符号的差分检测技术。利用最大似然原理,对多个符号进 行联合判决。常见的两类基于多个符号的差分检测技术是均衡器方案和维特比(Viterbi) 方案。传统的维特比方案的复杂度较高,尤其是面向高阶调制时,也就是上文中的M值较大 时,由于其状态数为M,导致其复杂度与联合检测长度(即联合检测的符号数目)成指数关 系。均衡器方案一般是指判决反馈均衡器值ecision fee化ack equalizer, D阳)方案,利 用接收符号的判决结果,引导滤波器系数的更新,进而收敛,从而达到抑制干扰,获得干净 信号的目的。在均衡器方案中,还有一类技术是直接出估计干扰因素,进而从接收符号中直 接去除估计出的干扰因素,从而达到消除干扰的目的。 阳0化]干扰消除技术和维特比技术通常独立使用,因而效果总是不好。干扰消除技术的 检测性能较差,而传统的维特比技术的复杂度较高。也有研究较低复杂度的维特比方案,如 降低维特比栅格的状态数目,但如果系统中的干扰较大,尤其采用高阶调制时,其检测性能 就会变得很差。
[0006] 传统的面向MDPSK信号的降低复杂度维特比技术的实现框图如图1所示,该框图 反映了其工作的流程:先将时域样本信号转换为频域101,根据频域样本信号进行差分判 决102,获得判决比特和判决变量,然后计算相位误差103,将获得的相位误差输入到维特 比模块104,获得修正后的相位误差值,然后利用维特比的输出结果对判决比特进行修正 105,获得最终的输出比特。其中的缓存模块106产生一些延时,W匹配维特比模块带来的 延时。
[0007] 当采用高阶调制时,加上系统的干扰较大,譬如接收前端的匹配滤波器设计不合 理时,上述方案的检测性能很差;或者说,上述方案的鲁棒性不好。

【发明内容】

[0008] 本发明提供了一种干扰消除和维特比联合的检测方法及装置,可W应用于高阶差 分调制信号,能够避免传统方案带来的性能差或鲁棒性差的缺点。
[0009] 第一方面,本发明实施例提供了一种序列检测方法,所述方法包括:
[0010] 对输入频域样本信号进行干扰消除,获得判决比特和判决变量;
[0011] 对所述判决比特和判决变量进行相位误差计算得到判决误差变量,即对应于栅格 图中的状态属性;
[0012] 对所述判决误差变量进行维特比运算获得修正后的判决误差变量;
[0013] 利用修正后的判决误差变量修正判决比特获得修正比特。
[0014] 第二方面,本发明实施例提供了一种序列检测装置,包括:干扰消除模块、相位误 差计算模块、维特比模块、判决比特修正模块W及缓存模块;且所述干扰消除模块与缓存模 块连接,相位误差计算模块与缓存模块连接,所述相位误差计算模块与维特比模块连接,维 特比模块与判决比特修正模块连接,所述缓存模块与判决比特修正模块连接。
[0015] 本发明首先输入频域样本信号,进行干扰消除,获得判决比特和判决变量;判决比 特进入缓存模块,W匹配维特比模块引入的处理延时,而判决变量和判决比特一起输入到 相位误差计算模块,W计算判决误差;获得的判决误差变量输入到维特比模块,利用多个判 决误差变量联合检测,获得修正后的判决误差变量值;利用修正后的判决误差变量,对判决 比特进行修正,最终获得输出的修正比特。本发明可W应用于高阶差分调制信号,拥有较好 的检测性能,W及较好的鲁棒性。
【附图说明】
[0016] 通过阅读参照W下附图所作的对非限制性实施例所作的详细描述,本发明的其它 特征、目的和优点将会变得更明显:
[0017] 图1是传统的面向MDPSK信号的降低复杂度维特比技术的实现框图;
[0018] 图2为本发明第一实施例提出序列检测方案的一般原理框图;
[0019] 图3为是本发明第二实施例提供的序列检测方法的流程图;
[0020] 图4为本发明第二实施例提出的干扰消除模块的原理框图;
[0021] 图5为是本发明第二实施例提供的频域干扰消除方法的流程图;
[0022] 图6为本发明第二实施例提供的S态维特比的栅格图;
[002引图7为本发明第S实施例中提供的蓝牙系统的邸R模式的包结构图
[0024] 图8为本发明第=实施例中的训练序列的差分相位取值在包结构中具体位置示 意图; 阳0巧]图9为本发明第S实施例提供的蓝牙度T)增强数据速率巧nhanced Data Rate, 邸时模式的差分相移键控值ifferential Phase Shift Ke}dng,DPSK)部分的发射机处理 框图; 阳0%] 图10为本发明第四实施例中蓝牙EDR模式的DPSK部分的接收机处理框图;
[0027] 图11为本发明第四实施例中提供的采用联合检测方案的BT EDR 3Mbps系统的误 码率。
【具体实施方式】
[0028] 下面结合附图和实施例对本发明作进一步的详细说明。可W理解的是,此处所描 述的具体实施例仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于 描述,附图中仅示出了与本发明相关的部分而非全部内容。
[0029] 图2作为本发明的第一实施例。
[0030] 图2为本发明实施例提出序列检测方案的一般原理框图。包括:时域转换到频域 模块201、干扰消除模块202、相位误差计算模块203、维特比模块204、判决比特修正模块 205 W及缓存模块206 ;且所述时域转换到频域模块201与干扰消除模块202连接,用W将 输入的时域样本信号转换为频域样本信号后进行干扰消除;所述干扰消除模块202与缓存 模块206连接,相位误差计算模块203与缓存模块206连接,所述相位误差计算模块203与 维特比模块204连接,维特比模块204与判决比特修正模块205连接,所述缓存模块206与 判决比特修正模块205连接。
[0031] 图3至图6示出了本发明的第二实施例。
[0032] 图3为是本发明实施例提供的序列检测方法的流程图。所述序列检测方法包括: S301,时域转换到频域模块将输入的时间域样本点信号转换为频域样本点信号;S302然后 进行干扰消除,获得判决比特和判决变量;S303,判决比特进入一个缓存模块,W匹配维特 比模块引入的处理延时,而判决变量和判决比特一起输入到相位误差计算模块,W计算判 决误差;S304,获得的判决误差变量输入到维特比模块,利用多个判决误差变量联合检测, 获得修正后的判决误差变量值,即维特比方案的某个栅格状态属性;S305,利用修正后的判 决误差变量,对判决比特进行修正,最终获得输出的修正比特。
[0033] 特别的,干扰消除模块负责消除干扰,维特比模块负责对抗噪声和残余的干扰。只 有消除了大部分干扰,维特比模块才能获得良好的检测性能;也只有维特比模块才能充分 发挥干扰消除模块消除干扰带来的良好效果。所W,两个模块是相辅相成、协同工作的,二 者组成了一个联合检测方案。
[0034] 图4为本发明实施例提出的干扰消除模块的原理框图。干扰消除模块包括样本处 理模块401、滤波器模块402、样本转符号模块403、去除干扰模块404、符号判决模块405、比 特判决模块406 ;且所述样本处理模块401与滤波器模块402连接,样本转符号模块403与 去除干扰模块404连接,滤波器模块402与去除干扰模块404连接,去除干扰模块404与符 号判决模块405连接,符号判决模块405与比特判决模块406连接。所述干扰消除模块还 包括错误计算模块407和滤波器系数更新模块408 ;且所述样本处理模块401与滤波器系 数更新模块40
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1