一种信号转换方法及装置的制造方法

文档序号:9931064阅读:462来源:国知局
一种信号转换方法及装置的制造方法
【技术领域】
[0001]本发明属于信号处理技术领域,更具体地,涉及一种采用低分辨率图像信号源点亮超高分辨率V-BY-ONE显示模组的信号转换方法及装置。
【背景技术】
[0002]随着液晶显示技术的发展,超高清4K分辨率(3840X2160)的大尺寸显示设备(显示面积大于50英吋)已经普及,甚高清8K分辨率(7680X4320)的大尺寸显示设备也开始量产。为了达到超高分辨率的显示性能,确保使用的可靠性,并降低制造成本,这些显示设备模组多采用V-BY-ONE视频接口技术来接收图像信号。
[0003]对V-BY-ONE显示模组主要通过显示静态图像来进行检测。由于很多生产商都是从普通的全高清模组转向超高清模组生产,因此仍然有大量传统的LVDS图像信号源用于模组检测;这类LVDS图像信号源最高分辨率不超过1920 X 1080、场频为30Hz或60Hz,无法产生更高分辨率以及更高场频的图像信号;但正常点亮V-BY-ONE模组需要4k或8k分辨率、场频在100Hz、120Hz或240Hz,并具有高速信号传输率的图像信号;这超出传统图像信号源的LVDS数据传输率上限。为了继续利用这类图像信号源,降低V-BY-ONE模组的检测成本,需要一种能采用传统低分辨率图像信号源点亮超高分辨率V-BY-ONE显示模组的信号转换方法及装置。

【发明内容】

[0004]针对现有技术的以上缺陷或改进需求,本发明提供了一种信号转换方法及装置,其目的在于对图像信号源输出的LVDS信号进行图像数据分割处理、场频倍增处理,以生成适于V-BY-ONE显示模组点屏测试的信号。
[0005]为实现上述目的,按照本发明的一个方面,提供了一种信号转换方法,用于将低场频刷新率的LVDS图像转换成达到V-BY-ONE模组点屏标准的信号,包括如下步骤:
[0006](I)根据LVDS图像产生方式参数和V-BY-ONE模组lane数,对各图像信号源各link的RGB图像信号进行组合,生成原始V-BY-ONE图像;并将该图像数据依次的轮流的分配到各个I ink上,生成并行的标准化的多I ink的V-BY-ONE图像数据,以及与之对应的V-BY-ONElane时序,包括场同步信号VSync、行同步信号HSync、数据使能信号DE;
[0007](2)根据V-BY-ONE模组Iane数、V-BY-ONE模组分屏模式设置参数,对上述标准化的各V-BY-ONE图像数据和时序进行数据排列方式转换,获得V-BY-ONE数据格式的各lane数据,以及与各Iane数据对应的时序;
[0008]该时序信号的特性参数,包括前肩、后肩、有效值以及脉宽均与上述各link的RGB信号时序保持同步;
[0009](3)在上述与lane数据对应的时序的控制下,对各lane数据进行缓存以及同步处理,以确保点屏的各lane信号完全保持同步;
[0010](4)在上述同步处理的同时,对各lane数据对应的时序信号进行检测,获取时序参数,包括像素时钟频率、行频/场频的前肩、后肩、有效值、脉宽;
[0011](5)根据V-BY-ONE场频倍增设置参数,对上述时序参数以及V-BY-ONE的各lane数据对应的时序信号进行场频倍频处理,获得V-BY-ONE倍增时序和参数;
[0012](6)根据V-BY-ONE信号输出参数,对同步处理后的lane数据及时序进行倍场频处理,并将倍场频处理后的各lane并行的V-BY-ONE数据转换成V-BY-ONE的lane传输信号;其中,LVDS图像产生方式参数、V-BY-ONE模组Iane数参数、V-BY-ONE模组分屏模式设置参数、V-BY-ONE场频倍增设置参数和V-BY-ONE信号输出参数均根据上层配置获取。
[0013]优选地,上述信号转换方法,根据以下步骤获取各图像信号源各link的RGB图像信号:
[0014](a)根据LVDS接收解调参数对各个图像信号源的每个link的LVDS图像信号进行接收解调,生成每个I ink的并行解调数据;
[0015]其中,LVDS接收解调参数包括:每个Iink的LVDS端接匹配阻抗值、接收均衡值、传输延迟调整参数、LVDS VESA、JEIDA解码设置、LVDS传输时钟模式;
[0016](b)对上述各个link的并行解调数据进行缓存,使得输出的各个link数据均为图像行场同步的数据;
[0017](c)根据LVDS图像产生方式参数,与RGB解码参数对上述图像行场同步的数据进行RGB解码,获得各图像信号源各link的RGB图像信号;其中,LVDS接收解调参数和RGB解码参数均根据上层配置获取。
[0018]优选地,上述信号转换方法,步骤(I)中,对不同显示Lane数的V-BY-ONE模组,其输出图像的link数不同,具体如下:
[0019]当被点屏的模组为4LaneV-BY-ONE模组时,则将原始V-BY-ONE图像数据放到单个I ink上输出,即输出单I ink数据;
[0020]当被点屏的模组为8Lane V-BY-ONE模组时,则将原始V-BY-ONE图像分配成双link数据;
[0021 ]若被点屏的模组为161ane ¥-8¥-0他模组,则将原始¥-8¥_0他图像分配成四111^数据;
[0022]若被点屏的模组为321ane ¥-8¥-0他模组,则将原始¥-8¥_0他图像分配成八111^数据。
[0023]优选地,步骤(3)具体如下:在时序信号控制下,将各lane数据信号先缓存若干行;缓存的同时,对输入的时序进行去抖动处理,提高其时序的严格性和稳定性;在新的一行起始时,在去抖后的时序信号控制下,将各lane数据同时输出,从而确保各路lane数据同步。
[0024]优选地,步骤(6)具体如下:
[0025](6.1)对输入数据进行本地缓存;
[0026](6.2)在一帧起始时,将缓存后的数据写入存储模块;
[0027](6.3)当一帧中的该路lane数据全部存储完后,在V-BY-ONE倍增时序控制下在写入一帧lane数据的时间段内,以M倍于写速率的速度重复读取lane数据M次,并将读出的Iane数据依次分配到各个Iane上,形成并行Iane数据;M次读出一帧Iane数据,将其依次排列在IaneO?lane η的数据信号上,实现输出场频的M倍频操作;其中,Μ=4、8、16或32;
[0028](6.4)当各个lane数据分配好后,对并行lane数据进行串化处理,将各lane并行的数据转换成V-BY-ONE的lane传输信号。
[0029]优选地,步骤(6.3)中,采用两个存储单元同时分别进行读数据与写数据的操作:当其中一个存储单元在写入某一帧lane数据的同时,另一个存储单元在读出上一帧的数据;两者以乒乓操作方式交替进行读写操作;由于存储单元写入与读出的总吞吐量相同两个存储单元可连续的进行各lane数据的倍场频操作,避免了因存储单元写满或读空问题所导致的数据丢失或操作停顿。
[0030]为实现本发明目的,按照本发明的另一个方面,提供了一种信号转换装置,包括LVDS信号输入接口,V-BY-ONE信号输出接口、上层软件控制信号输入接口 ;以及固化在一颗可编程逻辑器件上的V-BY-ONE图像恢复模块、V-BY-ONE各Lane图像数据产生模块、V-BY-ONE图像同步模块、V-BY-ONE图像时序计算模块、V-BY-ONE图像时序倍增模块和V-BY-ONE信号输出模块;其中,V-BY-ONE信号输出模块包括至少一个V-BY-ONE信号产生模块;
[0031]其中,可编程逻辑器件具有耦接上述LVDS信号输入接口的LVDS信号输入端子、耦接上述V-BY-ONE信号输出接口的V-BY-ONE信号输出端子、以及耦接上述上层软件控制信号输入接口的上层软件控制信号输入端子;
[0032 ] 其中V-BY-ONE图像恢复模块、V-BY-ONE各Lane图像数据产生模块、V-BY-ONE图像同步模块、V-BY-ONE信号输出模块依次连接;
[0033]V-BY-ONE各Lane图像数据产生模块还与V-BY-ONEE图像时序计算模块和V-BY-ONE图像时序倍增模块连接;V-BY-ONE图像时序计算模块和V-BY-ONE图像时序倍增模块互相连接;V-BY-ONE图像时序倍增模块还与V-BY-ONE信号输出模块连接;
[0034]V-BY-ONE图像恢复模块根据LVDS图像产生方式参数和V-BY-ONE模组Lane数,对各图像信号源各link的RGB图像信号进行组合,恢复出原始V-BY-ONE图像,并将其分配成并行的标准化的多link的RGB信号,以及与之对应的V-BY-ONE图像Link时序信号(VSync、HSync、DE);如对应的单link timing时序、双link timing时序、四I ink timing时序、八I inktiming 时序;
[0035]V-BY-ONE各Lane图像数据产生模块根据V-BY-ONE模组Iane数、V-BY-ONE模组分屏模式设置参数,对上述标准化的各个I ink RGB数据和时序进行数据排列方式转换,获得V-BY-ONE数据格式的各lane数据;以及与各lane数据对应的时序;
[0036]该时序信号的特性参数(如前肩、后肩、有效值、脉宽)均与上述各Iink的RGB信号时序保持同步;
[0037]V-BY-ONE图像同步模块在上述lane数据对应的时序控制下,对各lane数据进行缓存以及同步处理,以确保点屏的各lane信号能严格保持同步;
[0038]具体地,V-BY-ONE图像同步模块在时序信号控制下,将各lane数据信号先缓存若干行,同时,对输入的时序进行去抖动处理,提高其时序的严格性和稳定性;再在新的一行起始时,在去抖后的时序信号控制下,将各lane数据同时输出,从而确保各路lane数据同步;
[0039]在V-BY-ONE图像同步模块进行同步处理的同时,V-BY-ONE图像时序计算模块对来自V-BY-ONE各Lane图像数据产生模块的lane数据对应的时序信号进行检测,并获取时序参数,包括像素时钟频率、行频/场频的前肩、后肩、有效值、脉宽;
[0040]V-BY-ONE图像时序倍增模块根据V-BY-ONE场频倍增设置参数,对上述时序参数以及来自V-BY-ONE各Lane图像数据产生模块的V-BY-ONE的各lane数据对应的时序信号进行场频倍频处理,获得V-BY-ONE倍增时序和参数;
[0041 ] V-BY-ONE信号输出模块在V-BY-ONE信号输出参数的控制下,对同步处理后的Iane数据及时序进行倍场频处理,并对各lane并行的数据进行串化处理,转换成V-BY-ONE传输信号。
[0042]优选的,上述信号转换装置,还包括上层接口模块、LVDS信号处理模块和LVDS图像产生模块;其中,LVDS信号处理模块、LVDS图像产生模块、V-BY-ONE图像恢复模块、V-BY-ONE各Lane图像数据产生模块、V-BY-ONE图像时序倍增模块和V-BY-ONE信号输出模块均与上层接口模块连接;
[0043]其中,上层
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1