基于tms320dm6446的数字图像信息显示装置的制造方法

文档序号:8642426阅读:252来源:国知局
基于tms320dm6446的数字图像信息显示装置的制造方法
【专利说明】
[0001]技术领域:
[0002]本实用新型涉及一种基于TMS320DM6446的数字图像信息显示装置。
[0003]【背景技术】:
[0004]DaVinci芯片是TI最新推出的SoC单片系统,它是把DSP和CPU、数字媒体结合在一起,还有很丰富的接口,是处理器平台。采用了 ARM+DSP双核架构。为满足网络数字监控等技术领域对嵌入式设备硬件平台的需求,T I新推出集成ARM926、C64X+DSP和大量外围硬件接口的双核处理器DM6446芯片,以及基于DM6446芯片的多媒体编解码器算法、应用编程接口( API)、框架与开发工具等。这些集成型组件共同构成DM6446硬件平台,能够实现多种复杂的数字图像信息、音频处理,为网络数字图像信息显示的发展打下了坚实的技术基础。TIDM6446的硬件参考板没有提供DM6446输出数字图像信号的硬件电路参考设计。
[0005]
【发明内容】
:
[0006]本实用新型的目的是提供一种基于TMS320DM6446的数字图像信息显示装置。
[0007]上述的目的通过以下的技术方案实现:
[0008]一种基于TMS320DM6446的数字图像信息显示装置,其组成包括:数字图像捕捉模块,所述的数字图像捕捉模块与数据缓冲逻辑器连接,所述的数据缓冲逻辑器与视频编码系统连接,所述的视频编码器与可编程逻辑器连接。
[0009]所述的基于TMS320DM6446的数字图像信息显示装置,所述的数字图像捕捉模块包括数字视频接口电路,所述的数字视频接口电路分别与复合信号合成器、图像自动调节控制模块、图像处理模块连接,所述的图像处理模块与连续图像信息处理模块连接。
[0010]所述的基于TMS320DM6446的数字图像信息显示装置,所述的视频编码系统包括视频编码存储模块,所述的视频编码存储模块分别与动静态位图叠加器和视频编码器连接,所述的视频编码器与时钟电路连接。
[0011]本实用新型的有益效果:
[0012]1.本实用新型设置了一种数字接口电路,可以与TIDM6446的硬件参考板进行搭接,实现数字图像信号的处理和输出。同时硬件紧凑简单、处理速度快和可扩展等优点,配合TIDM6446实现了数字信号的直接显示。
[0013]本实用新型视频接口电路中,6路CVBS接收数字图像信息。然后通过TVP5159对CVBS接收的数字图像进行解码,输出信号3.5 V电平信号。双电源转换收发器将前面接收的3.5V信号转换成达芬奇芯片能够处理的1.8V信号。扩展数字输入接口可同时接收多路视频信号。0PA459对采集到的数字信息进行放大。在视频后端,ADC放大输出信号。视频后端的信号COUT[0:9],YOUT[0:7]同时也用做系统配置信号。在DaVinci芯片启动时,根据这几个信号的状态决定系统BOOT方式、存储器空间位宽。数字图像显示系统中,由视频接口接收数字图像信息码流,将视频处理子系统(数字图像捕捉模块)处理过的信息,存入到数据缓冲器中进行缓存,视频编码系统作为DM6446到TFT _ IXD显示屏的接口,其作用是向DDR内存读取Fmmeur内前端输入的视频图像,通过VI C模块将其格式化,以数字视频格式输出到LCD的输入引脚上。
[0014]【附图说明】:
[0015]附图1是本实用新型的结构示意图。
[0016]附图2是本实用新型数字视频接口原理示意图。
[0017]附图3是本实用新型时钟电路示意图。
[0018]【具体实施方式】:
[0019]实施例1:
[0020]一种基于TMS320DM6446的数字图像信息显示装置,其组成包括:数字图像捕捉模块2,所述的数字图像捕捉模块与数据缓冲逻辑器5连接,所述的数据缓冲逻辑器与视频编码系统7连接,所述的视频编码器与可编程逻辑器10连接。
[0021]实施例2:
[0022]根据实施例1所述的基于TMS320DM6446的数字图像信息显示装置,所述的数字图像捕捉模块包括数字视频接口电路1,所述的数字视频接口电路分别与复合信号合成器13、图像自动调节控制模块12、图像处理模块4连接,所述的图像处理模块与连续图像信息处理模块3连接。
[0023]实施例3:
[0024]根据实施例1或2所述的基于TMS320DM6446的数字图像信息显示装置,所述的视频编码系统包括视频编码存储模块6,所述的视频编码存储模块分别与动静态位图叠加器8和视频编码器11连接,所述的视频编码器与时钟电路9连接。
【主权项】
1.一种基于TMS320DM6446的数字图像信息显示装置,其组成包括:数字图像捕捉模块,其特征是:所述的数字图像捕捉模块与数据缓冲逻辑器连接,所述的数据缓冲逻辑器与视频编码系统连接,所述的视频编码器与可编程逻辑器连接。
2.根据权利要求1所述的基于TMS320DM6446的数字图像信息显示装置,其特征是:所述的数字图像捕捉模块包括数字视频接口电路,所述的数字视频接口电路分别与复合信号合成器、图像自动调节控制模块、图像处理模块连接,所述的图像处理模块与连续图像信息处理模块连接。
3.根据权利要求1或2所述的基于TMS320DM6446的数字图像信息显示装置,其特征是:所述的视频编码系统包括视频编码存储模块,所述的视频编码存储模块分别与动静态位图叠加器和视频编码器连接,所述的视频编码器与时钟电路连接。
【专利摘要】本实用新型涉及一种基于TMS320DM6446的数字图像信息显示装置。传统的TIDM6446的硬件参考板没有提供DM6446输出数字图像信号的硬件电路参考设计。一种基于TMS320DM6446的数字图像信息显示装置,其组成包括:数字图像捕捉模块(2),所述的数字图像捕捉模块与数据缓冲逻辑器(5)连接,所述的数据缓冲逻辑器与视频编码系统(7)连接,所述的视频编码器与可编程逻辑器(10)连接。本实用新型应用于基于TMS320DM6446的数字图像信息显示装置。
【IPC分类】H04N5-14, H04N5-765
【公开号】CN204350164
【申请号】CN201520075464
【发明人】聂洪淼, 王刚, 董莘, 朱金龙, 李麒, 吴冈, 胡玥明, 叶爱英, 白广利
【申请人】黑龙江省科学院自动化研究所
【公开日】2015年5月20日
【申请日】2015年2月3日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1