一种小型化接收机电路的制作方法

文档序号:8668527阅读:337来源:国知局
一种小型化接收机电路的制作方法
【技术领域】
[0001]本实用新型涉及ADS-B接收机电路,特别涉及应用于广播式自动相关监视(ADS-B)系统设备上一种小型化接收机电路。
【背景技术】
[0002]目前广播式自动相关监视(ADS-B)系统的接收机,采用下变频模式,包括PLL本振电路、低噪声放大器电路、射频滤波器、中频滤波器、混频器以及视频解调及放大电路(如图1所示)。其电路存在构成复杂、体积大、功耗大、装配复杂、成本高、调试困难等缺陷。并且不再适合装配在小型化的ADS-B系统上。

【发明内容】

[0003]鉴于现有技术状况,本实用新型提供一种小型化ADS-B接收机电路。
[0004]本实用新型为实现上述目的,所采用的技术方案是:一种小型化接收机电路,其特征在于:包括低噪声放大电路、射频滤波器、对数放大检波电路和视频放大电路,低噪声放大电路与射频滤波器连接,射频滤波器与对数放大检波电路连接,对数放大检波电路与视频放大电路连接;所述低噪声放大电路采用型号为WHM0814A低噪声放大器NI,采用型号为GA1090-13A射频滤波器N2,低噪声放大器NI的I脚为射频信号输入端,低噪声放大器NI的3脚连接电容ClO的一端和电容C13的一端后接+5V电源,电容ClO的另一端和电容C13的另一端分别接地;低噪声放大器NI的2脚连接电阻R9的一端和电阻R7的一端,电阻R9的另一端接地,电阻R7的另一端连接电阻RlO的一端和射频滤波器N2的输入端,电阻RlO的另一端接地。
[0005]本实用新型的特点及有益效果是:采用直接高频解调方式,具有体积小、功耗低、电路组成简单、成本低、调试简单等特点。从而克服了传统接收机电路存在构成复杂、体积大、功耗大、装配复杂、成本高、调试困难等缺陷。
【附图说明】
[0006]图1为下变频模式接收机电路连接框图;
[0007]图2为本实用新型电路连接框图;
[0008]图3为图2中低噪声放大电路和射频滤波器原理图;
[0009]图4为图2中对数放大检波电路原理图;
[0010]图5为图2中视频放大电路原理图。
【具体实施方式】
[0011]以下结合附图对本实用新型作进一步说明:
[0012]参照图2,小型化接收机电路包括低噪声放大电路、射频滤波器、对数放大检波电路和视频放大电路,低噪声放大电路与射频滤波器连接,射频滤波器与对数放大检波电路连接,对数放大检波电路与视频放大电路连接。接收机电路的输入信号为高频脉冲调制信号,输出信号为视频脉冲信号。
[0013]参照图3,本实用新型的低噪声放大电路采用型号为WHM0814A低噪声放大器NI,采用型号为GA1090-13A射频滤波器N2,低噪声放大器NI的I脚为射频信号输入端,低噪声放大器NI的3脚连接电容ClO的一端和电容C13的一端后接+5V电源,电容ClO的另一端和电容C13的另一端分别接地;低噪声放大器NI的2脚连接电阻R9的一端和电阻R7的一端,电阻R9的另一端接地,电阻R7的另一端连接电阻RlO的一端和射频滤波器N2的输入端,电阻RlO的另一端接地。
[0014]参照图4,本实用新型的对数放大检波电路采用AD8313对数放大检波芯片D2,其输入为射频信号,输出为经检波后的视频脉冲信号。对数放大检波芯片D2的I脚连接电容C4的一端和电阻R5的一端,电容C4的另一端接地,电阻R5的另一端接+5V电源;对数放大检波芯片D2的2脚连接电感LI的一端和电容C6的一端,电容C6的另一端为信号输入端与射频滤波器N2的输出端连接;对数放大检波芯片D2的3脚连接电感LI的另一端和电容C7的一端,电容C7的另一端接地;对数放大检波芯片D2的4脚连接电阻R12的一端和电容Cll的一端,电阻R12的另一端接+5V电源,电容Cll的另一端接地;对数放大检波芯片D2的5脚和6脚连接后接地;对数放大检波芯片D2的7脚和8脚连接后接电阻R8的一端,电阻R8的另一端为信号输出端。
[0015]参照图5,本实用新型的视频放大电路采用两级运算放大器,第一级采用AD8009运算放大器D1,第二级采用AD8051运算放大器D3,在第二级增加了两个电位器,能够进行放大倍数和噪声门限调节。运算放大器Dl的3脚为信号输入端,运算放大器Dl的7脚连接电容Cl的一端后接+5V电源,电容Cl的另一端接地;运算放大器Dl的4脚连接电容C8的一端后接-5V电源,电容C8的另一端接地;运算放大器Dl的2脚连接电阻R4的一端,电阻R4的另一端连接电阻R3的一端、电阻R6的一端及运算放大器Dl的6脚;电阻R6的另一端连接电位器RP2的一端,电位器RP2的另一端通过电阻Rll接地,电位器RP2的滑动端连接运算放大器D3的3脚,运算放大器D3的4脚连接电容C9的一端和电容Cl I的一端后接-5V电源,电容C9的另一端和电容Cll的另一端分别接地;运算放大器D3的2脚连接电阻R2的一端和电阻Rl的一端,电阻Rl的另一端连接电位器RPl的滑动端,电位器RP2的一端接+5V电源,另一端接地;运算放大器D3的7脚连接电容C3的一端和电容C2的一端后接+5V电源,电容C3的另一端和电容C2的另一端分别接地;电阻R2的另一端连接至运算放大器D3的6脚作为视频输出端。
[0016]小型化接收机电路输入信号为射频脉冲调制信号,经过低噪声放大器放大、窄带滤波器滤波、对数放大器放大并检波、再经过视频放大电路放大后输出视频脉冲信号。
[0017]与图1所示的下变频模式接收机电路对比可以看出,本小型化接收机电路组成简单、体积小、功耗低,适用于小型化ADS-B系统上。
[0018]本电路达到的技术指标如下:
[0019]工作频率:1090MHz;
[0020]灵敏度:-90dBm;
[0021]动态范围:-90dBm到-1OdBm ;
[0022]输出信号:方波。
【主权项】
1.一种小型化接收机电路,其特征在于:包括低噪声放大电路、射频滤波器、对数放大检波电路和视频放大电路,低噪声放大电路与射频滤波器连接,射频滤波器与对数放大检波电路连接,对数放大检波电路与视频放大电路连接;所述低噪声放大电路采用型号为WHM0814A低噪声放大器NI,采用型号为GA1090-13A射频滤波器N2,低噪声放大器NI的I脚为射频信号输入端,低噪声放大器NI的3脚连接电容ClO的一端和电容C13的一端后接+5V电源,电容ClO的另一端和电容C13的另一端分别接地;低噪声放大器NI的2脚连接电阻R9的一端和电阻R7的一端,电阻R9的另一端接地,电阻R7的另一端连接电阻RlO的一端和射频滤波器N2的输入端,电阻RlO的另一端接地。
2.根据权利要求1所述的一种小型化接收机电路,其特征在于:所述的对数放大检波电路采用AD8313对数放大检波芯片D2,对数放大检波芯片D2的I脚连接电容C4的一端和电阻R5的一端,电容C4的另一端接地,电阻R5的另一端接+5V电源;对数放大检波芯片D2的2脚连接电感LI的一端和电容C6的一端,电容C6的另一端为信号输入端与射频滤波器N2的输出端连接;对数放大检波芯片D2的3脚连接电感LI的另一端和电容C7的一端,电容C7的另一端接地;对数放大检波芯片D2的4脚连接电阻R12的一端和电容Cll的一端,电阻R12的另一端接+5V电源,电容Cll的另一端接地;对数放大检波芯片D2的5脚和6脚连接后接地;对数放大检波芯片D2的7脚和8脚连接后接电阻R8的一端,电阻R8的另一端为信号输出端。
3.根据权利要求1所述的一种小型化接收机电路,其特征在于:所述的视频放大电路米用两级运算放大器,第一级米用AD8009运算放大器D1,第二级米用AD8051运算放大器D3,运算放大器Dl的3脚为信号输入端,运算放大器Dl的7脚连接电容Cl的一端后接+5V电源,电容Cl的另一端接地;运算放大器Dl的4脚连接电容C8的一端后接-5V电源,电容CS的另一端接地;运算放大器Dl的2脚连接电阻R4的一端,电阻R4的另一端连接电阻R3的一端、电阻R6的一端及运算放大器Dl的6脚;电阻R6的另一端连接电位器RP2的一端,电位器RP2的另一端通过电阻Rll接地,电位器RP2的滑动端连接运算放大器D3的3脚,运算放大器D3的4脚连接电容C9的一端和电容Cll的一端后接-5V电源,电容C9的另一端和电容Cll的另一端分别接地;运算放大器D3的2脚连接电阻R2的一端和电阻Rl的一端,电阻Rl的另一端连接电位器RPl的滑动端,电位器RP2的一端接+5V电源,另一端接地;运算放大器D3的7脚连接电容C3的一端和电容C2的一端后接+5V电源,电容C3的另一端和电容C2的另一端分别接地;电阻R2的另一端连接至运算放大器D3的6脚作为视频输出端。
【专利摘要】本实用新型涉及ADS-B接收机电路,特别涉及应用于广播式自动相关监视系统设备上一种小型化接收机电路。小型化接收机电路包括低噪声放大电路、射频滤波电路、对数放大检波电路和视频放大电路,低噪声放大电路与射频滤波电路连接,射频滤波电路与对数放大检波电路连接,对数放大检波电路与视频放大电路连接。本实用新型的特点及有益效果是:采用直接高频解调方式,具有体积小、功耗低、电路组成简单、成本低、调试简单等特点。从而克服了传统接收机电路存在构成复杂、体积大、功耗大、装配复杂、成本高、调试困难等缺陷。
【IPC分类】H04B1-16
【公开号】CN204376883
【申请号】CN201420810576
【发明人】刘新强, 陈明权, 尹长彬
【申请人】天津七六四通信导航技术有限公司
【公开日】2015年6月3日
【申请日】2014年12月21日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1