多路视频监控装置的制造方法

文档序号:9977882阅读:468来源:国知局
多路视频监控装置的制造方法
【技术领域】
[0001]本实用新型涉及安防行业高清视频监控领域,尤其涉及一种多路视频监控装置。
【背景技术】
[0002]在安防行业高清视频监控行业,现有的多路视频监控装置中,较有代表性的设计方案有两种:一种是在中央控制器的总调度下,采用两片或者多片视频处理芯片并行处理视频数据;另一种是整个视频处理系统由视频采集和压缩两个子系统共同完成视频处理。
[0003]目前,基于FPGA的多路视频监控装置普遍采用第二种方案,即使用DDR SDRAM构建一级缓存结构,但是,这种方案不能有效的解决前后端出现的数据流瞬时带宽过大导致的数据丢失和时序紊乱等问题。

【发明内容】

[0004]本实用新型所要解决的技术问题在于,提供一种结构简单、吞吐能力强、缓存能力强的多路视频监控装置。
[0005]为了解决上述技术问题,本实用新型提供了一种多路视频监控装置,包括数据处理器、桥接器、前级存储器及后级存储器,所述数据处理器、桥接器、前级存储器及后级存储器依次相连;前级存储器及后级存储器级联连接,构成前后两级缓存结构;所述数据处理器上设有XAUI接口,所述多路视频监控装置通过XAUI接口与流媒体处理装置相连。
[0006]作为上述方案的改进,所述前级存储器及后级存储器为第三代双倍数据率同步动态随机存取存储器。
[0007]作为上述方案的改进,所述前级存储器及后级存储器的容量为1Gb。
[0008]作为上述方案的改进,所述前级存储器及后级存储器的带宽为13.44Gbps。
[0009]作为上述方案的改进,所述前级存储器与后级存储器之间设有16路视频处理通道。
[0010]作为上述方案的改进,所述视频处理通道的输入分辨率为32X32 ~ 2048X2304,输出分辨率为32X32 ~ 1920X1080。
[0011]作为上述方案的改进,所述前级存储器上设有4个DVI/VGA接口。
[0012]作为上述方案的改进,所述DVI/VGA接口支持最高分辨率为1920X 1080,最低分辨率为720 X 480,刷新率为60Hz。
[0013]作为上述方案的改进,所述桥接器内设有随机存储器。
[0014]作为上述方案的改进,所述多路视频监控装置还包括视频显示芯片。
[0015]实施本实用新型的有益效果在于:
[0016]本实用新型多路视频监控装置将数据处理器、桥接器、前级存储器及后级存储器全部集成于同一片FPGA中,可充分利用FPGA的资源,组成基于FPGA的多路视频监控装置。
[0017]本实用新型引入前级存储器及后级存储器,使前级存储器及后级存储器级联连接,构成前后两级缓存结构。具体地,前级存储器高速缓存由桥接器转发的源视频信号,使源视频信号更为均匀,保证最终的吞吐量正常;后级存储器前级存储器缓存后的源视频信号进行再次高速缓存,可解决多路视频监控装置瞬时带宽过大带来的问题;因此,通过前后两级缓存结构,可有效解决前后端数据流瞬时带宽过大导致的时序紊乱与数据丢失的问题。
【附图说明】
[0018]图1是本实用新型多路视频监控装置的第一实施例结构示意图;
[0019]图2是本实用新型多路视频监控装置的第二实施例结构示意图。
【具体实施方式】
[0020]为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述。仅此声明,本发明在文中出现或即将出现的上、下、左、右、前、后、内、外等方位用词,仅以本发明的附图为基准,其并不是对本发明的具体限定。
[0021]如图1所示,图1显示了本实用新型多路视频监控装置的第一实施例,多路视频监控装置包括数据处理器1、桥接器2、前级存储器3及后级存储器4,所述数据处理器1、桥接器2、前级存储器3及后级存储器4依次相连;前级存储器3及后级存储器4级联连接,构成前后两级缓存结构;所述数据处理器I上设有XAUI接口,所述多路视频监控装置通过XAUI接口与流媒体处理装置相连。
[0022]其中,XAUI接口为1GE接口,具有超大的数据吞吐能力,XAUI接口一端与流媒体处理装置相连,接收流媒体处理装置发送的数据信号,另一端发送数据信号至数据处理器进行下一级处理。
[0023]现有技术中基于FPGA的多路视频监控装置采用DDR SDRAM构建一级缓存结构,这不能有效的解决前后端出现的数据流瞬时带宽过大导致的数据丢失和时序紊乱等问题。本实用新型中,引入前级存储器3及后级存储器4,使前级存储器3及后级存储器4级联连接,构成前后两级缓存结构。具体地,前级存储器3高速缓存由桥接器2转发的源视频信号,使源视频信号更为均匀,保证最终的吞吐量正常;后级存储器4对前级存储器3缓存后的源视频信号进行再次高速缓存,可解决多路视频监控装置瞬时带宽过大带来的问题;因此,通过前后两级缓存结构,可有效解决前后端数据流瞬时带宽过大导致的时序紊乱与数据丢失的问题。
[0024]所述多路视频监控装置中的数据处理器1、桥接器2、前级存储器3及后级存储器4全部集成于同一片FPGA (Field-Programmable Gate Array)中,可充分利用FPGA的资源,FPGA型号优选为lattice公司的LFE3-150EA-8FN1156C,但不以此为限制。
[0025]优选地,所述前级存储器3及后级存储器4为第三代双倍数据率同步动态随机存取存储器。所述前级存储器3及后级存储器4的容量为1Gb,可对千兆级的数据进行有效处理。所述前级存储器3及后级存储器4的带宽为13.44Gbps,可对数据流进行控制,保证数据信号的畅通。
[0026]所述前级存储器3与后级存储器4之间设有16路视频处理通道,构成多路独立缩放通道,通过16路视频处理通道可实现前级存储器3与后级存储器4之间的信号传输。同时,各个通道间相互独立,可对每路通道进行选通使能,所述视频处理通道的输入分辨率为32X32 ~ 2048X 2304,输出分辨率为 32X32 ~ 1920X1080。
[0027]所述前级存储器3上设有4个DVI (Digital Visual Interface,即数字视频接口)/VGA (Video Graphics Array)接口,构成多路独立显示通道。所述DVI/VGA接口支持最高分辨率为1920 X 1080,最低分辨率为720 X 480,刷新率为60Hz。
[0028]所述桥接器2内设有随机存储器,可分别缓存y、U、V各个分量数据。
[0029]图2显示了本实用新型多路视频监控装置的第二实施例,与图1所示多路视频监控装置的第一实施例不同的是,图2所述多路视频监控装置还包括视频显示芯片5,经后级存储器4缓存处理后的源视频信号可输出至视频显示芯片5进行显示。
[0030]由上可知,本实用新型引入前级存储器3及后级存储器4,使前级存储器3及后级存储器4级联连接,构成前后两级缓存结构,可有效解决前后端数据流瞬时带宽过大导致的时序紊乱与数据丢失的问题。
[0031]以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本实用新型的保护范围。
【主权项】
1.一种多路视频监控装置,其特征在于,包括数据处理器、桥接器、前级存储器及后级存储器,所述数据处理器、桥接器、前级存储器及后级存储器依次相连; 前级存储器及后级存储器级联连接,构成前后两级缓存结构; 所述数据处理器上设有XAUI接口,所述多路视频监控装置通过XAUI接口与流媒体处理装置相连。2.如权利要求1所述的多路视频监控装置,其特征在于,所述前级存储器及后级存储器为第三代双倍数据率同步动态随机存取存储器。3.如权利要求2所述的多路视频监控装置,其特征在于,所述前级存储器及后级存储器的容量为1Gb。4.如权利要求2所述的多路视频监控装置,其特征在于,所述前级存储器及后级存储器的带宽为13.44Gbps。5.如权利要求1所述的多路视频监控装置,其特征在于,所述前级存储器与后级存储器之间设有16路视频处理通道。6.如权利要求5所述的多路视频监控装置,其特征在于,所述视频处理通道的输入分辨率为 32X 32 ~ 2048X 2304,输出分辨率为 32X32 ~ 1920X1080。7.如权利要求1所述的多路视频监控装置,其特征在于,所述前级存储器上设有4个DVI/VGA 接口。8.如权利要求7所述的多路视频监控装置,其特征在于,所述DVI/VGA接口支持最高分辨率为1920 X 1080,最低分辨率为720 X 480,刷新率为60Hz。9.如权利要求1所述的多路视频监控装置,其特征在于,所述桥接器内设有随机存储器。10.如权利要求1所述的多路视频监控装置,其特征在于,所述多路视频监控装置还包括视频显示芯片。
【专利摘要】本实用新型公开了一种多路视频监控装置,包括数据处理器、桥接器、前级存储器及后级存储器,所述数据处理器、桥接器、前级存储器及后级存储器依次相连;前级存储器及后级存储器级联连接,构成前后两级缓存结构;所述数据处理器上设有XAUI接口,所述多路视频监控装置通过XAUI接口与流媒体处理装置相连。采用本实用新型,构成前后两级缓存结构,可有效解决前后端数据流瞬时带宽过大导致的时序紊乱与数据丢失的问题。
【IPC分类】H04N7/18, H04N5/76
【公开号】CN204887243
【申请号】CN201520499150
【发明人】张俊, 李微光
【申请人】广州洪森科技有限公司
【公开日】2015年12月16日
【申请日】2015年7月13日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1