一种高精度网络时间统一装置的制造方法

文档序号:10408326阅读:398来源:国知局
一种高精度网络时间统一装置的制造方法
【技术领域】
[0001]本实用新型涉及计算机网络仿真系统中各仿真实体的时空一致技术领域,尤其涉及一种高精度网络时间统一装置,本实用新型主要应用于时间统一精度要求较高的计算机网络应用系统中,特别适用于为部署在多个地点的大型计算机网络仿真系统的众多仿真席位提供高度统一的自然时间与仿真时间(用于表征仿真系统虚拟时空中的时间),还适用于其它需要对多个网络用户同时进行精确授时的系统。
【背景技术】
[0002]大型的计算机网络仿真系统内仿真席位数量庞大,且往往需要根据任务需要,将仿真系统分为若干个子系统,灵活部署在不同的地点,为了仿真的安全需要,仿真系统各子系统一般需要与Internet等公共网络物理隔离。在计算机网络仿真系统内,为了保证虚拟世界中各仿真实体的时空一致,必须为运行在不同仿真计算机上的众多仿真用户提供全局高度统一的时间信息,对时间统一精度的要求往往达到毫秒级。
[0003]目前大部分网络授时设备都是采用NTP(NetworkTime Protocol)协议或SNTP协议,简化NTP,由于Windows操作系统本身的非实时性等因素的影响,其时间统一精度一般为15?100ms,NTP协议只有在UNIX等高实时性操作系统下才有可能实现毫秒级的时间同步精度,而诸如计算机网络仿真系统等大部分使用的是Windows操作系统。
[0004]还有一些领域如航天测控领域,使用时统站+用户群的时间统一模式,这种时间统一模式是在时统站和用户接口终端设备之间布设专用时统线,时统站接收授时台的标准时间信号、北斗或GPS时间信号,校准本地频率标准,并向用户接口终端设备提供标准的时间码信号。其时间统一精度虽然很高,但因为使用了大量的专用线缆和终端硬件设备,造成硬件成本昂贵,使用维护复杂,不适合计算机网络仿真系统等大规模用户的使用。

【发明内容】

[0005]为克服现有技术的不足,本实用新型提供一种高精度网络时间统一装置,实现了计算机网络仿真系统内各仿真用户自然时间与仿真时间的高度统一。
[0006]为实现上述发明目的,本实用新型采用如下技术方案:
[0007]—种高精度网络时间统一装置,包括:时间服务器、客户机,所述时间服务器通过网络与客户机相连,所述时间服务器由PC服务器通过PCI接口与PCI时统解调卡相连构成,所述PCI时统解调卡设置的射频输入端通过信号线与GPS/BD双模天线相连,所述PCI时统解调卡设置的数据输入端通过信号线与IRIG-B时码信号源相连。
[0008]—种高精度网络时间统一装置,所述PCI时统解调卡由时码解调单元与高精度守时单元相连组成,时码解调单元的输入端设置有射频信号接口和数字信号接口,所述射频信号接口通过信号线与GPS/BD双模天线相连,所述数字信号接口通过信号线与IRIG-B时码信号源相连;时码解调单元的输出端设置有状态数据接口,时码解调单元的控制端设置有接收控制信号接口 ;所述高精度守时单元设置有标准时间读取接口。
[0009]一种高精度网络时间统一的装置,所述时码解调单元由IRIG-B码信号解调模块与GPS接收机、北斗接收机组成,IRIG-B码信号解调模块的差分信号端通过信号线与IRIG-B直流差分输入接口相连;IRIG-B码信号解调模块的交流信号端通过信号线与IRIG-B码交流输入接口相连;IRIG-B码信号解调模块的输出端通过信号线与高精度守时单元相连;GPS接收机、北斗接收机的输入端分别通过射频线与GPS时钟天线、北斗时钟天线的接口相连,GPS接收机、北斗接收机的输出端通过信号线与高精度守时单元相连。
[0010]—种高精度网络时间统一装置,所述高精度守时单元芯片为FPGA。
[0011]一种高精度网络时间统一装置,所述GPS/BD双模天线由GPS时钟天线、北斗时钟天线组成。
[0012]一种高精度网络时间统一装置,所述IRIG-B的时码信号源包括= IRIG-B(DC)时钟线、IRIG-B(AC)时钟线。
[0013]一种高精度网络时间统一装置,所述客户机为时间统一客户端,时间统一客户端由客户校时服务模块、用户时间接口模块和时钟模块组成。
[0014]由于采用如上所述的技术方案,本实用新型具有以下优越性:
[0015](I)本实用新型安装使用简单方便,成本低廉。在大型仿真系统的每个子网中只需在一台普通商用微机上插入PCI时统解调卡后即可构建时间服务器,子网络内各计算机即可实现与大型仿真系统内各个计算机之间的时间统一,仿真系统内各仿真应用通过时间统一客户端接口即可获得全局一致的自然时间和仿真时间。
[0016](2)可同时接入GPS、北斗和IRIG-B(DC)、IRIG-B(AC)4种时码信号,可监视信号质量,并提供人工选择使用信源的手段,当上述4种时码信号均无效时,可使用PCI时统解调卡本地时钟,将网络时间统一到PCI时统解调卡的本地时钟时间上。
[0017](3)系统通信资源消耗少,服务效率高。时统客户端服务软件占用网络带宽资源很少,在客户机上,仅需要运行I个时统客户端即可为多个提供时间服务。
[0018](4)时统客户端服务模块能实时修正网络时延导致的校时误差,保证了网络授时精度。
[0019 ] (5 )时统客户端服务模块在与时间服务器校对时间的同时,修正了时统客户端时钟模块的频率误差,提高了时钟的守时能力,在平均30分钟进行I次校时的情况下,仍可保持高达Ims的时间统一精度。
【附图说明】
[0020]图1为本高精度网络时间统一装置的电路框图;
[0021 ]图2为本实用新型时间服务器电路框图;
[0022]图3为本实用新型多子网结构应用示意框图;
[0023]图4为GPS、IRIG-B码和北斗的PCI时统解调卡电路框图;
【具体实施方式】
[0024]如图1、2、3、4所示,一种高精度网络时间统一装置,包括:时间服务器、客户机,所述时间服务器通过网络与客户机相连,所述时间服务器由PC服务器通过PCI接口与PCI时统解调卡相连构成,所述PCI时统解调卡设置的射频输入端通过信号线与GPS/BD双模天线相连,所述PCI时统解调卡设置的数据输入端通过信号线与IRIG-B时码信号源相连。
[0025]所述PCI时统解调卡由时码解调单元与高精度守时单元相连组成,时码解调单元的输入端设置有射频信号接口和数字信号接口,所述射频信号接口通过信号线与GPS/BD双模天线相连,所述数字信号接口通过信号线与IRIG-B时码信号源相连;时码解调单元的输出端设置有状态数据接口,时码解调单元的控制端设置有接收控制信号接口 ;所述高精度守时单元设置有标准时间输出接口。所述高精度守时单元芯片为FPGA。
[0026]所述时码解调单元由IRIG-B码信号解调模块与GPS接收机、北斗接收机组成,IRIG-B码信号解调模块的差分信号端通过信号线与IRIG-B直流差分输入接口相连;IRIG-B码信号调理模块的交流信号端通过信号线与IRIG-B码交流输入接口相连;IRIG-B码信号解调模块的输出端通过信号线与高精度守时单元相连;GPS接收机、北斗接收机的输入端分别通过射频线与GPS时钟天线、北斗时钟天线
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1