恒导通时间的高功率因数led驱动器原边恒流控制装置的制作方法

文档序号:8142454阅读:221来源:国知局
专利名称:恒导通时间的高功率因数led驱动器原边恒流控制装置的制作方法
技术领域
本发明属于开关电源技术领域,涉及一种恒导通时间的高功率因数LED驱动器原 边恒流控制装置。
背景技术
目前大功率的LED驱动器通常需满足以下几项要求输出恒流、高功率因数和电 气隔离。其中输出恒流是LED自身特点所决定,高功率因数是为了降低驱动器对公用电网 的污染,而电气隔离是出于安全考虑。电气隔离通常采用高频变压器实现,为了实现输出恒 流控制,通常的做法是要采集输出电流信号,然后通过光耦元件传到原边控制电路。副边电 流采样电路和光耦的存在,增加了电路的复杂性,进一步,由于光耦存在老化问题,使电路 的稳定性和使用寿命都受到一定影响。一种解决方案是采用原边恒流控制,即无需副边电流采样和光耦元件,直接通过 在隔离变压器的原边得到输出电流的信息或者采用恒功率控制,以实现输出恒流。此外为 了满足高功率因数的要求,控制电路还需能实现功率因数校正功能。目前已有能实现原边 恒流控制和高功率因数要求的控制芯片主要有PI的LNK-PH系列和Infineon的ICL8001G, 这两种芯片基本上能满足原边恒流控制和高功率因数要求,但是性能未必最优。因此,研究结构简单、高性能的隔离型高功率因数反激式LED驱动器的原边恒流 控制装置是一项非常具有实际应用价值的工作。

发明内容
本发明的目的是针对现有技术的不足,提供了一种恒导通时间的高功率因数LED 驱动器原边恒流控制装置,该装置无需乘法器,结构非常简单。本发明解决技术问题所采取的技术方案为本发明包括峰值采样保持模块、副边电流模拟模块、平均电流环、锯齿波产生模 块、比较模块、电感电流过零检测模块、驱动脉冲产生模块、驱动模块。峰值采样保持模块的输出端接副边电流模拟模块的输入端,副边电流模拟模块的 输出端接平均电流环的输入端,平均电流环的输出端接比较模块的一个输入端,比较模块 的另一个输入端接锯齿波产生模块的输出端,比较模块的输出端接驱动脉冲产生模块的一 个输入端,驱动脉冲产生模块的另一个输入端接电感电流过零检测模块的输出端,驱动脉 冲产生模块的输出端接驱动模块。所述的副边电流模拟模块可以采用以下六种技术方案实现方案一副边电流模拟模块包括电阻R11和开关S11 ;电阻R11的一端接峰值采样保 持模块的输出端,电阻R11的另一端接开关S11的一端并作为副边电流模拟模块的输出端,开 关S11的另一端接地,开关S11的控制端接驱动产生模块的正相输出端Q。方案二 副边电流模拟模块包括电阻Rn、开关S11和反相器U11,电阻R11的一端接 峰值采样保持模块的输出端,电阻R11的另一端接开关S11的一端并作为副边电流模拟模块
4的输出端,开关S11的另一端接地,开关S11的控制端接反相器U11的输出端,反相器U11的输 入端接驱动脉冲产生模块的反相输出端€。方案三副边电流模拟模块包括开关S44、开关S55和反相器U22,开关S55的一端接 峰值采样保持电路的输出端,开关S55的另一端与开关S44的一端相连后作为副边电流模拟 模块电路的输出端,开关S44的另一端接地,开关S44控制端接驱动脉冲产生模块的正相输出 端Q,S55的控制信号由驱动脉冲产生模块的正相输出端Q经反相器U22反相之后得到。方案四副边电流模拟模块包括开关S44和开关S55,开关S55的一端接峰值采样保 持电路的输出端,开关S55的另一端与开关S44的一端相连后作为副边电流模拟模块电路的 输出端,开关S44的另一端接地,开关S44控制端接驱动脉冲产生模块的正相输出端Q,开关 S55的控制端接驱动脉冲产生模块的反相输出端⑤。方案五副边电流模拟模块包括开关S66和电阻R66,开关S66的一端接峰值采样保 持电路的输出端,开关S66的另一端与接电阻R66的一端后作为副边电流模拟模块电路的输 出端,电阻R66的另一端接地,开关S66的控制端直接接驱动脉冲产生模块的反相输出端#。方案六副边电流模拟模块包括开关S66、电阻R66和反相器U33,开关S66的一端接 峰值采样保持电路的输出端,开关S66的另一端与接电阻R66的一端后作为副边电流模拟模 块电路的输出端,电阻R66的另一端接地,开关S66的控制信号由驱动脉冲产生模块的正相输 出端Q经反相器U33反相之后得到。所述的平均电流环包括输入电阻R22、补偿网络、电压基准Vref和运算放大器,副 边电流模拟模块的输出经电阻R22接到平均电流环中的运算放大器的负端输入,运算放大 器正端输入接电压基准Vref,补偿网络的一端与运算放大器负端输入连接,补偿网络的另 一端与运算放大器输出端连接。所述的电压基准Vref可以采取以下三种技术方案方案一电压基准Vref采用直流电压源。方案二电压基准Vref包括除法器、电阻Ral、电阻Ra2、电阻Ra3、电阻Ra4和电容Cal ; Ral 一端接反激式LED驱动器输入整流器B1的高电平输出端,另一端与电阻Ra3和电容Cal并 联支路的一端相连后接到除法器的除数端B,电阻Ra3和电容Cal并联的另一端接地,电阻Ra2 的一端、电阻Ra4的一端与除法器的被除数端A连接,电阻Ra2的另一端接反激式LED驱动器 输入整流器B1的高电平输出端,电阻Ra4的另一端接地,除法器的输出作为电压基准Vref的 输出,为幅值恒定、与输入整流器B1的输出同频同相的正弦半波信号。方案三电压基准Vref包括除法器、三极管Qbl、电阻Rbl、电阻Rb2、电阻Rb3、电容 Cbl、第一镜像电流源和第二镜像电流源;电阻Rbl—端接反激式LED驱动器输入整流器B1的 高电平输出端,电阻Rbl另一端接三极管Qbl的集电极和基极,三极管Qbl的发射极接地;三 极管Qbl的集电极和基极分别接第一镜像电流源和第二镜像电流源的输入端,第一镜像电 流源的输出端与电阻Rb2的一端、电容Cbl的一端、除法器的除数端B连接,电阻Rb2的另一端 与电容Cbl的另一端接地;第二镜像电流源的输出端与电阻Rb3的一端、除法器的被除数端A 连接;电阻Rb3的另一端接地,除法器的输出作为电压基准Vref的输出,为幅值恒定、与输入 整流器B1的输出同频同相的正弦半波信号。所述的锯齿波产生模块包括直流电压源VDD、直流电流源IDC、电容C33和开关S33 ;直 流电流源Idc的输入端与直流电压源Vdd连接,输出端接电容C33的一端和开关S33的一端,并作为锯齿波产生模块的输出端;电容C33的另一端和开关S33的另一端相连之后接地,开 关S33的控制端接驱动产生模块的反相输出端5。所述的比较模块包括第一比较器U1,第一比较器U1的负端输入接平均电流环的输 出端,第一比较器U1的正端输入接锯齿波产生模块的输出。所述的电感电流过零检测模块包括第二比较器U2和延时模块,第二比较器U2的 负端输入接反激式LED驱动器变压器的辅助绕组异名端,U2的正端输入接地;延时模块的 一端与第二比较器U2的输出端连接,延时模块的另一端作为电感电流过零检测模块的输出端。所述的驱动脉冲产生模块采用RS触发器,RS触发器的R脚接比较模块的输出端, RS触发器的S脚接电感电流过零检测模块的输出端。驱动脉冲产生模块的输出经驱动模块 送到反激式LED驱动器原边开关管Q1的门极,驱动脉冲产生模块的输出同时作为副边电流 模拟模块中的开关的控制信号。本发明作为隔离型反激式LED驱动器的控制装置,与反激式LED驱动器的主电路 共同构成开关电源。传统的单管反激式LED驱动器的主电路包括输入整流器、输入电容、吸 收网络、变压器、原边开关管、原边电流采样网络、输出整流器和输出电容。其中输入电容为 一容量非常小的电容,主要起到滤波作用,对输入整流器输出的正弦半波波形基本没有影 响。本发明的反激式LED驱动器的主电路也可以为传统单管反激式拓扑其它的变结构拓 扑,如双管反激式变换器等。所述的峰值采样保持模块与反激式LED驱动器主电路的原边电流采样网络相连, 在每个开关周期对原边电流采样信号进行峰值采样保持,提取原边电流采样信号峰值。所述的副边电流模拟模块接到峰值采样保持模块之后,用来模拟副边输出整流器 电流。输出整流器电流波形的包络线为正弦半波,具体到单个开关周期,副边输出整流器电 流波形为斜率线性下降的直角三角形。副边电流模拟模块的单个开关周期的输出波形是一 矩形波,宽度等于原边开关管关断时间(约等于副边输出整流器导通时间),幅值等于原边 电流采样信号单个开关周期的峰值电压,因此面积与副边输出整流器电流波形面积的两倍 成比例。所述的平均电流环对副边电流模拟模块的输出信号平均值与所述的电压基准进 行比较并对二者之间误差加以放大。所述锯齿波产生模块在反激式LED驱动器原边开关 导通期间产生锯齿波;在原 边开关管关断期间,锯齿波产生模块输出低电平。所述的比较模块的输入分别为锯齿波产生模块的输出信号和平均电流环的输出 信号。比较模块对锯齿波产生模块的输出信号和平均电流环的输出信号进行比较,当锯齿 波产生模块的输出信号上升到与平均电流环的输出信号相等时,比较模块输出从低电平翻 转为高电平。所述的电感电流过零检测模块检测反激式LED驱动器的变压器辅助绕组电压信 号,间接检测出变压器激磁电感电流过零点。当变压器辅助绕组电压信号降到零时,电感电 流过零检测模块输出高电平。所述的驱动脉冲产生模块根据比较模块和电感电流过零检测模块的输出电平信 号产生脉冲信号当比较模块产生一个低电平到高电平的翻转时,驱动脉冲产生模块的脉冲信号由高电平复位到低电平;当电感电流过零检测模块产生一个低电平到高电平的翻转 时,驱动脉冲产生模块的脉冲信号由低电平置位到高电平;周而复始,产生脉冲序列。所述的驱动模块用来增强所述驱动脉冲产生模块的驱动能力。其中,所述的反激式LED驱动器工作在临界断续模式(BCM)。其中,所述的副边电流模拟模块可以采用所述的六种技术方案中的其中任意一 种。其中,平均电流环的电压基准,可以是方案一所述的直流电压基准,也可以是由所 述的方案二或方案三产生的与反激式LED驱动器输入整流桥的输出电压同频同相、幅值固 定的正弦半波电压基准。其中,所述的平均电流环的运算放大器可以是电压型或电流型(跨导型)。进一步,所述平均电流环的补偿网络可以为纯积分环节,也可以为比例积分环节, 或者比例积分微分环节,属于公知技术。其中,所述驱动模块可以是两个双极晶体管或金属氧化物半导体场效应管构成的 推挽结构(图腾柱结构),属于公知技术。其中,所述的开关可以是单个双极晶体管、金属氧化物半导体场效应管或由多个 双极晶体管或金属氧化物半导体场效应管实现的组合开关。基于以上阐述,本发明的核心思想在于通过电感电流过零检测模块检测反激式 LED驱动器变压器电感电流过零点,并在变压器电感电流过零时开通原边开关管,从而使反 激式LED驱动器工作在电流临界断续模式(BCM);通过所述的峰值采样保持模块对原边电 流采样信号进行峰值采样和保持,获取原边电流采样信号的峰值包络线;获取原边电流采 样信号的峰值包络线之后,通过所述的副边电流模拟模块,模拟出面积与副边二极管电流 两倍面积成比例的信号;将副边电流模拟模块的输出信号送到平均电流环中,利用平均电 流环自身具有平均值滤波功能,在平均电流环的输入端得到与输出电流平均值成比例的正 弦半波信号,通过与电压基准进行比较,将二者的误差信号经过平均电流环的补偿网络进 行放大,得到一误差放大的直流信号;通过锯齿波产生模块产生的锯齿波与平均电流环输 出的直流信号进行比较,获得原边开关管的关断触发信号,由于锯齿波斜率固定,从而使整 个工频周期内原边开关管导通时间为恒定值;当输入整流器输出的正弦半波电压作用在原 边变压器两端的时间恒定时,原边电流采样信号峰值包络线为正弦半波,从而实现反激式 LED驱动器的高功率因数;当输出电流发生波动,使得平均电流环的输出直流信号幅值变 化,从而改变原边开关管导通时间,使得输出电流平均值趋于稳定,实现输出恒流。输出电 流的恒流值可以通过改变原边电流采样系数或者改变平均电流环中的电压基准实现。本发明的有益效果在于本发明提出的恒导通时间的隔离型高功率因数反激式 LED驱动器的原边恒流控制装置,无需光耦和副边反馈电路,即可实现高功率因数和输出恒 流控制。与同类型高功率因数原边恒流控制电路相比,省去了乘法器,结构更加简单;进一 步,原边核心控制电路可以集成为单芯片。


图1为本发明与反激式LED驱动器的主电路连接示意图;图2为本发明的第一具体实施例示意图3为本发明工作原理波形分析图;图4为本发明中副边电流模拟模块的六种具体实现方案;图5为本发明的第二具体实施例示意图;图6为本发明的第三具体实施例示意图;图7为本发明与非隔离的升降压电路的主电路连接示意图。
具体实施例方式以下结合本发明框图以及具体实施例示意图本发明内容进行详细说明。参照图1,恒导通时间的高功率因数LED驱动器原边恒流控制装置包括峰值采样 保持模块100、副边电流模拟模块200、平均电流环300、锯齿波产生模块400、比较模块500、 电感电流过零检测模块600、驱动脉冲产生模块700和驱动模块800。峰值采样保持模块I00的输出端接副边电流模拟模块200的输入端,副边电流模 拟模块200的输出端接平均电流环300的输入端,平均电流环400的输出端接比较模块的 一个输入端,比较模块500的另一个输入端接锯齿波产生模块400的输出端,比较模块500 的输出端接驱动脉冲产生模块700的一个输入端,驱动脉冲产生模块700的另一个输入端 接电感电流过零检测模块600的输出端,驱动脉冲产生模块700的输出端接驱动模块800。本发明的应用对象为反激式LED驱动器的主电路,包括输入整流桥B1、输入电容 Cin、变压器T、吸收网络、原边开关管Q1、原边电流采样网络、输出整流器(选用二极管D1)和 输出电容Q。参照图2的第一具体实施例示意图峰值采样保持模块100与反激式LED驱动 器主电路的原边电流采样网络相连,在每个开关周期对原边电流采样信号进行峰值采样保 持,提取原边电流采样信号峰值;其中,峰值采样保持模块具体可选用中国专利(公开号 CN 101615432)公开的峰值采样保持电路。副边电流模拟模块200包括电阻R11和开关S11 ;电阻R11的一端接峰值采样保持 模块100的输出,电阻R11的另一端接开关S11的一端,二者的连接点作为副边电流模拟模块 200的输出,开关S11的另一端接地,开关S11的控制端接驱动产生模块700的正相输出端Q, 当控制端电平为高电平,开关S11导通,当当控制端电平为低电平,开关S11关断;副边电流 模拟模块200的输出为一方波信号。平均电流环300包括输入电阻R22、补偿网络、电压基准Vref和运算放大器。副边 电流模拟模块200的输出经电阻R22接到平均电流环300中的运算放大器的负端输入,运算 放大器正端输入接电压基准Vref。由于平均电流环具有开关周期平均值滤波效果,因此平 均电流环300的运算放大器负端输入信号为副边电流模拟模块200的输出信号滤除了开关 周期纹波之后的平均值。该信号与电压基准Vref进行比较,二者之间误差经补偿网络和运 算放大器加以放大之后输出一叠加了两倍交流电网频率的低频纹波和高频开关纹波的直 流电平信号。锯齿波产生模块400包括直流电压源VDD、直流电流源IDC、电容C33和开关S33 ;其中 直流电压源Vdd和直流电流源Idc可通过公知技术得到;直流电流源Idc的输入端与直流电压 源Vdd连接,输出端接电容C33的一端和开关S33的一端相连作为锯齿波产生模块400的输出 端,电容C33的另一端和开关S33的另一端相连之后接地,开关S33的控制端接驱动产生模块
8700的反相输出端◎;当控制端电平为高电平,开关S33导通,将电容C33两端电压保持为零; 当控制端电平为低电平,开关S33关断,直流电流源Irc给电容C33充电,产生锯齿波信号。比较模块500包括第一比较器U1 ,U1的负端输入接平均电流环300的输出,U1的正 端输入接锯齿波产生模块400的输出。当锯齿波产生模块400产生的锯齿波信号触及到平 均电流环300的输出电平,比较模块500的输出电平从低电平翻转为高电平。由于平均电 流环300的输出电平在整个工频周期内基本幅值基本不变,锯齿波产生模块400产生的锯 齿波信号斜率也固定,而锯齿波信号的宽度对应着原边开关管Q1的导通时间,因此对于特 定的平均电流环300的输出电平幅值,原边开关管Q1的导通时间恒定。当原边开关管Q1的 导通时间恒定,原边开关管电流波形包络线跟随反激式LED驱动器输入整流器B1的输出, 为与反激式LED驱动器输入整流器B1的输出同频同相的正弦半波。电感电流过零检测模块600包括第二比较器U2和延时模块,U2的负端输入接反激 式LED驱动器变压器的辅助绕组异名端,U2的正端输入接地;通过检测变压器辅助绕组电 压信号过零点,可间接检测出变压器电感电流过零点。当检测到变压器辅助绕组的电压信 号过零,第二比较器U2输出高电平。由于反激式LED驱动器变压器辅助绕组电压信号过零 点与原边开关管漏源极(或集电极与发射极)之间的谐振电压谷底存在一定时间差,即反 激式LED驱动器变压器辅助绕组电压信号过零点要稍微超前原边开关管漏源极之间的谐 振电压谷底。通过延时模块,对该时间差进行补偿,可获得原边开关管在漏源极之间的谐振 电压谷底开通。进一步,电感电流过零检测模块600中的第二比较器U2的正端输入也可改接一低 幅值的直流电压源,减少因地线干扰而造成的误差。 驱动脉冲产生模块700采用RS触发器实现,其中R脚接比较模块500的输出,S脚 接电感电流过零检测模块600的输出当比较模块500产生一个低电平到高电平的翻转时, 驱动脉冲产生模块800的输出信号由高电平复位到低电平;当电感电流过零检测模块600 产生一个低电平到高电平的翻转时,驱动脉冲产生模块700的输出信号由低电平置位到高 电平,如此周而复始,产生输出脉冲序列。驱动脉冲产生模块700的输出经驱动模块800送到反激式LED驱动器原边开关管 Q1的门极,驱动脉冲产生模块700的输出同时直接作为副边电流模拟模块200中的开关S11 的控制信号。图3是反激式LED驱动器工作在电流临界断续模式下原副边的关键波形,参考图 3对本发明工作原理进行详细说明图3中,v。。mp是平均电流环300的输出波形,Vsaw是锯齿波产生模块400的输出波 形,vGS Q1和ves sll分别是反激式LED驱动器原边开关管Q1的驱动波形和开关S11的控制端 波形;是反激式LED驱动器原边开关管电流波形;ise。是反激式LED驱动器副边输出整 流器电流波形;Vsample是峰值采样保持模块100的输出波形;vDS S11是开关S11两端的电压波 形,即副边电流模拟模块200的输出波形。根据图3可以看到,由于平均电流环300的输出 波形v。_为直流电平,剧齿波Vsaw斜率一定,因此反激式LED驱动器原边开关管Q1的导通时 间恒定,原边开关管电流‘波形包络线为正弦半波;由于电感电流过零检测模块600使反 激式LED驱动器工作在电流临界断续模式,因此副边输出整流器的电流波形ise。包络线同 样也为正弦半波;峰值采样保持模块100的输出波形Vsample为阶梯波,每个阶梯的幅值对应不同的原边采样电流峰值;副边电流模拟模块200的输出波形vDS sll为幅值变化的矩形波, 幅值对应不同原边电流采样信号的峰值;由图3可知Vds_su = IK1 /sec 二 IK1-TT1O其中,K1为原边电流采样系数,Ns为变压器副边匝数,Np为变压器原边匝数, 为副边电流模拟模块200的输出波形vDS sll的平均值,/sec;为副边输出整流器的电流平均 值。从上式可以看出副边电流模拟模块200的输出波形vDS sll的平均值正比于输出电流平 均值I。;因此只要将^^卯送入平均电流环300,与设定的基准Vref进行比较,即可间接调 节输出平均电流,从而实现输出电流恒流。由于平均电流环自身具有滤波功能,只要将vDS— sll送入平均电流环300,即可在平均电流环300的运算放大器输入端获得vDS sll的平均值 Vds^su。进一步,也可以在副边电流模拟模块200的输出和平均电流环300增加一级滤波电 路,但对电路功能基本没有影响。平均电流环300基准通常设置为直流电压基准;此外,反激式LED驱动器副边输出 整流器电流波形ise。进行开关周期滤波之后的波形平均值近似为正弦半波,因此平均电流 环300基准也可以设置为与反激式LED驱动器输入整流桥的输出波形同频同相、幅值恒定 的正弦半波基准。图4给出了副边电流模拟模块200的若干种具体实现电路,其中图4 (a)所示电路 结构与图2中副边电流模拟模块200相同;图4(b)所示电路结构与图4(a)所示电路结构 相似,也是由电阻R11和开关S11组成,不同之处在于S11的控制信号是由驱动脉冲产生模块 的反相输出端§经反相器U11反相之后得到;图4(c)中副边电流模拟模块200由开关S44、S55 和反相器U22组成,S55的一端接峰值采样保持电路100的输出,S55的另一端与开关S44的一 端相连后作为副边电流模拟模块200电路的输出端,开关S44的另一端接地,开关S44控制端 接驱动脉冲产生模块的正相输出端Q,S55的控制信号由驱动脉冲产生模块的正相输出端Q 经反相器U22反相之后得到;图4(d)中副边电流模拟模块200电路结构与图4(c)中相同, 区别在于S55的控制端接驱动脉冲产生模块的反相输出端◎;图4(e)中副边电流模拟模块 200由开关S66和电阻R66组成,开关S66的一端接峰值采样保持电路100的输出,开关S66的 另一端与接电阻R66的一端后作为副边电流模拟模块200电路的输出端,电阻R66的另一端 接地,开关S66的控制端直接接驱动脉冲产生模块的反相输出端《图4(f)中副边电流模拟 模块200电路结构与图4(e)中相同,区别在于开关S66的控制信号由驱动脉冲产生模块的 正相输出端Q经反相器U33反相之后得到。图5是本发明的第二具体实施例,主电路以及主要控制部分都与图2所示的实施 例相同,与图2的区别是图5中平均电流环300的电压基准Vref采用了幅值恒定的正弦半 波基准模块,并给出了一种具体实施方式
。参考图5,正弦半波基准模块Vref包括除法器、 电阻Ral、电阻Ra2、电阻Ra3、电阻Ra4和电容Cal ;其中,电阻Ral —端接反激式LED驱动器输入 整流器B1的高电平输出端,另一端与电阻Ra3和电容Cal并联支路的一端相连后接到除法器 的除数端B,电阻Ra3和电容Cal并联的另一端接地,电阻Ral、电阻Ra3和电容Cal构成的电网 络对输入整流器B1的正端输出电压分压和滤波,电阻Ral、电阻Ra3和电容Cal连接点电压为 一叠加了较小低频纹波的直流电压,其平均值与反激式LED驱动器输入交流电压峰值成正
10比,电阻Ra2 —端接输入整流器B1的高电平输出端,另一端与电阻Ra4相连,电阻Ra4另一端 接地,除法器的被除数端A接Ra2和Ra4的连接点,在除法器中进行相除(A/B),使得除法器 的输出为幅值恒定、与反激式LED驱动器输入整流器的输出同频同相的正弦半波信号。图6是本发明的第三具体实施例主电路,主电路以及主要控制部分都与图5所示 的实施例相同,与图5的区别在于图6中平均电流环300的基准Vref采用了另一种方式来 产生幅值恒定的正弦半波基准模块;参考图6,正弦半波基准模块Vref包括除法器、三极管 Qbl>电阻Rbl、电阻Rb2、电阻Rb3、电容Cbl、镜像电流源I和镜像电流源II ;其中电阻Rbl —端 接反激式LED驱动器输入整流器B1的高电平输出端,电阻Rbl另一端接三极管Qbl的集电极 和基极,三极管Qbl的发射极接地,三极管Qbl的集电极和基极还分别接镜像电流源I和镜像 电流源II的输入端,镜像电流源I的输出与电阻Rb2的一端、电容Cbl的一端以及除法器的 除数端B相连,电阻Rb2的另一端与电容Cbl的另一端接地,镜像电流源II的输出与电阻Rb3 的一端以及除法器的被除数端A相连;三极管Qbl和电阻Rbl用来将反激式LED驱动器输入 整流器B1输出的正弦半波电压信号转换为电流信号;镜像电流模块I获取与流经Rbl支路 电流成比例的正弦半波电流信号,并经阻容网络Rb2和Cbl获得与反激式LED驱动器输入交 流电压幅值成比例的直流电压信号,接到除法器的被除数端B ;镜像电流模块II获取与流 经Rbl支路电流成比例的正弦半波电流信号,经电阻Rb3转换成电压信号,送入到除法器的除 数端A ;二者信号在除法器中进行相除(A/B),在除法器输出端产生幅值恒定、与输入整流 器输出电压波形同频同相的正弦半波电压基准信号。镜像电流模块可由金属氧化物半导体 场效应管或双极晶体管构成,属于公知技术。本发明可以应用到隔离型输出,也可以应用到非隔离型输出。图7为本发明与一 种非隔离的升降压(buck-boost)电路的主电路连接示意图;其中,各模块的具体实现可参 考图2,图4 图6中所示的具体实施例。本发明包括的具体模块如峰值电流采样保持电路100、副边电流模拟模块200和 正弦半波信号基准产生电路等,本领域技术人员可以在不违背其精神的前提下,可以有多 种实施方式,或通过各种不同的组合方式,形成不同的具体实施例,这里不再详细描述。无论上文说明如何详细,还有可以有许多方式实施本发明,说明书中所述的只是 本发明的一个具体实施例子。凡根据本发明精神实质所做的等效变换或修饰,都应涵盖在 本发明的保护范围之内。本发明实施例的上述详细说明并不是穷举的或者用于将本发明限制在上述明确 的形式上。在上述以示意性目的说明本发明的特定实施例和实例的同时,本领域技术人员 将认识到可以在本发明的范围内进行各种等同修改。本发明这里所提供的启示并不是必须或仅限于应用到LED驱动器,还可以应用到 其它系统中。可将上述各种实施例的元件和作用相结合以提供更多的实施例。可以根据上 述详细说明对本发明进行修改,在上述说明描述了本发明的特定实施例并且描述了预期最 佳模式的同时,无论在上文中出现了如何详细的说明,也可以许多方式实施本发明。上述电 路结构及其控制方式的细节在其执行细节中可以进行相当多的变化,然而其仍然包含在这 里所公开的本发明中。如上述一样应当注意,在说明本发明的某些特征或者方案时所使用的特殊术语不 应当用于表示在这里重新定义该术语以限制与该术语相关的本发明的某些特定特点、特征或者方案。总之,不应当将在随附的权利要求书中使用的术语解释为将本发明限定在说明 书中公开的特定实施例,除非上述详细说明部分明确地限定了这些术语。因此,本发明的实 际范围不仅包括所公开的实施例,还包括在权利要求书之下实施或者执行本发明的所有等 效方案。
权利要求
恒导通时间的高功率因数LED驱动器原边恒流控制装置,包括峰值采样保持模块、副边电流模拟模块、平均电流环、锯齿波产生模块、比较模块、电感电流过零检测模块、驱动脉冲产生模块和驱动模块,其特征在于峰值采样保持模块的输出端接副边电流模拟模块的输入端,副边电流模拟模块的输出端接平均电流环的输入端,平均电流环的输出端接比较模块的一个输入端,比较模块的另一个输入端接锯齿波产生模块的输出端,比较模块的输出端接驱动脉冲产生模块的一个输入端,驱动脉冲产生模块的另一个输入端接电感电流过零检测模块的输出端,驱动脉冲产生模块的输出端接驱动模块;所述的平均电流环包括输入电阻R22、补偿网络、电压基准Vref和运算放大器,副边电流模拟模块的输出经电阻R22接到平均电流环中的运算放大器的负端输入,运算放大器正端输入接电压基准Vref,补偿网络的一端与运算放大器负端输入连接,补偿网络的另一端与运算放大器输出端连接;所述的锯齿波产生模块包括直流电压源VDD、直流电流源IDC、电容C33和开关S33,直流电流源IDC的输入端与直流电压源VDD连接,输出端接电容C33的一端和开关S33的一端,并作为锯齿波产生模块的输出端;电容C33的另一端和开关S33的另一端相连之后接地,开关S33的控制端接驱动产生模块的反相输出端所述的比较模块包括第一比较器U1,第一比较器U1的负端输入接平均电流环的输出端,第一比较器U1的正端输入接锯齿波产生模块的输出;所述的电感电流过零检测模块包括第二比较器U2和延时模块,第二比较器U2的负端输入接反激式LED驱动器变压器的辅助绕组异名端,U2的正端输入接地;延时模块的一端与第二比较器U2的输出端连接,延时模块的另一端作为电感电流过零检测模块的输出端;所述的驱动脉冲产生模块采用RS触发器,RS触发器的R脚接比较模块的输出端,RS触发器的S脚接电感电流过零检测模块的输出端,驱动脉冲产生模块的输出经驱动模块送到反激式LED驱动器原边开关管Q1的门极,驱动脉冲产生模块的输出同时作为副边电流模拟模块中的开关S11的控制信号。FSA00000291766500011.tif
2.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括电阻R11和开关S11 ;电阻R11的一端接峰值采样保 持模块的输出端,电阻R11的另一端接开关S11的一端并作为副边电流模拟模块的输出端,开 关S11的另一端接地,开关S11的控制端接驱动产生模块的正相输出端Q。
3.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括电阻Rn、开关S11和反相器U11,电阻R11的一端接 峰值采样保持模块的输出端,电阻R11的另一端接开关S11的一端并作为副边电流模拟模块 的输出端,开关S11的另一端接地,开关S11的控制端接反相器U11的输出端,反相器U11的输 入端接驱动脉冲产生模块的反相输出端◎。
4.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括开关S44、开关S55和反相器U22,开关S55的一端接 峰值采样保持电路的输出端,开关S55的另一端与开关S44的一端相连后作为副边电流模拟 模块电路的输出端,开关S44的另一端接地,开关S44控制端接驱动脉冲产生模块的正相输出 端Q,S55的控制信号由驱动脉冲产生模块的正相输出端Q经反相器U22反相之后得到。
5.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括开关S44和开关S55,开关S55的一端接峰值采样保 持电路的输出端,开关S55的另一端与开关S44的一端相连后作为副边电流模拟模块电路的 输出端,开关S44的另一端接地,开关S44控制端接驱动脉冲产生模块的正相输出端Q,开关 S55的控制端接驱动脉冲产生模块的反相输出端·。
6.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括开关S66和电阻R66,开关S66的一端接峰值采样保 持电路的输出端,开关S66的另一端与接电阻R66的一端后作为副边电流模拟模块电路的输 出端,电阻R66的另一端接地,开关S66的控制端直接接驱动脉冲产生模块的反相输出端孴。
7.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的副边电流模拟模块包括开关S66、电阻R66和反相器U33,开关S66的一端接 峰值采样保持电路的输出端,开关S66的另一端与接电阻R66的一端后作为副边电流模拟模 块电路的输出端,电阻R66的另一端接地,开关S66的控制信号由驱动脉冲产生模块的正相输 出端Q经反相器U33反相之后得到。
8.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的电压基准Vref采用直流电压源。
9.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置,其 特征在于所述的电压基准Vref包括除法器、电阻Ral、电阻Ra2、电阻Ra3、电阻Ra4和电容Cal, Ral 一端接反激式LED驱动器输入整流器B1的高电平输出端,另一端与电阻Ra3和电容Cal并 联支路的一端相连后接到除法器的除数端B,电阻Ra3和电容Cal并联的另一端接地,电阻Ra2 的一端、电阻Ra4的一端与除法器的被除数端A连接,电阻Ra2的另一端接反激式LED驱动器 输入整流器B1的高电平输出端,电阻Ra4的另一端接地。
10.根据权利要求1所述的恒导通时间的高功率因数LED驱动器原边恒流控制装置, 其特征在于所述的电压基准Vref包括除法器、三极管Qbl、电阻Rbl、电阻Rb2、电阻Rb3、电容 Cbl、第一镜像电流源和第二镜像电流源,电阻Rbl —端接反激式LED驱动器输入整流器B1的 高电平输出端,电阻Rbl另一端接三极管Qbl的集电极和基极,三极管Qbl的发射极接地;三 极管Qbl的集电极和基极分别接第一镜像电流源和第二镜像电流源的输入端,第一镜像电 流源的输出端与电阻Rb2的一端、电容Cbl的一端、除法器的除数端B连接,电阻Rb2的另一端 与电容Cbl的另一端接地;第二镜像电流源的输出端与电阻Rb3的一端、除法器的被除数端A 连接;电阻Rb3的另一端接地。
全文摘要
本发明公开了一种恒导通时间的高功率因数LED驱动器原边恒流控制装置。现有的恒流控制装置易出现光耦老化问题且电路较为复杂。本发明中的峰值采样保持模块的输出端接副边电流模拟模块的输入端,副边电流模拟模块的输出端接平均电流环的输入端,平均电流环的输出端接比较模块的一个输入端,比较模块的另一个输入端接锯齿波产生模块的输出端,比较模块的输出端接驱动脉冲产生模块的一个输入端,驱动脉冲产生模块的另一个输入端接电感电流过零检测模块的输出端,驱动脉冲产生模块的输出端接驱动模块。本发明可实现高功率因数和输出恒流控制。
文档编号H05B37/02GK101951716SQ201010298959
公开日2011年1月19日 申请日期2010年9月30日 优先权日2010年9月30日
发明者谢小高 申请人:杭州电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1