一种用于短波定位的数据流处理电路的制作方法

文档序号:9068910阅读:640来源:国知局
一种用于短波定位的数据流处理电路的制作方法
【技术领域】
[0001]本实用新型属于短波定位技术领域,具体涉及一种用于短波定位的数据流处理电路。
【背景技术】
[0002]无线电监测是为达到测定无线电台是否按照规定的程序和核定的项目工作,查找无线电干扰源和非法信号源,测量无线电频谱的占用情况,利用无线电监测设备和相关软件对无线电信号实施监听、参数测量和特征识别、目标定位、电磁环境测试等。其中,对无线电干扰和不明信号源的定位是无线电监测的核心功能之一。目前的短波领域,定位设备体积庞大,天线场占地广,并且多采用传统的模拟接收机,采用多级混频体制,容易造成本振泄露,存在IQ通道不平衡,信噪比下降,滤波器存在通带纹波和非线性的问题;并且系统连接复杂,操作维护困难;并且对于设备和天线的一致性要求比较高;传统的监测手段不能够满足当前的对于设备小型化、方便灵活和高精度的定位需求。并且传统的数据通道ADC数据采样速率较低,数据没有暂存机制,传输中断即丢失,无法保证数据的联系性和有效性。并且对于ADC采样的数字信号多采用数字滤波芯片和数字下变频器,无法实现的信号处理的灵活性。
【实用新型内容】
[0003]有鉴于此,本实用新型的主要目的在于提供一种用于短波定位的数据流处理电路。
[0004]为达到上述目的,本实用新型的技术方案是这样实现的:
[0005]本实用新型实施例提供一种用于短波定位的数据流处理电路,该电路包括依次连接的射频单元、ADC采样单元、FPGA单元、CPU单元,所述射频单元的输入端与短波天线的输出端连接。
[0006]上述方案中,所述射频单元包括带通滤波器、LNA低噪放大器、AGC自动增益放大器、ADC匹配电路;来自短波天线的射频信号接入到带通滤波器,经过带通滤波后的信号接入到LNA带噪声进行信号放大处理,所述AGC自动增益放大器对来自LNA低噪放大器的信号进行进一步的调整放大,然后输入给ADC匹配电路进行阻抗转换以及抗混叠滤波后输出给ADC采样单元。
[0007]上述方案中,ADC采样单元由芯片U16构成,所述U16的芯片型号为AD9642BCPZ,所述U16芯片的第29、30管脚接入来自射频单元的信号,第4、5、6、7、9、10、11、12、13、14、15、16、18、19管脚输出的数字差分信号输出给FPGA单元。
[0008]上述方案中,所述FPGA单元包括DDR缓存单元、FPGA数据处理单元、以太网调试接口,所述DDR缓存单元与FPGA数据处理单元连接,所述FPGA数据处理单元与以太网调试接口连接;所述以太网调试接口与CPU单元之间通过IFC接口连接。
[0009]上述方案中,所述CPU单元包括CPU处理器单元、PHY单元、SATA硬盘单元、IFC总线接口单元、DDR缓存单元、EPLD接口扩展单元;所述CPU处理器单元与FPGA单元的以太网调试接口连接,所述CPU处理器单元分别与PHY单元、SATA硬盘单元、IFC总线接口单元、DDR缓存单元、EPLD接口扩展单元连接。
[0010]与现有技术相比,本实用新型的有益效果:
[0011]本实用新型通过对信号的直接射频低通采样,可以简化射频前端模拟电路,降低成本;也可以将大部分信号的处理在数字域,降低模拟域影响,提高性能。高速多位宽ADC器件为系统的带内数据采集、动态范围、灵敏度提升提供了保证;FPGA提供了灵活的可编程的带内数字信号的处理硬件平台,通过相应的数字信号处理算法和硬件设计技术,可以方便的实现数字信号的滤波和下变频处理,从而得到所需要的基带数据;并且数据传输部分采用PCIE接口和FPGA进行数据交互,保证了数据的传输速率,采用CPU进行数据暂存和转发机制,保证数据的连续性和有效性。
【附图说明】
[0012]图1为本实用新型实施例提供的一种用于短波定位的数据流处理电路的连接示意图;
[0013]图2为本实用新型中的射频单元的连接示意图;
[0014]图3为本实用新型中射频单元的带通滤波器和LNA低噪放大器的电路图;
[0015]图4为本实用新型中射频单元的AGC自动增益放大器的电路图;
[0016]图5为本实用新型中射频单元的ADC匹配电路的电路图;
[0017]图6为本实用新型中的ADC采样单元的电路图;
[0018]图7为本实用新型中FPGA单元的连接示意图;
[0019]图8为本实用新型中FPGA单元的DDR缓存单元的电路图;
[0020]图9为本实用新型中FPGA单元的以太网调试接口的电路图;
[0021]图10为本实用新型中CPU单元的连接示意图;
[0022]图11为本实用新型中CPU单元的PHY单元的电路图;
[0023]图12为本实用新型中CPU单元的IFC总线接口单元的电路图;
[0024]图13为本实用新型中CPU单元的DDR缓存单元的电路图;
[0025]图14为本实用新型中CPU单元的EPLD接口扩展单元的电路图。
【具体实施方式】
[0026]下面结合附图和【具体实施方式】对本实用新型进行详细说明。
[0027]本实用新型实施例提供一种用于短波定位的数据流处理电路,如图1所示,该电路包括依次连接的射频单元1、ADC采样单元2、FPGA单元3、CPU单元4,所述射频单元I的输入端与短波天线的输出端连接。
[0028]如图2所示,所述射频单元I包括带通滤波器101、LNA低噪放大器102、AGC自动增益放大器103、ADC匹配电路104 ;来自短波天线的射频信号接入到带通滤波器101,经过带通滤波后的信号接入到LNA带噪声102进行信号放大处理,所述AGC自动增益放大器103对来自LNA低噪放大器102的信号进行进一步的调整放大,然后输入给ADC匹配电路104进行阻抗转换以及抗混叠滤波后输出给ADC采样单元2。
[0029]如图3?5所示,所述带通滤波器101由芯片U7组成,所述U7的型号是BPF-E15,所述U7的第18脚接入来自短波天线的射频信号,第9脚将滤波后的射频信号输出给LNA低噪放大器102 ;所述LNA低噪放大器102由芯片D2构成,其芯片型号是ADC8432,所述D2的第I管脚接入来自所述U7的信号,其第17和第22管脚输出经过放大的差分射频信号给VGA自动增益放大器103 ;所述VGA自动增益放大器103由芯片Dll构成,其芯片型号是八0837(^1?,所述011的第I和第16管脚接收来自LNA低噪放大器102的差分射频信号,并将经过增益放大的射频信号通过第8和第9管脚输出给ADC匹配电路104 ;所述ADC匹配电路104用于进行阻抗匹配和抗混叠滤波,通过管脚VGA1_0UT-和VGA1_0UT+接收来自VGA自动增益放大器103的信号,同时将信号RX1_ADCIN-和RX1_ADCIN+输出给ADC采用2。
[0030]如图6所示,所述ADC采样单元2用于对相应的射频模拟信号进行数字采样,转换为高速率的数字信号,传输到FPGA单元3 ;所述ADC采样单元2由芯片U16构成,所述U16的芯片型号为AD9642BCPZ,所述U16芯片的第29、30管脚接入来自射频单元I的信号,第
4、5、6、7、9、10、11、12、13、14、15、16、18、19管脚输出的数字差分信号输出给FPGA单元3。
[0031]所述的ADC采样单元2,相应的短波频率范围为2MHz30MHz,信号带宽为1KHz,根据奈奎斯特采样定理和带通采样定理,以及相应的动态范围要求,选取125MHz的采样速率;由于输入信号的动态范围为70dBm,根据公式SNR = 6.02*N+1.76(1),并考虑一定噪声系数和动态裕量,选择14位的ADC ;并且鉴于采样带宽接近于30MHz,根据奈奎斯特第一采样定律,为了提供数字部分的处理增益、降低量化噪声、减轻抗混叠滤波器的复杂度、加大有用信号频谱和其它可混叠信号之间的距离,对信号采用过采样,选择125MHz作为ADC的采样频率。
[0032]如图7所示,所述FPGA单元3包括DDR缓存单元301、FPGA数据处理单元302、以太网调试接口 303,所述DDR缓存单元301与FPGA数据处理单元302连接,所述FPGA数据处理单元302与以太网调试接口 303连接;所述以太网调试接口 303与CPU单元4之间通过IFC接口连接。
[0033]所述FPGA单元3通过接收来自ADC的数字信号进行特征提取,滤出相应频段的数据,并对其进行下变频处理,从而得到IQ基带数据,通过PCIE接口将数据传输给CPU单
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1