一种万兆网eeb服务器主板的制作方法

文档序号:10390345阅读:585来源:国知局
一种万兆网eeb服务器主板的制作方法
【技术领域】
[0001]本实用新型涉及一种万兆网EEB服务器主板,属于服务器设计领域。
【背景技术】
[0002]近年来,随着互联网的迅猛发展以及云计算、移动互联、大数据等新兴技术的兴起,服务器大批量进入各行业的信息化建设,为中国信息化的建设奠定了坚实的技术基础。目前我国的服务器市场主要由x86服务器所占领,随着我国信息化的进一步深入发展,信息安全问题日益引起重视。尤其是“棱镜门”事件的爆发,网络战争、信息化安全等问题引发国家高度关注。在金融、信息化、电力等核心领域的关键业务应用上的安全问题凸显,国家信息安全隐患的消除迫在眉睫,只有国产产品替代进口产品,实现完全自主可控才是信息化安全的根本。而金融、电力、通信等领域的信息安全属于国家命脉,自主核心应用的关键主机价值不言而喻。
[0003]本实用新型正是在这样的背景提出来的,旨在为服务器行业提供一套自主可控的软硬件系统解决方案。本实用新型所涉及的EEB服务器主板以申威411处理器代替市场上的Intel处理器,申威411处理器是一款由我国上海高性能集成电路设计中心自主研发的64位字长的高性能通用处理器。申威411处理器采用多核架构和片上系统(SOC = System OnChip)技术,单芯片集成了4个对称的64位通用处理器核心,还集成了2路64bit DDR3存储控制器、两路PC1-E2.0接口、一路维护接口和一路测试接口,通过高速片上网络互连,组成多核结构的高性能处理器,其最高工作频率为I.6GHz,峰值运算速度为51.2GFlops。主板采用Linux操作系统,其软硬件设计自主可控,可有效降低了信息安全问题。且主板接口资源丰富,可以满足不同行业的需求。
【实用新型内容】
[0004]本实用新型所涉及的一种万兆网EEB服务器主板的技术方案为:
[0005]1.一种基于万兆网EEB服务器主板主要包括以下5个模块:
[0006](I)处理器模块,主板的运算、控制和处理核心,优选使用申威411处理器;
[0007](2)PC1-E2.0Switch控制器模块,为主板提供扩展的PC1-E2.0通道;
[0008](3)PC1-E to PCI桥模块,为主板提供32bit、33/66MHz的PCI总线;
[0009](4)BMC模块,主板的基板管理控制器;
[0010](5)1/0控制器模块,为主板提供常用的I/O接口 ;
[0011]2.该主板采用的申威411处理器为我国完全自主研发的处理器,该处理器集成了 2路X 8的PC1-E2.0接口和2路64bit的DDR3存储控制器接口 ;
[0012]3.申威411处理器的其中I路X8的PC1-E2.0接口接PC1-E2.0Switch控制器模块,另夕卜I路X8的PC1-E2.0接口接出I个16X的PC1-E2.0扩展插槽;
[0013]4.申威411处理器的2路64bit的DDR3存储控制器接口接出了2个DMM存储器条插槽;
[0014]5.主板采用的PC1-E2.0Switch控制器芯片为64通道PC1-E2.0的PEX8664芯片,该芯片的I路X 8的PC1-E2.0接口与申威411处理器模块相连;
[0015]6.主板采用的PC1-E to PCI桥为PEX8112,为主板提供32bit、33/66MHz的PCI总线,并接出I个PCI扩展插槽;
[0016]7.主板采用Micro semi公司的FPGA芯片A3PE1500-FGG484实现主板的BMC功能。
[0017]8.主板的A3PE1500-FGG484芯片上自定义了4组智能风扇接口信号、I组32bit PCI总线接口信号,I组PS/2接口信号、I组维护接口信号、I组9针RS232接口信号、I组XBUS总线信号、2组SPI总线接口信号和上电复位、中断信号等;
[0018]9.主板的I/O控制器模块包括I个万兆以太网控制器、4个SATA控制器、I个USB控制器、I个显卡控制器;
[0019]10.主板采用的I个千兆以太网控制器为Celsius公司的T5控制器芯片,该芯片与PC1-E2.0 Switch控制器PEX8664的I路X8的PC1-E2.0接口相连,接出2个SFP+(1GigabitSmall Form Factor Pluggable)接口 ;
[0020]11.由T5控制器芯片接出I个10/100/1000以太网PHY芯片;
[0021]12.主板采用的10/100/1000以太网PHY芯片为BCM5482SA2KFBG,并由该芯片接出了 2个 10/100/1000Μ的RJ-45接口 ;
[0022]13.主板采用的4个SATA控制器芯片为88SE9230,该芯片与PC1-E Switch控制器PEX8664 的 4路 X 2 的 PC1-E2.0 接口 相连,接出 16 个 SATA3.0接口;
[0023]14.主板采用的I个USB控制器芯片为TUSB7340,该芯片与PC1-E Switch控制器PEX8664的I路X I的PC1-E2.0接口相连,接出2个后面板USB3.0接口和2个前面板USB2.0接P;
[0024]15.主板采用的I个显卡控制器芯片为SM750,该芯片与PC1-E Switch控制器PEX8664的I路X I的PC1-E2.0接口相连,接出I个VGA接口 ;
【附图说明】
[0025]图1为本实用新型中提出的万兆网EEB服务器主板原理框图
【具体实施方式】
[0026]以下结合附图和实施例对本实用新型的技术方案作进一步描述。
[0027]本实用新型提出的基于申威411处理器的EEB服务器主板原理框图如图1所示。该主板采用的申威411处理器为我国完全自主研发的处理器,该处理器集成了2路X8的PC1-E2.0接口和2路64bit的DDR3存储控制器接口。申威411处理器的其中I路X 8的PC1-E2.0接口接PC1-E2.0Switch控制器模块,另外I路X8的PC1-E2.0接口接出I个16X的PC1-E2.0扩展插槽,2路64b it的DDR3存储控制器接口接出了 2个DIMM存储器条插槽。
[0028]主板采用的PC1-E2.0Switch控制器芯片为64通道PC1-E2.0的PEX8664芯片,该芯片的I路X 8的PC1-E2.0接口与申威411处理器模块相连。
[0029]主板采用的PC1-E to PCI桥为PEX8112,为主板提供32bit、33/66MHz的PCI总线,并接出I个PCI扩展插槽。
[0030]主板采用Micro semi公司的FPGA芯片A3PE1500-FGG484实现主板的BMC功能。A3PE1500-FGG484芯片上自定义了4组智能风扇接口信号、I组32bit PCI总线接口信号,I组PS/2接口信号、I组维护接口信号、I组9针RS232接口信号、I组XBUS总线信号、2组SPI总线接口信号和上电复位、中断信号等。
[0031 ] 主板的I/0控制器模块包括I个万兆以太网控制器、4个SATA控制器、I个USB控制器、I个显卡控制器;千兆以太网控制器为Celsius公司的T5控制器芯片,该芯片与PC1-E2.0Switch控制器PEX8664的I路X8的PC1-E2.0接口相连,接出2个SFP+(1Gigabit SmalIForm Factor Pluggable)接口;由T5控制器芯片接出I个10/100/1000以太网PHY芯片BCM5482SA2KFBG,并由该芯片接出了2个 10/100/1000Μ的RJ-45接口。
[0032]主板采用的4个SATA控制器芯片为88SE9230,该芯片与PC1-E Switch控制器PEX8664的4路X 2的PC1-E2.0接口相连,接出16个SATA3.0接口;主板采用的I个USB控制器芯片为TUSB7340,该芯片与PC1-E Switch控制器PEX8664的I路X I的PC1-E2.0接口相连,接出2个后面板USB3.0接口和2个前面板USB2.0接口;主板采用的I个显卡控制器芯片为SM750,该芯片与PC1-E Switch控制器PEX8664的I路X I的PC1-E2.0接口相连,接出I个VGA接口。
【主权项】
1.一种万兆网EEB服务器主板,其特征在于,主要包括处理器模块(I),作为主板的运算、控制和处理核心;PC1-E2.0 Switch控制器模块(2),为主板提供扩展的PC1-E2.0通道,其芯片为64通道PC1-E2.0的PEX8664芯片;PC1-E to PCI桥模块(3),为主板提供32bit、33/66MHz的PCI总线;BMC模块(4),主板的基板管理控制器;I/O控制器模块(5),为主板提供常用的I/O接口 ;所述处理器模块(I)集成了2路X8的PC1-E2.0接口( 1_1)和2路64bit的DDR3存储控制器接口( 1-2),其中I路PC1-E2.0接口接PC1-E2.0 Switch控制器模块(2),另外I路PC1-E2.0接口接出I个16 X的PC1-E2.0扩展插槽,PC1-E2.0Switch控制器模块(2)通过PC1-E2.0接口与I/O控制器模块(5)相连接,所述BMC模块(4)通过自定义总线与所述处理器模块(I)相连接,通过PCI总线与PC1-E to PCI桥模块(3)相连接,PC1-E to PCI桥模块(3)通过PC1-E2.0接口与PC1-E2.0 Switch控制器模块(2)相连接。2.如权利要求1所述的服务器主板,其特征在于,所述处理器模块采用申威411处理器,该处理器模块的DDR3存储控制器接口接出了 2个DIMM存储器条插槽。3.如权利要求1或2所述的服务器主板,其特征在于,所述PC1-Eto PCI桥模块(3)为PEX8112,为主板提供32bit、33/66MHz的PCI总线,并接出I个PCI扩展插槽。4.如权利要求3所述的服务器主板,其特征在于,所述BMC模块(4)采用Microsemi公司的 FPGA 芯片 A3PE1500-FGG484。5.如权利要求4所述的服务器主板,其特征在于,A3PE1500-FGG484芯片上定义了4组智能风扇接口信号、I组32bit PCI总线接口信号,I组PS/2接口信号、I组维护接口信号、I组9针RS232接口信号、I组XBUS总线信号、2组SPI总线接口信号和上电复位、中断信号。6.如权利要求5所述的服务器主板,其特征在于,所述I/O控制器模块包括I个万兆以太网控制器、4个SATA控制器、I个USB控制器、I个显卡控制器。7.如权利要求6所述的服务器主板,其特征在于,所述的I个千兆以太网控制器为Celsius公司的T5控制器芯片,该芯片与PC1-E2.0 Switch控制器PEX8664的I路X8的PC1-E2.0接口相连,接出2个SFP+(10Gigabit Small Form Factor Pluggable)接口。8.如权利要求7所述的服务器主板,其特征在于,由所述的T5控制器芯片接出I个10/100/1000以太网PHY芯片。9.如权利要求8所述的服务器主板,其特征在于,所述的10/100/1000以太网PHY芯片为BCM5482SA2KFBG,并由该芯片接出了2个 10/100/1000Μ的RJ-45接 口。10.如权利要求6所述的服务器主板,其特征在于,所述4个SATA控制器芯片为88SE9230,该芯片与PC1-E Switch控制器ΡΕΧ8664的4路X2的PC1-E2.0接口相连,接出16个SATA3.0接口,所述以太网控制器(5-1)芯片为英特尔公司的1350,该芯片与PC1-E2.0Switch控制器PEX8632的I路X4的PC1-E2.0接口相连,接出4个10/100/1000M以太网接口,所述SATA控制器(5-2)芯片为88SE9230,该芯片与PC1-E2.0 Switch控制器PEX8632的2路X2的PC1-E2.0接口相连,接出8个SATA3.0接口,所述USB控制器(5-3)芯片为TUSB7340,该芯片与PC1-E2.0 Switch控制器PEX8632的I路X I的PC1-E2.0接口相连,接出2个后面板USB3.0接口和2个前面板USB2.0接口,所述显卡控制器(5_4)芯片为SM750,该芯片与PC1-E2.0 Switch控制器PEX8632的l路X I的PC1-E2.0接口相连,接出I个VGA接口。
【专利摘要】本实用新型涉及一种万兆网EEB服务器主板,属于服务器主板设计领域。该服务器主板包括申威411处理器模块、PCI-E2.0?Switch控制器模块、PCI-E?to?PCI桥模块、BMC模块、I/O控制器模块等。该服务器主板采用我国完全自主研发的申威411处理器,其硬件和软件设计完全自主可控,为我国国防、电力、金融和通信等核心领域和国家命脉行业信息安全隐患的消除提供有力保障。
【IPC分类】G06F1/16
【公开号】CN205302107
【申请号】
【发明人】张恒
【申请人】上海君众信息科技有限公司
【公开日】2016年6月8日
【申请日】2016年1月15日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1