一种GaN功率管数字栅极偏置电路的制作方法

文档序号:10392825阅读:250来源:国知局
一种GaN功率管数字栅极偏置电路的制作方法
【技术领域】
[0001] 本实用新型设及移动通信领域,更具体说,它设及一种GaN功率管数字栅极偏置电 路。
【背景技术】
[0002] 在无线通信系统中,射频功率放大器是整个无线信号传输的关键器件,它的作用 是将直流电源提供的功率转化为射频功率传输出去。功放模块的效率和带宽是衡量功率放 大器性能的最重要的参数之一。当前随着通信技术的发展,用于移动通信信号带宽越来越 宽,运就要求功率管的频段不断向高频发展。
[0003] GaN肥MT器件因为其截止频率高,效率高,带宽宽越来越受到人们的重视。但是和 LDM0S不同,GaN HEMT需要负栅压偏置,如果在未上栅压或者栅压为0而漏压正常的情况下, 哪怕1ms的时间也足够让GaN功率管烧毁。随着数字技术的发展,功率管通过数字方式实现 栅压控制已经成为主流。
[0004] 本实用新型的内容是使用数字方式设置栅压并能通过数字方式控制功放打开和 关断,同时通过硬件电路实现GaN功率管的上电时序,保证只有在栅压已经提供的情况下, 漏压延时至少2ms才能加到GaN功率管漏极,从而保护功率管。 【实用新型内容】
[0005] 本实用新型的目的是克服现有技术中的不足,而提供一种GaN功率管数字栅极偏 置电路。
[0006] 本实用新型的目的是通过W下技术方案实现的。运种GaN功率管数字栅极偏置电 路,包括:电源忍片U1,DAC忍片U2,Ξ个场效应晶体管U3、U4、U7,漏极M0S管呪,运算放大器 册,单刀双掷开关118^及电阻1?1、1?2、1?3、1?4、1?5、1?6、1?7、1?8、1?9、1?10、1?11、1?12;其中,电源忍片 1]1、040忍片肥、运算放大器1]6、场效应晶体管1]7、单刀双掷开关1]8和电阻1?6、1?7、1?8、1?9、1?10、 R11、R12构成栅极供电电路,其中DAC忍片U2、场效应晶体管U7、单刀双掷开关U8和电阻R7、 R8、R9、R10构成栅极开关电路;电源忍片U1、场效应晶体管U3、场效应晶体管U4、漏极M0S管 呪和电阻R1、R2、R3、R4、R5构成漏极延时电路。
[0007] 漏极偏置电路中,胃通过电阻R1与场效应晶体管U3栅极相连,场效应晶体管U3 源极接地,场效应晶体管U3漏极通过上拉电阻R2连接巧V,同时场效应晶体管U3漏极通过电 阻R3与场效应晶体管U4栅极相连,场效应晶体管U4源级接地,场效应晶体管U4通过电阻R4、 R5连接到48V,漏极M0S管呪源级接48V,漏极M0S管呪漏极输出接VDD,漏极M0S管呪栅极连接 电阻R4、贴共用端;栅极供电电路中,电源忍片U1输入接巧V,输出为-4V,电源忍片U1同时提 供功能脚胃:电阻R6-端与电源忍片U1输出-4V相连,另外一端接运算放大器U6同相输入 端,同时栅极开关电路的输出端也接到运算放大器U6同相输入端构成加法器,运算放大器 U6反相输入端与电阻R1UR12相连提供放大电路,电源忍片U1输出端给功率管提供负压栅 极偏置Vgs;栅极开关电路中,DAC忍片U2接收到数字信号输出模拟信号Vgs_DA给电阻R7,电 阻R7另外一端接单刀双掷开关U8的A端口,输出D端口接电阻RlO,电阻RIO另外一端接运算 放大器U6的同相输入端,单刀双掷开关U8另外一个输入端B端口接电源忍片U1输出的-4V, 丽端口接U1的输出端燃較功放开关信号Vgs_on接电阻R9,R9另外一端接场效应晶体管U7 栅极,场效应晶体管U7源级接地,漏极通过上拉电阻R8与巧V相连;场效应晶体管U7漏极接 单刀双掷开关U8忍片的IN端用于控制单刀双掷开关U8开关。
[000引本实用新型的有益效果是:可实现给GaN功率管栅极提供负压偏置,并保证栅压先 上电2毫秒后漏压才能接通,保护GaN功率管不会因为栅压过高而烧毁,同时能够实现功率 管的开关。
【附图说明】
[0009] 图1是本实用新型的GaN功率管数字栅极偏置电路。
【具体实施方式】
[0010] 下面结合附图和实施例对本实用新型做进一步描述。
[0011] 本实用新型所述的运种GaN功率管数字栅极偏置电路,包括包括:电源忍片U1,DAC 忍片U2,Ξ个场效应晶体管U3、U4、U7,漏极M0S管呪,运算放大器U6,单刀双掷开关U8 W及电 阻尺1、32、1?3、1?4、1?5、1?6、1?7、1?8、1?9、1?10、1?11、1?12。其中,电源忍片1]1、04(:忍片肥、运算放大器 U6、场效应晶体管U7、单刀双掷开关U8和电阻36、1?7、1?8、1?9、1?10、1?11、1?12构成栅极供电电 路,其中DAC忍片U2、场效应晶体管U7、单刀双掷开关U8和电阻37、1?8、1?9、1?10构成栅极开关 电路;电源忍片U1、场效应晶体管U3、场效应晶体管U4、漏极M0S管呪和电阻R1、R2、R3、R4、R5 构成漏极延时电路。
[0012] 其中,漏极偏置电路中,胃通过电阻R1与场效应晶体管U3栅极相连,场效应晶体 管U3源极接地,场效应晶体管U3漏极通过上拉电阻R2连接巧V,同时场效应晶体管U3漏极通 过电阻R3与场效应晶体管U4栅极相连,场效应晶体管U4源级接地,场效应晶体管U4通过电 阻R4、R5连接到48V,漏极M0S管肌源级接48V,漏极M0S管呪漏极输出接VDD,漏极M0S管呪栅 极连接电阻R4、R5共用端;栅极供电电路中,电源忍片U1输入接巧V,输出为-4V,电源忍片U1 同时提供功能脚齋廣电阻R6-端与电源忍片U1输出-4V相连,另外一端接运算放大器U6同 相输入端,同时栅极开关电路的输出端也接到运算放大器U6同相输入端构成加法器,运算 放大器U6反相输入端与电阻R11、R12相连提供放大电路,电源忍片U1输出端给功率管提供 负压栅极偏置Vgs;栅极开关电路中,DAC忍片U2接收到数字信号输出模拟信号Vgs_DA给电 阻R7,电阻R7另外一端接单刀双掷开关U8的A端口,输出D端口接电阻R10,电阻R10另外一端 接运算放大器U6的同相输入端,单刀双掷开关U8另外一个输入端B端口接电源忍片U1输出 的-4V,11端口接U1的输出端醜;功放开关信号Vgs_on接电阻R9,R9另外一端接场效应晶 体管U7栅极,场效应晶体管U7源级接地,漏极通过上拉电阻R8与巧V相连。场效应晶体管U7 漏极接单刀双掷开关U8忍片的IN端用于控制单刀双掷开关U8开关。
[OOU] (1)48V上电瞬间,漏极M0S管呪截止,VDD = 0;电源忍片U1未启动,Vgs = 0,功率管 处于未上电状态。
[0014] (2)+5V上电后,此时电源忍片U1输入巧V,输出-4V从0开始逐渐降低到-4V。在-4V 输出电压从ον下降到-3.8V时,胃输出高电平5V。在输出-3.8V时,齋1:=飘',电源忍片U1导 通,VGS已经产生负的电压。但是此时DAC忍片U2导通,场效应晶体管U4截止,漏极M0S管肌截 止。V孤=0,此时栅压已经开始正常供负电压,此时ill为5V栅极开关电路全部关断。
[001引(3)当电源忍片U1输出电压小于-3.8V并逐步向-4V靠犹的时候,挟滚输出低电平, 此时栅极负电压正常提供,场效应晶体管U3截止,场效应晶体管U4和漏极M0S管呪导通,VDD = 48V。无论栅极开关电路工作与否,此时栅极电压已经为负压。
[0016] (4)栅极开关电路。DAC忍片U2接收到数字信号输入,产生模拟输出信号Vgs_DA,此 时单刀双掷开关U8电源已经供电正常,?输入低电平。开关导向收到IN脚控制。当Vgs_on 输入低电平,也就是说需要关断功率管时,场效应晶体管U7关断,IN端输入高电平,此时单 刀双掷开关U8开关打向B,运样运算放大器U6同相输入端为-4V,Vgs<-4V,功率管截止。当 Vgs_on输入高电平,也就是说需要打开功率管时,场效应晶体管U7导通,IN端输入低电平, 此时单刀双掷开关U8开关打向A,此时Vgs_DA和-4V通过电阻36、1?10、1?11、1?12和运算放大器 U6构成同相加法放大电路,进而通过控制Vgs_DA来控制功率管的栅压使之导通。
[0017] 最后说明的是,W上优选实施例仅用W说明本实用新型的技术方案而非限制,尽 管通过上述优选实施例已经对本实用新型进行了详细的描述,但本领域技术人员应当理 解,可W在形式上和细节上对其作出各种各样的改变,而不偏离本实用新型权利要求书所 限定的范围。
【主权项】
1. 一种GaN功率管数字栅极偏置电路,其特征在于:包括:电源忍片Ul,DAC忍片U2,S个 场效应晶体管113、1]4、1]7,漏极105管呪,运算放大器1]6,单刀双掷开关1]8^及电阻1?1、1?2、尺3、 尺4、1?5、1?6、1?7、1?8、1?9、1?10、1?11、1?12;其中,电源忍片1]1、04(:忍片肥、运算放大器1]6、场效应晶 体管U7、单刀双掷开关U8和电阻36、1?7、1?8、1?9、1?10、1?11、1?12构成栅极供电电路,其中04(:忍 片U2、场效应晶体管U7、单刀双掷开关U8和电阻37、1?8、1?9、1?10构成栅极开关电路;电源忍片 Ul、场效应晶体管U3、场效应晶体管U4、漏极MOS管U5和电阻Rl、R2、R3、R4、R5构成漏极延时 电路。2. 根据权利要求1所述的GaN功率管数字栅极偏置电路,其特征在于:漏极偏置电路中, ME通过电阻Rl与场效应晶体管U3栅极相连,场效应晶体管U3源极接地,场效应晶体管U3 漏极通过上拉电阻R2连接巧V,同时场效应晶体管U3漏极通过电阻R3与场效应晶体管U4栅 极相连,场效应晶体管U4源级接地,场效应晶体管U4通过电阻R4、R5连接到48V,漏极MOS管 肌源级接48V,漏极MOS管肌漏极输出接VDD,漏极MOS管呪栅极连接电阻R4、R5共用端;栅极 供电电路中,电源忍片Ul输入接巧V,输出为-4V,电源忍片Ul同时提供功能脚胃;电阻R6- 端与电源忍片Ul输出-4V相连,另外一端接运算放大器U6同相输入端,同时栅极开关电路的 输出端也接到运算放大器U6同相输入端构成加法器,运算放大器U6反相输入端与电阻R11、 R12相连提供放大电路,电源忍片Ul输出端给功率管提供负压栅极偏置Vgs;栅极开关电路 中,DAC忍片U2接收到数字信号输出模拟信号Vgs_DA给电阻R7,电阻R7另外一端接单刀双掷 开关U8的A端口,输出D端口接电阻R10,电阻RlO另外一端接运算放大器U6的同相输入端,单 刀双掷开关U8另外一个输入端B端口接电源忍片Ul输出的-4V,11端口接Ul的输出端Pii; 功放开关信号Vgs_on接电阻R9,R9另外一端接场效应晶体管U7栅极,场效应晶体管U7源级 接地,漏极通过上拉电阻R8与巧V相连;场效应晶体管U7漏极接单刀双掷开关U8忍片的IN端 用于控制单刀双掷开关U8开关。
【专利摘要】本实用新型公开了一种GaN功率管数字栅极偏置电路,包括电源芯片U1,DAC芯片U2,三个场效应晶体管U3、U4、U7,漏极MOS管U5,运算放大器U6,单刀双掷开关U8以及电阻R1、R2、R3、R4、R5、R6、R7、R8、R9、R10、R11、R12;电源芯片U1、场效应晶体管U3、场效应晶体管U4、漏极MOS管U5和电阻R1、R2、R3、R4、R5构成漏极延时电路。本实用新型的有益效果是:可实现给GaN功率管栅极提供负压偏置,并保证栅压先上电2毫秒后漏压才能接通,保护GaN功率管不会因为栅压过高而烧毁,同时能够实现功率管的开关。
【IPC分类】H03F1/52, H03F3/189, H03F3/20
【公开号】CN205304744
【申请号】
【发明人】韩持宗, 吴志坚
【申请人】三维通信股份有限公司
【公开日】2016年6月8日
【申请日】2015年12月30日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1