一种ds/th混合扩频电路的制作方法

文档序号:10392875阅读:353来源:国知局
一种ds/th混合扩频电路的制作方法
【技术领域】
[0001 ]本实用新型涉及扩频电路技术领域,尤其涉及一种DS/TH混合扩频电路。
【背景技术】
[0002]扩频通信,即扩展频谱通信,它与光纤通信、卫星通信一同被誉为进入信息时代的三大高技术通信传输方式,扩频通信是将待传送的信息数据被伪随机编码调制,实现频谱扩展后再传输,接收端则采用相同的编码进行解调及相关处理,恢复原始信息数据。
[0003]单一的扩频技术有其自身的优点,但缺陷也显而易见,比如直接序列扩频DS电路,具有隐蔽性好、抗截获能力强、保密性好、抗干扰能力强和适应能力强的优点,但其不足在于接收机易受远近效应影响、增益和多址能力受限等方面,而跳时扩频TH电路能够有效减少网内干扰,改善电路的远近效应,并且具有较强的多址能力,对于扩频通信电路的研究通常是采用微处理器与数字逻辑单元相结合的方法,但是由于处理速度慢,且逻辑资源有限,不利于电路的仿真,限制了通信电路的开发。
【实用新型内容】
[0004]本实用新型的目的是为了解决现有技术中存在的缺点,而提出的一种DS/TH混合扩频电路。
[0005]为了实现上述目的,本实用新型采用了如下技术方案:
[0006]—种DS/TH混合扩频电路,包括有扩频发送子电路和接收解扩子电路,所述扩频发送子电路的输出端与接收解扩子电路的输入端连接,所述扩频发送子电路包括有第一存储器、第一扩频码发生器、第一接线端子、第一控制逻辑模块、第一触发器和第一射频开关,所述第一存储器与第一接线端子连接,所述第一接线端子分别与第一射频开关和第一扩频码发生器连接,所述第一扩频码发生器与第一控制逻辑模块的输入端连接,所述第一控制逻辑模块的输出端与第一触发器的输入端连接,所述第一触发器的输出端与第一射频开关连接;所述接收解扩子电路包括有第二射频开关、第二触发器、第二控制逻辑模块、第二扩频码发生器、第二接线端子、第二存储器、解调器和滤波器,所述第二射频开关分别与第二接线端子和第二触发器的输出端连接,所述第二触发器的输入端与第二控制逻辑模块的输出端连接,所述第二控制逻辑模块的输入端与第二扩频码发生器连接,所述第二扩频码发生器分别与第二接线端子和第二存储器连接,所述第二存储器与解调器的输出端连接,所述解调器的输入端与滤波器的输出端连接,所述滤波器的输入端与第二接线端子连接。
[0007]优选的,所述第一射频开关与第二射频开关连接。
[0008]优选的,所述扩频发送子电路包括有输入端口和第一载波输入接口,所述输入端口与第一存储器连接,且第一载波输入接口与第一接线端子连接。
[0009]优选的,所述接收解扩子电路包括有输出端口和第二载波输入接口,所述输出端口与第二存储器连接,且第二载波输入接口与第二接线端子连接。
[0010]本实用新型中,该DS/TH混合扩频电路具有内部逻辑资源丰富、软核的处理能力强、仿真能力强、可重复编程、现场可修改设计、相应的软件功能完善,有丰富的IP核资源的优点,DS/TH混合扩频电路完成了直扩/跳时混合扩频的电路功能,实现了数据信息的扩频发送和接收解扩。
【附图说明】
[0011]图1为本实用新型提出的一种DS/TH混合扩频电路的扩频发送子电路的结构示意图;
[0012]图2为本实用新型提出的一种DS/TH混合扩频电路的接收解扩子电路的结构示意图。
【具体实施方式】
[0013]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。
[0014]参照图1-2,一种DS/TH混合扩频电路,包括有扩频发送子电路和接收解扩子电路,扩频发送子电路的输出端与接收解扩子电路的输入端连接,扩频发送子电路包括有第一存储器、第一扩频码发生器、第一接线端子、第一控制逻辑模块、第一触发器和第一射频开关,第一存储器与第一接线端子连接,第一接线端子分别与第一射频开关和第一扩频码发生器连接,第一扩频码发生器与第一控制逻辑模块的输入端连接,第一控制逻辑模块的输出端与第一触发器的输入端连接,第一触发器的输出端与第一射频开关连接;接收解扩子电路包括有第二射频开关、第二触发器、第二控制逻辑模块、第二扩频码发生器、第二接线端子、第二存储器、解调器和滤波器,第二射频开关分别与第二接线端子和第二触发器的输出端连接,第二触发器的输入端与第二控制逻辑模块的输出端连接,第二控制逻辑模块的输入端与第二扩频码发生器连接,第二扩频码发生器分别与第二接线端子和第二存储器连接,第二存储器与解调器的输出端连接,解调器的输入端与滤波器的输出端连接,滤波器的输入端与第二接线端子连接,该DS/TH混合扩频电路具有内部逻辑资源丰富、软核的处理能力强、仿真能力强、可重复编程、现场可修改设计、相应的软件功能完善,有丰富的IP核资源的优点,DS/TH混合扩频电路完成了直扩/跳时混合扩频的电路功能,实现了数据信息的扩频发送和接收解扩。
[0015]第一射频开关与第二射频开关连接,扩频发送子电路包括有输入端口和第一载波输入接口,输入端口与第一存储器连接,且第一载波输入接口与第一接线端子连接,接收解扩子电路包括有输出端口和第二载波输入接口,输出端口与第二存储器连接,且第二载波输入接口与第二接线端子连接,该DS/TH混合扩频电路具有内部逻辑资源丰富、软核的处理能力强、仿真能力强、可重复编程、现场可修改设计、相应的软件功能完善,有丰富的IP核资源的优点,DS/TH混合扩频电路完成了直扩/跳时混合扩频的电路功能,实现了数据信息的扩频发送和接收解扩。
[0016]工作原理:在扩频发送子电路中,将要发送的数据信息由输入端口输入,可在扩频输出端得到直扩调制数据信息和DS/TH混合扩频调制数据信息,在扩频发送子电路中,输出端口为跳时扩频模块中存储器状态周期变化信号,通过信号可以观测扩频调制子电路内部存储状态变化情况,DS/TH混合扩频电路的输出端口为接收解扩端跳时解扩输出,DS/TH混合扩频电路的输出端口为电路解扩输出,在电路输入端口输入要发送的数据信息,通过DS/TH混合扩频电路后,在输出端口得到电路解扩输出数据信息。
[0017]以上所述,仅为本实用新型较佳的【具体实施方式】,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,根据本实用新型的技术方案及其实用新型构思加以等同替换或改变,都应涵盖在本实用新型的保护范围之内。
【主权项】
1.一种DS/TH混合扩频电路,包括有扩频发送子电路和接收解扩子电路,所述扩频发送子电路的输出端与接收解扩子电路的输入端连接,其特征在于,所述扩频发送子电路包括有第一存储器、第一扩频码发生器、第一接线端子、第一控制逻辑模块、第一触发器和第一射频开关,所述第一存储器与第一接线端子连接,所述第一接线端子分别与第一射频开关和第一扩频码发生器连接,所述第一扩频码发生器与第一控制逻辑模块的输入端连接,所述第一控制逻辑模块的输出端与第一触发器的输入端连接,所述第一触发器的输出端与第一射频开关连接;所述接收解扩子电路包括有第二射频开关、第二触发器、第二控制逻辑模块、第二扩频码发生器、第二接线端子、第二存储器、解调器和滤波器,所述第二射频开关分别与第二接线端子和第二触发器的输出端连接,所述第二触发器的输入端与第二控制逻辑模块的输出端连接,所述第二控制逻辑模块的输入端与第二扩频码发生器连接,所述第二扩频码发生器分别与第二接线端子和第二存储器连接,所述第二存储器与解调器的输出端连接,所述解调器的输入端与滤波器的输出端连接,所述滤波器的输入端与第二接线端子连接。2.根据权利要求1所述的一种DS/TH混合扩频电路,其特征在于,所述第一射频开关与第二射频开关连接。3.根据权利要求1所述的一种DS/TH混合扩频电路,其特征在于,所述扩频发送子电路包括有输入端口和第一载波输入接口,所述输入端口与第一存储器连接,且第一载波输入接口与第一接线端子连接。4.根据权利要求1所述的一种DS/TH混合扩频电路,其特征在于,所述接收解扩子电路包括有输出端口和第二载波输入接口,所述输出端口与第二存储器连接,且第二载波输入接口与第二接线端子连接。
【专利摘要】本实用新型公开了一种DS/TH混合扩频电路,包括有扩频发送子电路和接收解扩子电路,所述扩频发送子电路的输出端与接收解扩子电路的输入端连接,所述扩频发送子电路包括有第一存储器、第一扩频码发生器、第一接线端子、第一控制逻辑模块、第一触发器和第一射频开关,所述第一存储器与第一接线端子连接,所述第一接线端子分别与第一射频开关和第一扩频码发生器连接,所述第一扩频码发生器与第一控制逻辑模块的输入端连接,所述第一控制逻辑模块的输出端与第一触发器的输入端连接,所述第一触发器的输出端与第一射频开关连接。本实用新型完成了直扩/跳时混合扩频的电路功能,实现了数据信息的扩频发送和接收解扩。
【IPC分类】H04B1/707, H04B1/713
【公开号】CN205304795
【申请号】
【发明人】丁洪伟, 刘龙军, 王梦瑶, 杨志军, 柳虔林, 赵一帆
【申请人】云南大学
【公开日】2016年6月8日
【申请日】2016年1月5日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1