技术编号:9378078
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。在集成电路中,减小芯片面积一直是业界追求的目标。对于先进技术,尤其对于32nm及以下工艺节点制程而言,降低芯片的设计面积是节省成本的关键因素。在集成电路设计中,如果两个晶体管的源极或漏极没有连接在一起,则这两个晶体管在空间上应当被分开设置(即,二者之间需保留一定的距离),如图1所示。在图1所示的集成电路的版图中,包括第一晶体管I与第二晶体管2,第一晶体管I包括鳍型结构1001、栅极1002、有源区1003、边缘栅极(edge gate) 10021,第二晶...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考,增加技术思路,做技术知识储备,不适合论文引用。