技术编号:9399544
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。图1显示了现有技术的3T像素单元的电路图。如图所示,整个像素单元包括3个NMOS晶体管,分别为传输晶体管M1、复位晶体管M2和源跟随器M3,其中传输晶体管Ml的漏极、复位管M2的源极和源跟随器M3的栅极共同连接于悬浮节点FD,复位管M2的漏极连接复位电压Vreset,源跟随器M3的漏极接电源电压VDD,源跟随器M3的源极作为像素单元的输出端。控制信号VTX、Vrx分别控制传输晶体管M1、复位管M2的打开和关闭。3T像素单元结构的工作原理如下首先将控制信号V...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考,增加技术思路,做技术知识储备,不适合论文引用。