一种基于fpga的心电监护仪显示装置的制作方法

文档序号:889105阅读:295来源:国知局
专利名称:一种基于fpga的心电监护仪显示装置的制作方法
技术领域
本实用新型涉及一种心电监护仪显示装置,尤其涉及一种基于FPGA的心电监护仪显示装置。
背景技术
心血管病是一种较为普遍的疾病,随着生活节奏的加快,生活水平和健康意识的提高,心电图的检查也成为医院的常规检查项目。心电监护仪应用于临床已有近100年的历史,早在1903年,Einthoven采用弦线式电流计记录出人体的心脏电流图,形成了心电图的雏形,从而开创了心电图学的历史。随后心电图的描记技术经过不断发展与改进,为在临床上推广应用心电图作为心脏病诊断的一种重要手段提供了方便。在我国已普及到最基层的医疗单位。中国专利授权公告号CN 201436980 U,授权公告日为2010年4月14日的实用新型专利公开了带波形显示的单道心电图机,包括微处理器、心电采集模块、显示模块、数据传输模块等,心电采集模块、显示模块分别与微处理器的不同接口对应连接,所述的显示模块采用LCD液晶显示屏和相应的驱动模块。该实用新型能够实现波形的实时显示功能,并能把实时数据传输回计算机进行处理。但传统的心电监护仪显示装置大多使用工控机作为控制平台,显示效果较差,并且工控机的价格很高,也使得整个设备的成本大为提高。
发明内容本实用新型的目的是克服现有心电监护仪显示装置显示效果差、成本高的缺点和不足,提供一种显示效果好、成本低的心电监护仪显示装置。为实现以上目的,本实用新型的技术解决方案是一种基于FPGA的心电监护仪显示装置,包括显示器、显示控制单元和微处理器,所述显示控制单元分别与微处理器、显示器的对应接口相连接,所述显示控制单元包括FPGA显示模块和显示存储器,所述FPGA显示模块分别与显示器、微处理器、显示存储器的对应接口相连接。所述FPGA显示模块包括显示接口、波形存储器和串并互转模块。与现有技术相比,本实用新型的有益效果为1、本实用新型用FPGA和显示存储器取代工控机,作为控制元件,使得现有装置的显示效果更好,成本也更低。2、本实用新型将FPGA作为控制平台,可根据需要,接入外围电路、编写应用程序, 使用起来更方便。

图1是本实用新型的整体方框图。图2是本实用新型的工作流程方框图。图3是FPGA显示模块的显示接口的电路原理图。
3[0013]图4是FPGA显示模块中的波形存储模块的电路原理图。图5是FPGA显示模块中的串并互转模块的电路原理图。图中显示器1,显示控制单元2,微处理器3,FPGA显示模块4,显示存储器5。
具体实施方式
以下结合附图说明和具体实施方式
对本实用新型作进一步详细的说明。参见图1 图5,一种基于FPGA的心电监护仪显示装置,包括显示器1、显示控制单元2和微处理器3,所述显示控制单元2分别与微处理器3、显示器1的对应接口相连接, 所述显示控制单元2包括FPGA显示模块4和显示存储器5,所述FPGA显示模块4分别与显示器1、微处理器3、显示存储器5的对应接口相连接。实施例1 所述FPGA显示模块4包括显示接口、波形存储器和串并互转模块。参见图3,元件instl2、instl3、instl4是双与门,可以实现对外部十六位存储器高八位、低八位的单独读写操作控制。元件inst2、inst3是地址锁存器(74373b),用于对微处理器3的地址进行锁存。元件inst9是VGA显示模块,它可以完成如下工作按标准显示格式产生VGA时序;对显示存储器5和波形存储器进行实时访问;输出RGB信号给显示器;与外部微处理器 3进行实时通讯。其中,cpu_addr、cpu_wr、cpu_rd、cpu_d、cpu_cs与微处理器3的对应接口相连接;ram_addr、ram_wr、ram_rd、ram_dat、ram_ce与显示存储器5的对应接口相连接;dis_clk , dis_en , dis_hs、dis_vs、dis_r> dis_g、dis_b 与显示器 1 的对应接口相连接;wave_dat> wave_ram_rd_addr> wave_ram_wr与波形存储模块的对应接口相连接。参见图4,FPGA接收到波形数据后,首先将数据存入波形存储器,然后等待显示模块读取波形数据送到屏幕进行显示。参见图5,由于微处理器3的串口数量有限,这时可以由FPGA把串行数据转换成微处理器3容易处理的并行数据,而且很容易实现多串口接收数据。元件inst27是串并互转控制器,可以将接收到的串行数据转换为并行,也可以将微处理器3发来的并行数据转换成串行数据发出去。元件inst76是先入先出控制器芯片(SI0_FIF0),其作用是将接收到的数据暂存于缓存中,当数据长度到一定的时候,向微处理器3发送中断信号,微处理器3响应中断后, 便可按先入先出的规则读出数据,元件inst69是先入先出控制器inst76的缓存。参见图2,波形数据从显示存储器5的串口进入FPGA显示模块4中的串并互转模块,经过串并互转模块转换后的并行数据进入微处理器3,微处理器3将波形数据解码后送入FPGA显示模块4中的波形存储模块,当需要在屏幕上显示时,FPGA显示模块4中的显示接口会把波形存储模块的波形数据进行处理并送到显示器1,最终实现波形数据在显示器 1上的显示。
权利要求1.一种基于FPGA的心电监护仪显示装置,包括显示器(1)、显示控制单元(2 )和微处理器(3),所述显示控制单元(2)分别与微处理器(3)、显示器(1)的对应接口相连接,其特征在于所述显示控制单元(2)包括FPGA显示模块(4)和显示存储器(5),所述FPGA显示模块(4)分别与显示器(1)、微处理器(3)、显示存储器(5)的对应接口相连接。
2.根据权利要求1所述的一种基于FPGA的心电监护仪显示装置,其特征在于所述 FPGA显示模块(4 )包括显示接口、波形存储器和串并互转模块。
专利摘要一种基于FPGA的心电监护仪显示装置,包括显示器(1)、显示控制单元(2)和微处理器(3),所述显示控制单元(2)分别与微处理器(3)、显示器(1)的对应接口相连接,其特征在于所述显示控制单元(2)包括FPGA显示模块(4)和显示存储器(5),所述FPGA显示模块(4)分别与显示器(1)、微处理器(3)、显示存储器(5)的对应接口相连接。该实用新型用FPGA显示模块和显示存储器取代工控机作为显示控制单元,使得现有装置的显示效果更好、成本也更低。
文档编号A61B5/044GK202161315SQ20112027848
公开日2012年3月14日 申请日期2011年8月3日 优先权日2011年8月3日
发明者梁俞明, 植柱, 秦平, 郭昕 申请人:武汉思创电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1