液晶显示设备及驱动lcd板的方法

文档序号:2643528阅读:175来源:国知局
专利名称:液晶显示设备及驱动lcd板的方法
技术领域
本发明涉及一种液晶显示设备以及一种驱动液晶显示板的方法。
背景技术
液晶显示板包括象素矩阵阵列,其中,每一个象素由开关晶体管和液晶单元形成。所有的开关晶体管与连续选择的列线和行线的交叉点相连。当选择了一个行线时,由写入电压分别驱动列线。随着平板显示器领域的技术的进步,当前的趋势是向大规模、高清晰度的显示板发展。随着屏幕尺寸的增大,写入电压必须穿过长度增加的列线。由于在固定的写入周期内将写入电压提供给所选择行线的液晶单元,因此这些液晶单元受到不希望的衰减和失真,如图1所示,这引起在屏幕的顶部和底部之间产生不同的灰度阴影。
为了解决上述问题,日本专利待审公开2002-182616公开了一种技术,由此产生可变的补充电压,并与写入电压相结合。结合后的电压随着所选择的行线到提供了该结合电压的端点之间的距离而递增变化。
但是,由于模拟电路,在提供精密电路调节方面出现了困难。因此,存在提供能够在液晶显示设备容易并精确地执行电路调节的解决方案。

发明内容
因此,本发明的目的是提供一种液晶显示设备以及一种驱动液晶显示板的方法,其中通过根据写入电压沿着列线的不同行进距离来控制写入周期。由于通过数字电路能够容易地控制脉冲持续时间,因此本发明解决了穿过液晶显示器屏幕的不同灰度阴影问题。
根据本发明的第一方面,提供了一种液晶显不设备,包括液晶显示板,所述液晶显示板包括晶体管的矩阵阵列和分别与所述晶体管相连的液晶单元的矩阵阵列,所述晶体管分别与用于激活液晶单元的多个列线和多个行线的交叉点相连;以及驱动电路,用于在列线的端点连续产生视频帧线信号的多个写入电压,连续选择每一个行线,并在与从所选择的行线到所述端点的几何距离相对应的可变写入周期内,将来自所述列线端点的写入电压提供给所选择行线的液晶单元。所述写入周期可以从标称值开始递增变化或从小于标称的值递增变化到标称值、或者将这两者相结合。
根据第二方面,本发明提供了一种驱动液晶显示器的方法,其中液晶显示板包括晶体管的矩阵阵列和分别与所述晶体管相连的液晶单元的矩阵阵列,所述晶体管分别与用于激活液晶单元的多个列线和多个行线的交叉点相连。所述方法包括步骤(a)产生视频帧线信号的多个写入电压,从而使写入电压出现在视频帧的线信号的端点处,(b)连续选择行线之一,以及(c)在与从所选择的行线到所述端点的几何距离相对应的写入周期内,连续将来自所述列线端点的写入电压提供给所选择行线的液晶单元。


参考附图,进一步对本发明进行详细描述,其中图1是示出了现有技术液晶显示板的图示,其中将亮度值表示为时间的函数以示出第一和最后线之间的亮度误差;图2是根据本发明第一实施例的LCD驱动电路的框图;图3是图2的定时控制器的框图;图4是图3的操作的时序图;图5是示出了本发明第一实施例的亮度相对于时间特性的图示;图6是根据本发明第二实施例的LCD驱动电路的框图;图7是图6的定时控制器的框图;图8是图6的操作的时序图;图9是示出了本发明第二实施例的亮度相对于时间特性的图示;
图10是根据本发明第三实施例的LCD驱动电路的框图;图11是图10的定时控制器的框图;图12是图10的操作的时序图;以及图13是示出了本发明第三实施例的亮度相对于时间特性的图示。
具体实施例方式
现在,参考图2,该图示出了根据本发明第一实施例的LCD驱动电路。该驱动电路包括列驱动器2和行驱动器3,用于响应从定时控制器4提供的定时脉冲来分别驱动液晶显示板1。在第一实施例中,将每一帧的垂直消隐时间间隔用于展宽栅极控制脉冲,使其长于通常的栅极导通时间。出于此目的,设置了缓冲存储器,用于临时存储来自未示出的外部源的视频输入数据。将所存储的视频数据逐线地提供给列驱动器2。也将输入定时信号(同步和时钟)从外部信号源提供给定时控制器4。
LCD板1包括与列驱动器2相连的多个列(漏极)线10,用于接收视频信号;以及与行驱动器3相连的多个水平行(栅极)线11-1~11-N,用于接收栅极控制信号。图像单元(象素)的矩阵阵列位于列线10和行线11的交叉点处。每一个象素包括薄膜晶体管12和液晶单元13。在每一个象素中,晶体管12将其漏极与相关的列线10相连,并使其栅极与相关的行线11相连,且液晶单元13连接于晶体管12的源极和公共电极14之间。
如以下将描述的,响应来自定时控制器4的栅极驱动时钟脉冲(VCK),栅极控制脉冲从一个行线变换到下一个行线。每一个栅极控制脉冲的持续时间在一个VCK脉冲的前沿开始并在下一个VCK脉冲的前沿结束。在存在栅极控制脉冲时,响应数据锁存脉冲(DLP),锁存提供给列驱动器2的视频帧的线信号(line signal)。在DLP脉冲的后沿和VCK脉冲的前沿之间定义所选择行线的“写入周期”,所述“写入周期”用于将锁存的线信号写入所选择行线11的液晶单元13。通过根据从所选择的行线沿着列线10到列驱动器2之间的几何距离来递增变化连续的VCK脉冲之间的时间间隔,写入周期随着选择点从行线11-1进行到行线11-N来递增变化。
将所有的液晶单元13气密地密封于未示出的透明平板中,并且将列线10、行线11和晶体管12设置于平板的一侧,而将公共电极和滤色器设置于另一侧。每一个液晶单元13在位置上与屏幕的每一个点相对应,并且当响应来自行驱动器3的栅极控制脉冲相关的开关晶体管导通时,每一个液晶单元13能够对从列驱动器2提供的“写入电压”进行充电。当晶体管12在栅极控制脉冲的后沿截止时,相关的液晶单元13保持写入电压,直到帧周期的结束。
通常,所有的公共电极14在7伏的恒定电压下偏置。使用该偏置电压作为参考,确定了写入电压的极性。通常,正写入电压在8到13伏的范围内变化,而负写入电压在1到6伏的范围内变化。因此,在7伏参考电压的任意一侧,写入电压均在1到6伏的范围内变化。
在第一实施例中,也已知为源极驱动器的列驱动器2包括移位寄存器20、锁存电路21以及转换电路22。移位寄存器20响应来自定时控制器4的启动脉冲(SP),用于接收响应点时钟(dot clock)脉冲(DCK)逐象素地串行时钟控制的视频数据。当将线上的所有象素数据根据时钟控制到达移位寄存器20时,响应来自定时控制器4的数据锁存脉冲(DLP)的前沿,将所述视频数据并行地提供给锁存电路21。转换电路22执行单个象素数据到写入电压的转换,并经过适当的阻抗匹配电路,由写入电压来驱动列线10。
也已知为栅极驱动器的行驱动器3响应来自定时控制器4的启动脉冲(SP)和栅极驱动时钟脉冲(VCK),用于顺序地选择行线11-1~11-N,以便在相应VCK脉冲的前沿和下一个VCK脉冲的前沿之间选择每一个行线。对于每一个行线11-i(i=1,2,...,N),在作为从所选择的行线11-i沿着列线10到列驱动器2的几何距离的函数而递增变化的时间间隔处,产生每一个SP、VCK和DLP脉冲。
如图3所示,第一实施例的定时控制器包括同步检测器40,用于区分输入时钟和同步定时信号,从而检测输入视频帧的帧同步和线同步定时,并产生点时钟脉冲DCK。每一次当检测到帧同步时,当检测到帧同步时复位的线计数器41递增计数值,并向存储器42提供二进制线计数值。将分别对应于行线11-1、11-2到11-N的写入加法定时值0、α1到αN-1存储于存储器42中。将每一个加法定时值α1到αN-1确定为从相应行线11-2~11-N之一沿着列线10到列驱动器2的几何距离的函数。注意,分配给这些加法定时值的DCK脉冲的总数等于(M-N)×G,这里M-N是能够在垂直消隐时间间隔中产生的线的数目,而G是每一个线时间间隔期间的DCK脉冲的数目。
响应相应的线计数值,从存储器42中读取每一个加法变量,并将其提供给加法器43,在加法器43中,将加法变量与整数X相加,这里X是写入周期的标称值。将加法器43的二进制输出与可变速率脉冲产生器44相连。该可变速率脉冲产生器可以由响应DCK脉冲来递增计数值并且当计数值等于某预设值时产生输出的可预设计数器来实现,所述预置值设为等于加法器43的输出。可变速率脉冲产生器44产生SP、VCK和DLP脉冲,这些脉冲中的每一个出现在随着按照该次序顺序地选择行线11-1~11-N递增变化的时间间隔处。所有这些可变速率脉冲具有彼此不同的固定时间差。最初,当同步产生器40检测到帧同步时,激活可变速率脉冲产生器44以产生第一VCK脉冲。
将可变速率SP和VCK脉冲提供给行驱动器3,并且将可变速率SP和DLP(数据锁存)脉冲连同由同步检测器40提供的恒定速率DCK(点时钟)脉冲一起提供给列驱动器2。还将SP和DCK脉冲从定时控制器4提供给缓冲存储器5,以便当选择了行线时,能够逐线地将所存储的视频数据读取到列驱动器2中。
参考图4的时序图,利用下列描述,本发明第一实施例的操作能够得到更好的理解。
如图4所示,将帧时间间隔划分为一个垂直扫描时间间隔和一个垂直消隐时间间隔。在垂直扫描时间间隔期间,顺序地将视频帧的#1到#N线信号的每一个读入缓冲存储器5。
响应可变速率启动脉冲SP,从缓冲存储器5中读出线信号,并根据时钟控制将其输入列驱动移位寄存器20,并响应可变速率DLP脉冲,将其存储于锁存电路21中。行驱动器3响应相同的启动脉冲,选择一个行线11-i,并响应可变速率VCK脉冲,产生栅极控制脉冲以驱动所选择的行线11-i。按照这种方式,在周期T1,...,TN内连续地激活行线11-1到11-N。
在现有技术中,对于所有行线,所有的写入周期固定在标称时间间隔(X)。如图5所示,将行线11-1,11-2,...,11-N的写入周期分别设为等于X,X+α1,...,X+αN-1。结果,补偿了沿着列线10的与距离相关的不同电压降。对于给定的写入电压,使所有液晶单元10的发光强度实质上彼此相等。
由于使用数字电路能够容易地控制脉冲时间间隔,因此能够精确地控制SP、DLP和VCK脉冲的可变时间间隔,从而消除监视器屏幕的顶部和底部的线之间不希望的灰度阴影差别。由于随着目前向高分辨率、大屏幕显示器的发展趋势,分配给每一个写入操作的时间变得越来越有限,因此,这种精确定时控制特别重要。
图6示出了本发明的第二实施例。在该实施例中,在周期T1=X-β1,T2=X-β2,...,TN-1=X-βN-1,和TN=X中分别执行行线11-1到11-N的写入操作,其中β1≥β2≥...,βN-2≥βN-1,且βi(i=1,...,N-1)是减法定时值,该值作为行线11-i与列驱动器2之间沿着列线的几何距离的函数而递减变化。因此,写入周期Ti=X-βi在标称写入周期X内作为行线11-i与列驱动器2之间沿着列线的几何距离的函数而递增变化。因此,在小于输入视频帧的水平线时间间隔的时间间隔内执行写入操作。
由于液晶单元13的写入操作不会花费比用于将输入线数据写入移位寄存器20的时间更长的时间,因此,在该实施例中不需要先前实施例的缓冲存储器。
在第二实施例中,在恒定时间间隔处产生VCK和DLP脉冲,而在作为从行线到列驱动器2的几何距离函数的递增变化的时间间隔处产生视频输出使能(VOE)脉冲。在行驱动器3中,产生每一个栅极控制脉冲,从而响应恒定速率VCK脉冲而开始操作,并响应VOE脉冲而结束。
如图7详细所示,第二实施例的定时控制器4包括同步检测器50,用于区分输入时钟和同步定时信号,从而检测输入视频帧的帧同步和线同步定时以及点时钟脉冲DCK。恒定速率脉冲产生器51响应检测到的帧和线同步定时,用于在恒定时间间隔处产生启动脉冲(SP)、DLP脉冲和VCK脉冲。每一次当检测到线同步时,由帧同步复位的线计数器52递增计数值,并将二进制线计数值提供给存储器53。将分别对应于行线11-1...,11-N-1及11-N的写入减法定时值β1到βN-1以及“0”存储于存储器53中。
响应相应的线计数值,从存储器53中读取每一个减法定时值,并将其提供给减法器54,在减法器54中,从标称值X中减去该减法定时值。然后,将减法器54的二进制输出用于预设可变速率脉冲产生器55。可变速率脉冲产生器55通过启动DCK脉冲的计数来响应恒定速率VCK脉冲,并且当计数值等于预设值时,产生VOE脉冲。
将可变速率VOE脉冲和恒定速率SP及VCK脉冲提供给行驱动器3,并且将恒定速率SP和DLP脉冲连同输入视频帧(数据)和DCK脉冲一起,提供给列驱动器2。
本发明第二实施例的操作根据图8所示的时序图来进行。
当响应恒定速率启动脉冲SP,通过时钟控制将输入视频帧的线信号输入列驱动器2,并响应DLP脉冲对其锁存时,行驱动器3选择行线11-i,并响应VCK脉冲,产生栅极控制脉冲来驱动所选择的行线。响应随后的VOE脉冲终止该栅极控制脉冲,以使针对行线11-i的写入周期Ti等于X-βi,其在DLP脉冲的后沿处开始而在VOE脉冲的前沿处结束。按照这种方式,分别在写入周期T1,...,TN内连续地选择并激活行线11-1到11-N。如图9的图形所示,补偿了沿着列线的与距离相关的不同电压降,并利用实质上相等的电压对所有液晶单元进行充电,而与其相对于列驱动器2的位置无关。
图10示出了本发明的第三实施例。该实施例是前述实施例的组合形式。因此,第三实施例的定时控制器4具有与根据图7修改的图3所示的结构相似的结构。
如图11所示,第三实施例的定时控制器包括同步检测器60,用于区分输入时钟和同步定时信号,从而检测输入视频帧的帧同步和线同步定时以及点时钟脉冲DCK。恒定速率脉冲产生器61响应检测到的帧和线同步定时,以便在恒定时间间隔处产生SP1、DLP1以及VCK1脉冲。每一次当检测到线同步时,由帧同步复位的线计数器62递增计数值,并将二进制线计数值提供给存储器63。将分别对应行线11-1,11-2,...,11-M-1,11-M,11-M+1,11-M+2,...,11-N的写入减法定时值β1,β2,...,βM-1以及写入加法定时值0,αM+1,αM+2,...,αN-1存储于存储器63中。
在每一个视频帧的第一部分期间,响应相应的线计数值,从存储器63中读取每一个减法定时值,并将其提供给减法器64,在减法器64中,从标称值X中减去该减法定时值。将减法器64的二进制输出用于预设可变速率脉冲产生器66。可变速率脉冲产生器66通过启动DCK脉冲的计数来响应恒定速率VCK1脉冲,并且当计数值等于预设值时,产生可变速率VOE脉冲。将可变速率VOE脉冲和恒定速率SP1及VCK1脉冲提供给行驱动器3,并且将恒定速率SP1和DLP1脉冲连同输入视频帧(数据)和DCK脉冲一起提供给列驱动器2。将DCK脉冲和恒定速率启动脉冲SP1提供给缓冲存储器5。
在视频帧的第二部分期间,响应相应的线计数值,从存储器63中读取每一个加法定时值,并将其提供给加法器65,在加法器65中,将该加法定时值与标称值X相加。将加法器65的二进制输出用于预设可变速率脉冲产生器66。当达到预设值时,可变速率脉冲产生器66在可变时间间隔处产生脉冲SP2、DLP2以及VCK2,而不是VOE脉冲。将可变速率SP2和VCK2脉冲提供给行驱动器3,并且将SP2和DLP2脉冲连同输入视频帧和DCK脉冲一起提供给列驱动器2。将DCK脉冲和可变速率启动脉冲SP2提供给缓冲存储器5。
本发明第三实施例的操作根据图12的时序图来进行。
在帧时间间隔的第一部分期间,响应恒定速率启动脉冲SP1,通过时钟控制将输入视频帧的每一个线信号输入列驱动器2并响应DLP1脉冲将其锁存,行驱动器3选择行线11-i,并响应恒定速率VCK1脉冲,产生栅极控制脉冲以驱动所选择的行线。响应随后的VOE脉冲终止该栅极控制,以使写入周期Ti等于X-βi。按照这种方式,分别在写入周期T1,...,TM-1内连续地选择并激活行线11-1到11-M-1。
在帧时间间隔的第二部分期间,响应可变速率启动脉冲SP2,通过时钟控制将输入视频帧的每一个线信号输入列驱动器2,并响应可变速率DLP2脉冲将其锁存,行驱动器3选择行线11-i,并响应可变速率VCK2脉冲,产生栅极控制脉冲以驱动所选择的行线。响应随后的VCK2脉冲,终止该栅极控制脉冲,以使写入周期Ti等于X-αi。按照这种方式,分别在写入周期TM,...,TN连续地选择并激活行线11-M到11-N。
如图13所示,针对行线11-1到11-M-1的写入周期分别是T1=X-β1,T2=X-β2,...,TM-1=X-βM-1,并且针对行线11-M到11-N的写入周期分别是TM=X,TM+1=X+α1,...,TN=X+αN-1,其中β1≥β2≥,...≥βM-1,且α1≤α2≤...,αN-2≤αN-1。
权利要求
1.一种液晶显示设备,包括液晶显示板(1),包括晶体管(12)的矩阵阵列和分别与所述晶体管相连的液晶单元(13)的矩阵阵列,所述晶体管分别与用于分别激活液晶单元的多个列线(10)和多个行线(11-1~11-N)的交叉点相连;以及驱动电路(2~5),用于在所述列线(10)的端点连续地产生视频帧的线信号的多个写入电压,连续地选择每一个所述行线,并在与从所选择的行线到所述端点的几何距离相对应的周期内,将来自所述列线端点的所述写入电压提供给所选择行线的液晶单元。
2.根据权利要求1所述的液晶显示设备,其特征在于所述驱动电路包括缓冲存储器(5),用于存储所述视频帧;定时控制器(4),用于产生第一和第二定时信号(DLP,VCK);列驱动器(2),用于响应所述第一定时信号(DLP),接收来自所述存储器的线信号,将所述线信号转换为所述写入电压,并将所述写入电压提供给所述列线(10);以及行驱动器(3),用于在连续的所述第二定时信号(VCK)之间的时间间隔内连续地选择每一个所述行线(11-1~11-N),并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号(DLP)到所述第二定时信号(VCK),所述定时控制器(4)在作为从所选择的行线到所述列驱动器的几何距离函数而递增变化的时间间隔处产生所述第一定时信号(DLP),并在所述递增变化的时间间隔处产生第二定时信号(VCK)。
3.根据权利要求2所述的液晶显示设备,其特征在于所述写入周期从标称值(X)开始递增变化。
4.根据权利要求2所述的液晶显示设备,其特征在于所述定时控制器包括存储器(42),用于存储多个加法值,每一个加法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(41),用于响应线信号,递增计数值,并从所述存储器中读取与所述计数值相对应的加法变量;加法器(43),用于将所读取的变量与常数值相加;以及可变速率脉冲产生装置(44),用于在与所述加法器的输出信号相对应的时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK)。
5.根据权利要求1所述的液晶显示设备,其特征在于所述驱动电路包括定时控制器(4),用于产生第一、第二和第三定时信号(DLP,VCK,VOE);列驱动器(2),用于响应所述第一定时信号(DLP),将线信号转换为所述写入电压,将所述写入电压提供给所述列线(10);行驱动器(3),用于在连续的所述第二定时信号(VCK)之间的时间间隔内连续地选择所述行线(11-1~11-N)之一,并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号到所述第三定时信号(VOE),所述定时控制器在恒定时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK),并在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处产生所述第三定时信号(VOE)。
6.根据权利要求5所述的液晶显示设备,其特征在于所述写入周期是从小于标称值到标称值(X)可变化的。
7.根据权利要求5所述的液晶显示设备,其特征在于所述定时控制器包括存储器(53),用于存储多个减法值,每一个减法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(52),用于响应线信号,递增计数值,并从所述存储器中读取与所述计数值相对应的减法值;减法器(54),用于从常数值中减去所读取的减法值;恒定速率脉冲产生装置(51),用于在恒定时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK);以及可变速率脉冲产生装置(55),用于在与所述减法器的输出信号相对应的时间间隔处产生所述第三定时信号(VOE)。
8.根据权利要求1所述的液晶显示设备,其特征在于所述驱动电路包括缓冲存储器(5),用于存储所述视频帧;定时控制器(4),用于产生第一、第二、第三、第四和第五定时信号(DLP1,VCK1,VOE,DLP2,VCK2);列驱动器(2),用于在帧时间间隔的第一部分期间,响应所述第一定时信号(DLP1),以及在帧时间间隔的第二部分期间,响应所述第四定时信号(DLP2),接收来自所述存储器的线信号,将所述线信号转换为所述写入电压,并且将所述写入电压提供给所述列线(10);行驱动器(3),用于在所述帧时间间隔的第一部分期间,在所述连续的第二定时信号(VCK1)之间的时间间隔内连续地选择所述行线(11-1~11-M+1)之一,并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号(DLP1)到所述第三定时信号(VOE);以及在所述帧时间间隔的第二部分期间,在所述连续的第五定时信号(VCK2)之间的时间间隔内连续地选择所述行线(11-M~11-N)之一,并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第四定时信号(DLP2)到所述第五定时信号(VCK2),在所述帧时间间隔的第一部分期间,所述定时产生器在恒定时间间隔处产生所述每一个所述第一和第二定时信号(DLP1,VCK1),并且在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处,产生所述第三定时信号(VOE),以及在所述帧时间间隔的第二部分期间,所述定时产生器在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处产生每一个所述第四和第五定时信号(DLP2,VCK2)。
9.根据权利要求8所述的液晶显示设备,其特征在于所述帧时间间隔的第一部分的写入周期从小于标称的值递增变化到标称值(X),且所述帧时间间隔的第二部分的写入周期从标称值(X)开始递增变化。
10.根据权利要求8所述的液晶显示设备,其特征在于所述定时控制器包括存储器(63),用于存储多个减法值和多个加法值,每一个所述减法和加法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(62),用于响应线信号,递增计数值,在所述帧时间间隔的第一部分期间,并从所述存储器中读取与所述计数值相对应的减法值之一,并且在所述帧时间间隔的第二部分期间,从所述存储器中读取与所述计数值相对应的加法值之一;减法器(64),用于从一个常数值中减去在所述帧时间间隔的第一部分期间从所述存储器中读取的减法值;加法器(65),用于将在所述帧时间间隔的第二部分期间从所述存储器中读取的加法值与所述常数值相加;恒定速率脉冲产生装置(61),用于在恒定时间间隔处产生每一个所述第一和第二定时信号;以及可变速率脉冲产生装置(66),用于在与所述减法器的输出信号相对应的时间间隔处产生所述第三定时信号(VOE),并且在与所述加法器的输出信号相对应的时间间隔处产生每一个所述第四和第五定时信号(DLP2,VCK2)。
11.一种驱动液晶显示器的方法,其中液晶显示板(1)包括晶体管(12)的矩阵阵列和分别与所述晶体管相连的液晶单元(13)的矩阵阵列,所述晶体管分别与用于分别激活液晶单元的多个列线(10)和多个行线(11-1~11-N)的交叉点相连,所述方法包括步骤(a)产生视频帧的线信号的多个写入电压,从而使写入电压出现在所述列线的端点处;(b)连续地选择所述行线(11-1~11-N)之一;以及(c)在与从所选择的行线到所述端点的几何距离相对应的写入周期内,连续地将来自所述列线端点的写入电压提供给所选择行线的液晶单元。
12.根据权利要求11所述的方法,其特征在于步骤(a)包括在存储器中缓冲所述线信号的步骤,并且步骤(c)包括步骤从标称值(X)开始作为所述几何距离的函数,递增变化所述写入周期。
13.根据权利要求11所述的方法,其特征在于步骤(c)步骤在从小于标称值到标称值(X)的范围内,作为所述几何距离函数递增变化所述写入周期。
14.根据权利要求11所述的方法,其特征在于步骤(a)包括在存储器中缓冲所述线信号的步骤,并且步骤(d)包括以下步骤在帧时间间隔的第一部分期间,在从小于标称值到标称值(X)的范围内,作为所述几何距离函数递增变化所述写入周期,以及从标称值开始作为所述几何距离函数递增变化所述写入周期。
15.一种用于液晶显示器的驱动电路,所述液晶显示器包括晶体管(12)的矩阵阵列和分别与所述晶体管相连的液晶单元(13)的矩阵阵列,所述晶体管分别与用于分别激活液晶单元的多个列线(10)和多个行线(11-1~11-N)的交叉点相连,所述驱动电路包括装置(2~4),用于在所述列线(10)的端点处连续产生视频帧的线信号的多个写入电压,连续选择每一个所述行线(11),并在与从所选择的行线到所述端点的几何距离相对应的周期内,将来自所述列线端点的所述写入电压提供给所选择行线的液晶单元。
16.根据权利要求15所述的驱动电路,其特征在于所述装置(2~5)包括缓冲存储器(5),用于存储所述视频帧;定时控制器(4),用于产生第一和第二定时信号(DLP,VCK);列驱动器(2),用于响应所述第一定时信号(DLP),接收来自所述存储器的线信号,将所述线信号转换为所述写入电压,并将所述写入电压提供给所述列线(10);以及行驱动器(3),用于在连续的所述第二定时信号(VCK)之间的时间间隔内连续地选择每一个所述行线(11-1~11-N),并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号到所述第二定时信号(VCK),所述定时控制器(4)在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处,产生所述第一定时信号(DLP),并在所述递增变化的时间间隔处产生第二定时信号(VCK)。
17.根据权利要求16所述的驱动电路,其特征在于所述写入周期从标称值(X)开始递增变化。
18.根据权利要求16所述的驱动电路,其特征在于所述定时控制器包括存储器(42),用于存储多个加法值,每一个加法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(41),用于响应线信号,递增计数值,并从所述存储器中读取与所述计数值相对应的加法变量;加法器(43),用于将所读取的变量与常数值相加;以及可变速率脉冲产生装置(44),用于在与所述加法器的输出信号相对应的时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK)。
19.根据权利要求15所述的驱动电路,其特征在于所述驱动电路包括定时控制器(4),用于产生第一、第二和第三定时信号(DLP,VCK,VOE);列驱动器(2),用于响应所述第一定时信号(DLP),将线信号转换为所述写入电压,并且将所述写入电压提供给所述列线(10);行驱动器(3),用于在连续的所述第二定时信号(VCK)之间的时间间隔内连续地选择所述行线(11-1~11-N)之一,并在写入周期内,将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号到所述第三定时信号(VOE),所述定时控制器在恒定时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK),并在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处产生所述第三定时信号(VOE)。
20.根据权利要求19所述的驱动电路,其特征在于所述写入周期是从小于标称值到标称值(X)可变的。
21.根据权利要求19所述的驱动电路,其特征在于所述定时控制器包括存储器(53),用于存储多个减法值,每一个减法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(52),用于响应线信号,递增计数值,并从所述存储器中读取与所述计数值相对应的减法值;减法器(54),用于从常数值中减去所读取的减法值;恒定速率脉冲产生装置(51),用于在恒定时间间隔处产生每一个所述第一和第二定时信号(DLP,VCK);以及可变速率脉冲产生装置(55),用于在与所述减法器的输出信号相对应的时间间隔处产生所述第三定时信号(VOE)。
22.根据权利要求15所述的驱动电路,其特征在于所述装置(2~5)包括缓冲存储器(5),用于存储所述视频帧;定时控制器(4),用于产生第一、第二、第三、第四和第五定时脉冲(DLP1,VCK1,VOE,DLP2,VCK2);列驱动器(2),用于在帧时间间隔的第一部分期间,响应所述第一定时信号(DLP1),以及在帧时间间隔的第二部分期间,响应所述第四定时信号(DLP2),接收来自所述存储器的线信号,将所述线信号转换为所述写入电压,并且将所述写入电压提供给所述列线(10);行驱动器(3),用于在所述帧时间间隔的第一部分期间,在所述连续的第二定时信号(VCK1)之间的时间间隔内连续地选择所述行线(11-1~11-M+1)之一,并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第一定时信号(DLP1)到所述第三定时信号(VOE),以及在所述帧时间间隔的第二部分期间,在所述连续的第五定时信号(VCK2)之间的时间间隔内连续地选择一个所述行线(11-M~11-N)之一,并在写入周期内将所述写入电压提供给所选择行线的液晶单元,所述写入周期从所述第四定时信号(DLP2)到所述第五定时信号(VCK2),所述定时产生器在所述帧时间间隔的第一部分期间,在恒定时间间隔处产生所述每一个所述第一和第二定时信号(DLP1,VCK1),并且在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处产生所述第三定时信号(VOE),以及在所述帧时间间隔的第二部分期间,所述定时产生器在作为从所选择的行线到所述列驱动器的几何距离的函数而递增变化的时间间隔处产生每一个所述第四和第五定时信号(DLP2,VCK2)。
23.根据权利要求22所述的驱动电路,其特征在于所述帧时间间隔的第一部分的写入周期从小于标称值递增变化到标称值(X),且所述帧时间间隔的第二部分的写入周期从标称值(X)开始递增变化。
24.根据权利要求22所述的驱动电路,其特征在于所述定时控制器包括存储器(63),用于存储多个减法值和多个加法值,每一个所述减法和加法值与从所选择的行线到所述列驱动器的几何距离相对应;线计数器(62),用于响应线信号,递增计数值,在所述帧时间间隔的第一部分期间,并从所述存储器中读取与所述计数值相对应的减法值,并且在所述帧时间间隔的第二部分期间,从所述存储器中读取与所述计数值相对应的加法值;减法器(64),用于从常数值中减去在所述帧时间间隔的第一部分期间从所述存储器中读取的减法值;加法器(65),用于将在所述帧时间间隔的第二部分期间从所述存储器中读取的加法值与所述常数值相加;恒定速率脉冲产生装置(61),用于在恒定时间间隔处产生每一个所述第一和第二定时信号;以及可变速率脉冲产生装置(66),用于在与所述减法器的输出信号相对应的时间间隔处产生所述第三定时信号(VOE),并且在与所述加法器的输出信号相对应的时间间隔处,产生每一个所述第四和第五定时信号(DLP2,VCK2)。
全文摘要
在一种液晶显示设备中,产生了与输入视频帧的水平线信号相对应的一组写入电压,从而使其出现于LCD板列线的端点。连续地选择LCD板的行线,并且在可变的写入周期内,将来自所述列线端点的所述写入电压提供给所选择行线的液晶单元。为了补偿LCD板的顶部和底部之间灰度阴影的差别,作为从所选择的行线到列线端点的几何距离的函数而递增变化该写入周期。所述写入周期可以从标称值开始递增变化或从小于标称值递增变化到标称值、或者将这两者相结合。
文档编号G09G3/20GK1540402SQ2004100353
公开日2004年10月27日 申请日期2004年4月22日 优先权日2003年4月24日
发明者武田广, 山口真智彦, 智彦 申请人:Nec液晶技术株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1