一种用于amoled显示器的像素补偿电路的制作方法

文档序号:2527971阅读:489来源:国知局
专利名称:一种用于amoled显示器的像素补偿电路的制作方法
技术领域
本发明涉及一种主动式矩阵有机发光二极管显示器,尤其涉及该AMOLED显示器的像素补偿电路。
背景技术
有机发光二极管(Organic Light Emitting Diode, 0LED)依驱动方式可分为被动式矩阵驱动(Passive Matrix OLED, PM0LED)和主动式矩阵驱动(Active Matrix OLED,AMOLED)两种。其中,PMOLED是当数据未写入时并不发光,只在数据写入期间发光。这种驱动方式结构简单、成本较低、较容易设计,主要适用于中小尺寸的显示器。
AMOLED与PMOLED最大的差异是在于,每一像素都有一电容存储数据,让每一像素皆维持在发光状态。由于AMOLED耗电量明显小于PM0LED,加上其驱动方式适合发展大尺寸与高解析度的显示器,使得AMOLED成为未来发展的主要方向。但是,AMOLED显示器的驱动机制中,OLED是基于流经其的电流大小控制发光的亮度,用作驱动的薄膜晶体管的电学参数将会直接影响到画面的显示效果。例如,由于制程的影响,每一像素中的薄膜晶体管的阈值电压(threshold voltage)可能会出现漂移,此时,即便提供相同的数据电压至这些像素,流经每一像素的OLED的电流仍然会有差异,导致AMOLED显示器出现亮度不均匀。
有鉴于此,如何设计一种用于AMOLED显示器的像素补偿电路,以有效地改进或消除亮度不均匀、显示画面质量较差等诸多缺陷,是业内相关技术人员亟待解决的一项课题。发明内容
针对现有技术中的用于AMOLED显示器的像素补偿电路所存在的上述缺陷,本发明提供了一种新颖的、可改善亮度不均的像素补偿电路。
依据本发明的一个方面,提供了一种用于AMOLED显示器的像素补偿电路,包括:
—第一开关,具有一第一端、一第二端以及一第三端,其第一端用以接收一数据电压,其第二端用以接收一第一开关信号;
一第二开关,具有一第一端、一第二端以及一第三端,其第二端用以接收所述第一开关信号;
—第三开关,具有一第一端、一第二端以及一第三端,其第二端和第三端均电性连接至一第一电压;
一第四开关,具有一第一端、一第二端及一第三端,其第一端电性连接至所述第三开关的第二端,其第二端电性连接至所述第三开关的第一端,其第三端电性连接至所述第二开关的第三端;
—第五开关,具有一第一端、一第二端以及一第三端,其第一端用以接收一参考电压,其第二端用以接收一第三开关信号,其第三端电性连接至所述第一开关的第三端;
一第六开关,具有一第一端、一第二端以及一第三端,其第二端用以接收所述第三开关信号,其第三端电性连接至所述第二开关的第三端;
一第一电容,具有一第一端以及一第二端,其第一端电性连接至所述第一开关的第三端,其第二端电性连接至所述第三开关的第一端;
一第二电容,具有一第一端以及一第二端,其第一端电性连接至所述第一电容的第二端和所述第二开关的第一端,其第二端用以接收一第二开关信号;以及
一有机发光二极管,具有一第一端及一第二端,其第一端电性连接至所述第六开关的第一端,其第二端电性连接至一第二电压,其中,所述第二电压小于所述第一电压。
优选地,第一开关至第六开关均为一薄膜晶体管。
优选地,第一开关信号、第二开关信号以及第三开关信号的组合依次对应于一数据保持期间、一复位期间、一电压补偿期间以及一点亮期间。
在其中的一实施例中,于数据保持期间内,所述第一开关信号和所述第二开关信号均为低电平,所述第三开关信号为高电平。
在其中的一实施例,于复位期间内,第一开关信号为低电平,第二开关信号从低电平跳变为高电平,第三开关信号为高电平。
在其中的一实施例中,于所述电压补偿期间,第一开关信号为低电平,第二开关信号从高电平跳变为低电平,第三开关信号为高电平。
在其中的一实施例中,于点亮期间,所述第一开关信号为高电平,所述第二开关信号为低电平,所述第三开关信号为低电平。
优选地,在所述复位期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD+ I Vth I
优选地,在所述电压补偿期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD-1 Vth I
优选地,在所述点亮期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD-1 Vth I +Vref-Vdata
其中,OVDD表示所述第一电压,Vth表示所述薄膜晶体管的门限电压阈值,Vref表示所述参考电压,Vdata表示所述数据电压。
采用本发明的像素补偿电路,通过六个开关和两个电容构成的6T2C架构对OLED进行电流驱动,第一开关的第一端接收一数据电压,第一开关和第二开关各自的第二端同时接收一第一开关信号,第三开关的第二端和第二端连接至一第一电压,第五开关和第六开关各自的第二端同时接收一第三开关信号,第一电容的第一端连接至第一开关的第三端且第一电容的第二端连接至第三开关的第一端,第二电容的第一端连接至第一电容的第二端和第二开关的第一端且第二电容的第二端接收一第二开关信号。相比于现有技术,本发明对薄膜晶体管的门限阈值电压在点亮期间之前进行补偿操作,消除了 OLED电流对于该门限阈值电压的依赖,从而使像素中的OLED能够维持稳定的电流输出。


读者在参照附图阅读了本发明的具体实施方式
以后,将会更清楚地了解本发明的各个方面。其中,
图1示出现有技术中的用于AMOLED显示器的像素补偿电路采用6T1C架构的原理示意图2示出依据本发明的一实施方式,用于AMOLED显示器的像素补偿电路采用6T2C架构的原理示意图3a示出图2的像素补偿电路在数据保持期间的各开关的工作状态示意图3b示出图3a的像素补偿电路的关键信号的时序示意图4a示出图2的像素补偿电路在复位期间的各开关的工作状态示意图4b示出图4a的像素补偿电路的关键信号的时序示意图5a示出图2的像素补偿电路在电压补偿期间的各开关的工作状态示意图5b示出图5a的像素补偿电路的关键信号的时序示意图6a示出图2的像素补偿电路在点亮期间的各开关的工作状态示意图;以及
图6b示出图6a的像素补偿电路的关键信号的时序示意图。
具体实施方式
为了使本申请所揭示的技术内容更加详尽与完备,可参照附图以及本发明的下述各种具体实施例,附图中相同的标记代表相同或相似的组件。然而,本领域的普通技术人员应当理解,下文中所提供的实施例并非用来限制本发明所涵盖的范围。此外,附图仅仅用于示意性地加以说明,并未依照其原尺寸进行绘制。
下面参照附图,对本发明各个方面的具体实施方式
作进一步的详细描述。
图1示出现有技术中的用于AMOLED显示器的像素补偿电路采用6T1C架构的原理示意图,图2示出图1的像素补偿电路的关键信号的时序示意图。
参照图1,该像素补偿电路为一“6T1C”架构,这里的6T即薄膜晶体管Ml M6,IC即为薄膜晶体管M4的栅极与薄膜晶体管Ml、M3的连接点所设置的存储电容Cs。亦即,术语“mTnC”表示薄膜晶体管的数目为m,存储电容的数目为n, m、η均为自然数。
该6T1C的电路架构具体描述如下:存储电容Cs的第一端电性连接至一第一开关信号SI。薄膜晶体管Ml的第一端电性耦接至该存储电容Cs的第二端,薄膜晶体管Ml的第二端电性耦接至一第一电压VDD,薄膜晶体管Ml的第三端与第二端电性耦接在一起。薄膜晶体管Μ5的第二端用以接收一第三开关信号ΕΜ,薄膜晶体管Μ5的第三端电性耦接至该第一电压VDD。薄膜晶体管M2的第一端电性耦接至薄膜晶体管Μ5的第一端,薄膜晶体管M2的第二端用以接收一第二开关信号S2,薄膜晶体管M2的第三端电性连接至一数据电压Vdata0
薄膜晶体管Μ4的第一端电性耦接至薄膜晶体管M2的第一端和薄膜晶体管Μ5的第一端,薄膜晶体管Μ4的第二端电性耦接至薄膜晶体管Ml的第一端以及存储电容Cs的第二端。薄膜晶体管M3的第一端电性耦接至薄膜晶体管Μ4的第二端,薄膜晶体管M3的第二端用以接收该第二开关信号S2,薄膜晶体管M3的第三端电性耦接至薄膜晶体管Μ4的第三端。薄膜晶体管Μ6的第一端电性耦接至薄膜晶体管M3的第三端,薄膜晶体管Μ6的第二端用以接收该第三开关信号ΕΜ。有机发光二极管OLED的阳极电性耦接至薄膜晶体管Μ6的第三端,其阴极连接至第二电压VSS。
然而,用作驱动的薄膜晶体管的电学参数将会直接影响到画面的显示效果。由于制程的影响,每一像素中的薄膜晶体管的阈值电压往往出现漂移,此时,即便提供相同的数据电压至这些像素,流经每一像素的OLED的电流仍然会有差异,导致AMOLED显示器出现亮度不均匀。
为了有效地解决上述缺陷,本发明提供了一种新颖的像素补偿电路架构。图2示出依据本发明的一实施方式,用于AMOLED显示器的像素补偿电路采用6T2C架构的原理示意图。
参照图2,本发明的像素补偿电路采用6T2C架构,包括第一开关Tl、第二开关T2、第三开关T3、第四开关T4、第五开关T5、第六开关T6、第一电容Cl和第二电容C2。
第一开关Tl具有一第一端(如源极,下文皆同)、一第二端(如栅极,下文皆同)以及一第三端(如漏极,下文皆同)。第一开关Tl的源极用以接收一数据电压Vdata,栅极用以接收一第一开关信号SI。第二开关T2的栅极用以接收该第一开关信号SI,源极电性耦接至第二电容C2的第一端及第一电容Cl的第二端。第三开关T3的栅极和源极均电性连接至一第一电压OVDD。
第四开关T4的源极电性连接至第三开关T3的栅极,第四开关T4的栅极电性连接至第三开关T3的漏极,第四开关T4的漏极电性连接至第二开关T2的漏极。第五开关T5的源极用以接收一参考电压Vref,第五开关T5的栅极用以接收一第三开关信号EM,第五开关T5的漏极电性连接至第一开关Tl的漏极。第六开关T6的栅极用以接收第三开关信号EM,第六开关T6的源极电性连接至第二开关T2的漏极和第四开关T4的漏极。
并且,第一电容Cl具有一第一端以及一第二端,该第一电容Cl的第一端电性连接至第一开关Tl的漏极,该第一电容Cl的第二端电性连接至第三开关T3的漏极。第二电容C2具有一第一端以及一第二端,该第二电容C2的第一端电性连接至第一电容Cl的第二端和第二开关T2的源极,该第二电容C2的第二端用以接收该第二开关信号S2。有机发光二极管OLED的阳极电性连接至第六开关T6的漏极,其阴极电性连接至一第二电压0VSS,该第二电压OVSS小于第一电压OVDD。
在一具体实施例中,第一开关Tl至第六开关T6均为一薄膜晶体管。
在一具体实施例中,第一开关信号S1、第二开关信号S2以及第三开关信号EM的组合依次对应于一数据保持期间P1、一复位期间P2、一电压补偿期间P3以及一点亮期间P4。也就是说,本发明的像素补偿电路的运作可划分为若干个循环周期,每一循环周期首先执行数据保持操作,然后再进行复位操作,接着对薄膜晶体管的门限阈值电压进行补偿,最后再点亮有机发光二极管。
图3a示出图2的像素补偿电路在数据保持期间的各开关的工作状态示意图,图3b示出图3a的像素补偿电路的关键信号的时序示意图。
参照图3a和图3b,在数据保持期间Pl内,第一开关信号SI和第二开关信号S2均为低电平,第三开关信号EM为高电平。此时,第五开关T5和第六开关T6处于关断状态。而第一开关Tl在第一开关信号SI的作用下处于打开状态,第一开关Tl的漏极电位为数据电压Vdata,第四开关T4的栅极电位为一悬浮状态(floating)。
图4a示出图2的像素补偿电路在复位期间的各开关的工作状态示意图,图4b为图4a的像素补偿电路的关键信号的时序示意图。
参照图4a和图4b,在复位期间P2内,第一开关信号SI为低电平,第二开关信号S2从低电平跳变为高电平,第三开关信号EM为高电平。此时,第五开关T5和第六开关T6处于关断状态,第四开关T3也处于关断状态。而第一开关Tl在第一开关信号SI的作用下处于打开状态,第一开关Tl的漏极电位为数据电压Vdata,而第四开关T4的栅极电位Vg可满足关系式:
权利要求
1.一种用于主动式矩阵有机发光二极管(AMOLED, Active Matrix Organic LightEmitting Diode)显示器的像素补偿电路,其特征在于,所述像素补偿电路包括: 一第一开关,具有一第一端、一第二端以及一第三端,其第一端用以接收一数据电压,其第二端用以接收一第一开关信号; 一第二开关,具有一第一端、一第二端以及一第三端,其第二端用以接收所述第一开关信号; 一第三开关,具有一第一端、一第二端以及一第三端,其第二端和第三端均电性连接至一第一电压; 一第四开关,具有一第一端、一第二端及一第三端,其第一端电性连接至所述第三开关的第二端,其第二端电性连接至所述第三开关的第一端,其第三端电性连接至所述第二开关的第三端; 一第五开关,具有一第一端、一第二端以及一第三端,其第一端用以接收一参考电压,其第二端用以接收一第三开关信号,其第三端电性连接至所述第一开关的第三端; 一第六开关,具有一第一端、一第二端以及一第三端,其第二端用以接收所述第三开关信号,其第三端电性连接至所述第二开关的第三端; 一第一电容,具有一第一端以及一第二端,其第一端电性连接至所述第一开关的第三端,其第二端电性连接至所述第三开关的第一端; 一第二电容,具有一第一端以及一第二端,其第一端电性连接至所述第一电容的第二端和所述第二开关的第一端,其第二端用以接收一第二开关信号;以及 一有机发光二极管(OLED, Organic Light Emitting Diode),具有一第一端及一第二端,其第一端电性连接至所述第六开关的第一端,其第二端电性连接至一第二电压,其中,所述第二电压小于所述第一电压。
2.根据权利要求1所述的像素补偿电路,其特征在于,所述第一开关至所述第六开关均为一薄膜晶体管。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一开关信号、所述第二开关信号以及所述第三开关信号的组合依次对应于一数据保持期间、一复位期间、一电压补偿期间以及一点亮期间。
4.根据权利要求3所述的像素补偿电路,其特征在于,在所述数据保持期间内,所述第一开关信号和所述第二开关信号均为低电平,所述第三开关信号为高电平。
5.根据权利要求4所述的像`素补偿电路,其特征在于,在所述复位期间内,所述第一开关信号为低电平,所述第二开关信号从低电平跳变为高电平,所述第三开关信号为高电平。
6.根据权利要求5所述的像素补偿电路,其特征在于,在所述电压补偿期间,所述第一开关信号为低电平,所述第二开关信号从高电平跳变为低电平,所述第三开关信号为高电平。
7.根据权利要求6所述的像素补偿电路,其特征在于,在所述点亮期间,所述第一开关信号为高电平,所述第二开关信号为低电平,所述第三开关信号为低电平。
8.根据权利要求3所述的像素补偿电路,其特征在于,在所述复位期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD+ I Vth I其中,OVDD表示所述第一电压,Vth表示所述薄膜晶体管的门限电压阈值。
9.根据权利要求3所述的像素补偿电路,其特征在于,在所述电压补偿期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD-1 Vth I 其中,OVDD表示所述第一电压,Vth表示所述薄膜晶体管的门限电压阈值。
10.根据权利要求3所述的像素补偿电路,其特征在于,在所述点亮期间,所述第四开关的第二端的电压Vg满足关系式:Vg=OVDD-1 Vth I +Vref-Vdata 其中,OVDD表示所述第一电压,Vth表示所述薄膜晶体管的门限电压阈值,VMf表示所述参考电压,Vdata 表示所述数据电压。
全文摘要
本发明提供了一种像素补偿电路,包括第一开关,其第一端接收一数据电压,其第二端接收第一开关信号;第二开关,其第二端接收该第一开关信号;第三开关,其第二端和第三端均连接至第一电压;第四开关;第五开关,其第一端接收一参考电压,其第二端接收第三开关信号;第六开关,其第二端接收该第三开关信号;第一电容;第二电容,其第一端连接至第一电容的第二端,其第二端接收第二开关信号;以及有机发光二极管,其第一端连接至第六开关的第一端,其第二端连接至第二电压。相比于现有技术,本发明对开关的门限阈值电压在点亮期间前进行补偿,消除该阈值电压对OLED电流的影响,使得像素中的OLED能够维持稳定的电流输出。
文档编号G09G3/32GK103150991SQ20131008064
公开日2013年6月12日 申请日期2013年3月14日 优先权日2013年3月14日
发明者郑士嵩 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1