驱动电路及使用该驱动电路的显示装置制造方法

文档序号:2539180阅读:179来源:国知局
驱动电路及使用该驱动电路的显示装置制造方法
【专利摘要】本发明提供一种驱动电路及使用该驱动电路的显示装置。在本发明的一态样中,驱动电路具有印刷电路板PCB、发射机、第一传输线及第二传输线及多个源极驱动器。发射机配置在PCB上,用于提供输入信号。第一传输线及第二传输线配置在PCB上且电耦接至发射机,用于传输输入信号。多个源极驱动器形成于配置在PCB与显示面板之间的薄膜倒装芯片架构中。输入信号为经编码的信号,此经编码的信号包括第一伽马参考电压控制信号、第二伽马参考电压控制信号以及图像数据。第一伽马参考电压及第二伽马参考电压通过电力线通信技术分别经由第一传输线及第二传输线传输。该驱动电路使用伽马电压、图像数据及控制信号的差分传输来完成。本发明解决了薄膜的导热问题。
【专利说明】驱动电路及使用该驱动电路的显示装置【技术领域】
[0001]本发明大体而言涉及显示装置,且尤其涉及在伽马电压传输路径中使用电力线通信(power line communication;PLC)技术来传输伽马电压、图像数据及控制信号的驱动电路,以及涉及使用该驱动电路的显示装置。
【背景技术】
[0002]显示装置的源极驱动器的常见架构为玻璃倒装芯片(chip-on-glass;C0G)架构或薄膜倒装芯片(chip-on-film;C0F)架构。前者应用倒装芯片接合(flipchip bonding)技术,将源极驱动器集成电路(integrated circuits; IC)直接地配置于玻璃基板上,而后者应用倒装芯片接合技术,将源极驱动器IC及主动组件直接地配置至可挠性印刷电路板(printed circuit board;PCB) /薄膜上,该可挠性印刷电路板/薄膜又连接至基板。
[0003]与COF架构相比,COG架构的线路配置于玻璃基板上,以借此减少PCB中的组装面积。因此,COG架构具有成本低收效大的优点且COG架构通常实施于小尺寸的显示面板中。然而,在COG架构中,信号较容易在传输通道中反射,从而导致较差的信号品质。此外,重新加工可能会对显示面板造成损坏。更进一步地,IC可能会在高温下变形。
[0004]对于COF架构而言,在信号传输期间的信号反射相对较小,且更进一步地,所传输的信号具有较好品质。此外,可以避免归因于接合缺陷的显示面板损坏。COF架构更加适合于大尺寸及高解析度的显示器。然而,因为需要将大量电线放置于PCB上,所以在PCB中需要相对大的组装面积。COF架构的线路和/或薄膜亦可产生噪声及造成散热问题。
[0005]因此,在本领域中存在一种用于解决上述不足及缺陷的迄今未解决的需求。
【发明内容】

[0006]为了克服现有技术的缺陷,在一态样中,本发明涉及用于驱动具有显示面板的显示装置的驱动电路。在一实施例中,驱动电路具有印刷电路板(printed circuitboard;PCB)、发射机、第一传输线及第二传输线及多个源极驱动器。发射机配置在PCB上,用于提供输入信号,该输入信号包含第一伽马参考电压VHigh及第二伽马参考电压VLow、控制信号及图像数据。第一传输线及第二传输线配置在PCB上且电耦接至发射机,用于传输输入信号,其中第一伽马参考电压及第二伽马参考电压分别经由第一传输线及第二传输线传输。多个源极驱动器以薄膜倒装芯片(COF)架构形成于PCB与显示面板之间。
[0007]每一源极驱动器包含第一 H1-z组件及第二 H1-z组件、第一低通滤波器及第二低通滤波器、多个电阻器、接收机及核心电路。第一 H1-z组件及第二 H1-z组件分别电耦接至第一传输线及第二传输线,用于防止输入信号的电压下降。第一低通滤波器及第二低通滤波器分别电耦接至第一 H1-z组件及第二 H1-z组件,用于移除输入信号的高频分量且输出第一伽马参考电压及第二伽马参考电压。多个电阻器串联地电耦接在第一低通滤波器与第二低通滤波器之间,用于产生多个伽马电压。接收机具有分别电耦接至第一传输线及第二传输线的第一输入及第二输入,用于移除输入信号的直流分量且输出图像数据及控制信号。核心电路电耦接至多个电阻器及接收机,用于产生回应图像数据的灰阶电压,以便驱动显示面板的相应数据线。
[0008]在一实施例中,第一伽马参考电压及第二伽马参考电压通过电力线通信技术传输至第一传输线及第二传输线。
[0009]在一实施例中,图像数据及控制信号经由发射机的高通滤波器传输至第一传输线及第二传输线。
[0010]在一实施例中,每一源极驱动器还包括一对电容器、端子电源电压Vterm及一个或多个电阻器。一对电容器中,每一电容器电耦接在各别的传输线及接收机的各别的输入之间,用于移除输入信号的直流分量且通过输入信号的交流分量。一个或多个电阻器电耦接在端子电源电压Vterm与接收机的第一输入及第二输入之间,用于设定电容器的接收机侧上的电压。
[0011 ] 在一实施例中,每一源极驱动器还包含预充电电路,预充电电路用于当应用于数据线的图像数据的最高有效位元(most significant bit;MSB)及应用于前一数据线的图像数据的最高有效位元自一状态变化至另一状态时,开始预充电至数据线并持续一预充电周期。
[0012]在一实施例中,通过多个电阻器提供内电压VHl及VLl,及通过内电压VHl及VLl供应预充电的电力。
[0013]在一实施例中,电压VHl及电压VLl设计用以分别满足以下关系:
[0014](l/2)*VHigh〈VHl〈VHigh,且
[0015]VLigh〈VLl〈(l/2)*VHigh。
[0016]在一实施例中,VHl=(3/4)*VHigh且 VLl=(l/4)*VHigh。
[0017]在一实施例中,预充电周期实质上与控制信号STB的高z时间重合。
[0018]在一实施例中,当至数据线的通道输出具有正极性时,数据线在控制信号STB的高z时间以VHl预充电;且当至数据线的通道输出具有负极性时,数据线在控制信号STB的高z时间以VLl预充电。
[0019]在另一态样中,本发明涉及用于驱动具有显示面板的显示装置的驱动电路。在一实施例中,驱动电路包含PCB、发射机、第一传输线及第二传输线及多个源极驱动器。发射机配置在PCB上,用于提供输入信号,输入信号包含第一伽马参考电压及控制信号。第一传输线及第二传输线配置在PCB上且电耦接至发射机,用于传输输入信号,其中第一伽马参考电压经由第一传输线传输,且其中第二传输线经电耦接至接地。多个源极驱动器以COF架构形成于PCB与显示面板之间。
[0020]每一源极驱动器具有第一 H1-z组件及第二 H1-z组件、多个电阻器、比较器及核心电路。第一 H1-z组件及第二 H1-z组件分别电耦接至第一传输线及第二传输线,用于防止输入信号的电压下降,且输出第一伽马参考电压及第二伽马参考电压。多个电阻器串联地电耦接在第一低通滤波器与第二低通滤波器之间,用于产生多个伽马电压。比较器具有分别电稱接至第一传输线及参考电压Vref的第一输入及第二输入,用于输出控制信号。核心电路电耦接于多个电阻器与比较器之间,以产生用于驱动显示面板的相应数据线的灰阶电压。
[0021 ] 在一实施例中,第一伽马参考电压及第二伽马参考电压通过电力线通信技术传输至第一传输线及第二传输线。
[0022]在一实施例中,在外部提供参考电压Vref。
[0023]在一实施例中,每一源极驱动器还包含预充电电路,预充电电路用于当应用于数据线的图像数据的MSB及应用于前一数据线的图像数据的MSB自一状态变化至另一状态时,开始预充电至数据线并持续一预充电周期。
[0024]在一实施例中,通过多个电阻器提供内电压VHl及VLl,及通过内电压VHl及VLl供应预充电的电力。
[0025]在一实施例中,电压VHl及电压VLl设计用以分别满足以下关系:
[0026](l/2)*VHigh〈VHl〈VHigh,且
[0027]VLigh〈VLl〈(l/2)*VHigh。
[0028]在一实施例中,VHl=(3/4)*VHigh且 VLl=(l/4)*VHigh。
[0029]在一实施例中,预充电周期实质上与控制信号STB的高z时间重合。
[0030]在一实施例中,当至数据线的通道输出具有正极性时,数据线在控制信号STB的高z时间以VHl预充电;且当至数据线的通道输出具有负极性时,数据线在控制信号STB的高z时间以VLl预充电。
[0031]在另一态样中,本发明涉及一种方法,此方法用于驱动具有以COF架构形成的多个源极驱动器的显示装置。在一实施例中,此方法包括以下步骤:产生具有高电位供应及低电位供应的第一参考伽马电压VHigh及第二参考伽马电压VLow,其中VHigh及VLow分别对应于最高灰阶电压及最低灰阶电源电压;通过电力线通信技术将伽马电压、图像数据及控制信号经由第一传输线及第二传输线传输至多个源极驱动器;通过嵌入于每一源极驱动器中的运算放大器(operational-amplifiers;OP)维持伽马电压的电位电平,以便防止伽马电压下降;选择由多个电阻器提供的伽马电压,多个电阻器串联连接在最高灰阶电压与最低灰阶电源电压之间;由每一源极驱动器的伽马开关移除伽马安培偏移电压;通过半电压技术预充电数据线,以便防止通过COF源极驱动器产生的热噪声;且产生灰阶电压至通道,此通道从每一源极驱动器的核心电路输出至显示装置的显示面板。
[0032]在一实施例中,选择伽马电压的步骤使用多个伽马电压选择器执行。
[0033]在一实施例中,当应用于数据线的图像数据的MSB及应用于前一数据线的图像数据的MSB自一状态变化至另一状态时,开始预充电数据线并持续一预充电周期。
[0034]在一实施例中,预充电周期实质上与控制信号STB的高z时间重合。
[0035]在一实施例中,当至数据线的通道输出具有正极性时,数据线在控制信号STB的高z时间以VHl预充电;且当至数据线的通道输出具有负极性时,数据线在控制信号STB的高z时间以VLl预充电。
[0036]在一实施例中,通过多个电阻器提供内电压VHl及VLl,及通过内电压VHl及VLl供应预充电的电力。
[0037]在一实施例中,电压VHl及电压VLl设计用以分别满足以下关系:
[0038](l/2)*VHigh〈VHl〈VHigh,且
[0039]VLigh〈VLl〈(l/2)*VHigh。
[0040]在一实施例中,VHl=(3/4)*VHigh且 VLl=(l/4)*VHigh。
[0041]本发明解决了归因于COF架构中薄膜的高温导致的薄膜的导热问题。[0042]结合以下附图及实施例的说明可更进一步了解本发明的态样,但实施例中的变化及修改可以在不背离本发明的新颖概念的精神及范畴的情况下实现。
【专利附图】

【附图说明】
[0043]附图示出本发明的一个或多个实施例且与书面描述一起用于解释本发明的原理。在可能的情况下,附图中使用相同元件符号来表示一实施例中的相同或类似元件。
[0044]图1是根据本发明一实施例绘示利用电力线通信(power linecommunication;PLC)技术来传输图像(红绿蓝(red green blue; RGB))数据、伽马电压及控制信号的TX及RX架构。
[0045]图2是根据本发明一实施例绘示利用PLC技术来传输RGB数据、伽马电压及控制信号的显示装置的驱动电路的COF架构。((A)为驱动电路及(B)为源极驱动器)。
[0046]图3绘示如图1中所示的驱动电路。
[0047]图4绘示在图3中驱动电路的节点(a)、节点(b)、节点(C)及节点⑷处的信号。
[0048]图5是根据本发明另一实施例绘示利用PLC技术来传输RGB数据、伽马电压及控制信号的显示装置的驱动电路的COF架构。(㈧为驱动电路、(B)为源极驱动器、(C)为比较器及(D)为控制信号的波形)。
[0049]图6绘示图5中所示的驱动电路的输入信号及输出信号的波形。
[0050]图7是根据本发明另一实施例绘示具有预充电功能的驱动电路。
[0051]图8是根据本发明另一实施例绘示预充电信号的波形。
[0052]图9是根据本发明另一实施例绘示预充电信号的波形。
[0053]图10是根据本发明另一实施例绘示用于驱动显示装置的方法流程图;及
[0054]图11是根据本发明另一实施例绘示显示面板架构。
[0055]其中,附图标记说明如下:
[0056]100 TX 及 RX 架构
[0057]110 发射机
[0058]120 接收机
[0059]130 传输线
[0060]200 驱动电路
[0061]201 PCB
[0062]202 显示面板
[0063]210 发射机
[0064]220 源极驱动器
[0065]221 第一 H1-z 组件
[0066]222 第二 H1-z 组件
[0067]223 第一低通滤波器
[0068]224 第二低通滤波器
[0069]225 电阻器
[0070]226 接收机
[0071]226a 第一输入[0072]226b第二输入
[0073]227核心电路
[0074]231第一传输线
[0075]232第二传输线
[0076]500驱动电路
[0077]502显示面板
[0078]510发射机
[0079]520源极驱动器
[0080]521第一 H1-z 组件
[0081]522第二 H1-z 组件
[0082]525电阻器
[0083]526比较器
[0084]526a第一输入
[0085]526b第二输入
[0086]527核心电路
[0087]531第一传输线
[0088]532第二传输线
[0089]700驱动电路
[0090]720源极驱动器
[0091]725伽马电阻器串
[0092]750预充电电路
[0093]751开关
[0094]752开关
[0095]760开关组
[0096]1010步骤
[0097]1020步骤
[0098]1030步骤
[0099]1040步骤
[0100]1050步骤
[0101]1060步骤
[0102]1070步骤
[0103]1100显示面板架构
[0104]1101PCB
[0105]1102显示面板
[0106]1103源极驱动器
[0107]1104第一传输线
[0108]1105第二传输线
[0109]1110伽马校正电路
[0110]1120 伽马开关[0111]1130 伽马 OP
[0112]1140 源极驱动器电路
【具体实施方式】
[0113]现将参照附图在下文中更充分地描述本发明,在附图中绘示本发明的示例性实施例。然而,本发明可以许多不同形式实施,且不应将本发明理解为限于本文阐述的实施例。取而代之的是,本发明提供实施例以详尽且完整地揭示本发明,且实施例充分地传达本发明的范畴给本领域普通技术人员。相同元件符号于全文中代表相同元件。
[0114]本发明中使用的术语大体于此技术中具有通常意义,且在特定上下文中使用每一术语。在下文中或在本发明的其他位置论述用以描述本发明的特定术语,以向实践者提供关于本发明的描述的额外指导。为了方便起见,可以强调特定术语,例如使用斜体和/或引号。强调术语的使用不影响术语的范畴及意义;无论是否强调术语,该术语的范畴及意义在相同上下文中皆相同。将了解的相同事物可以多于一种方式叙述。因此,替代文字及同义词可用于本文论述的术语中的任何一个或多个术语,并且无论术语是否在本文中详细说明或论述,不对此术语赋予任何特殊意义。提供特定术语的同义词。一个或多个同义词的叙述不排除其他同义词的使用。在本发明中任何实例包括本文论述的任何术语的实例的使用仅为说明性的,且决不限制本发明或任何示例术语的范畴及意义。同样地,本发明不限于文中各种实施例。
[0115]需了解的是,当将一元件称为在另一元件“之上”时,此元件可以直接在另一元件之上,或在此元件与另一元件之间可能存在中间元件。相反地,当一元件被称为“直接在另一元件之上”时,则不存在中间元件。如本文中所使用,术语“和/或”包括一个或多个相关联所列项目的任一组合或所有组合。
[0116]需了解的是,虽然在本文使用术语第一、第二、第三等等来描述各个元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。这些术语仅用于将一元件、组件、区域、层或部分与另一元件、组件、区域、层或部分进行区分。因此,在不偏离本发明教示的情况下,下文论述的第一元件、组件、区域、层或部分可被称为第二元件、组件、区域、层或部分。
[0117]本文使用的术语仅用于描述特定实施例,且该术语不意欲作为本发明的限制。如本文中所使用,单数形式“一(a)”、“一(an)”及“该”亦意欲包括复数形式,除非上下文另外明确地说明。需进一步理解的是,当将术语“包含(comprises)”和/或“包含(comprising) ”,或“包括(includes) ”和 / 或“包括(including) ”或“具有(has) ”和 / 或“具有(having) ”使用于本发明时,这些术语阐述所述特征、区域、整数、步骤、操作、元件,和/或组件的存在,但不排除这些所述特征、区域、整数、步骤、操作、元件,和/或组件的一个或多个其他特征、区域、整数、步骤、操作、元件、组件,和/或群组的存在或添加。
[0118]此外,可在本文中使用如“下部”或“底部”及“上部”或“顶部”的相对术语来描述如图中所示的一元件对于另一元件的关系。需理解的是,除图中所示的方向之外,相对术语意欲涵盖装置的不同方向。例如,若在附图中的一个的装置倒置,则描述为在其他元件的“下”侧的元件将定位于其他元件的“上”侧。取决于附图的特定方向,示例性术语“下部”可因此涵盖两方向“下部”及“上部”。同样地,若在附图中的一个的装置倒置,则描述为“在……下方”或“在……之下”的元件将定位于其他元件“之上”。因此,示例性术语“在……下方”或“在……之下”可涵盖两方向在上方及在下方。
[0119]除非另外有所定义,否则本文使用的所有术语(包括技术术语及科学术语)具有如本领域普通技术人员所通常理解的相同意义。需进一步理解的是,如在常用字典中定义的术语应解释为具有与术语在相关技术及本发明的上下文中的意义一致的意义,且不以理想化或过度正式的意义解释术语,除非在本文中明确定义。[0120]如本文中所使用,“约”、“大约”、“实质上”或“近似”应大体意谓在给定值或范围的20%之内,较佳在10%之内,且更较佳在5%之内。本文提出的数值是近似的,意谓若未明确叙述,则可推论出术语“约”、“大约”、“实质上”或“近似”。
[0121]结合图1至图11中的附图描述本发明的实施例。根据本发明的目的,如在本文中实施且广泛地描述,本发明一态样中涉及在伽马电压传输线(路径)中使用电力线通信(PLC)技术来传输伽马电压、图像(RGB)数据及控制信号的驱动电路,以及使用此驱动电路的显示装置。更特定言之,图像数据及控制信号通过差分或单端传输方法编码至伽马电压。经编码的图像数据、控制信号及伽马电压经由伽马电压传输线(路径)传输。因此,减少了PCB上信号传输所需的线路,且因此可减小PCB的尺寸。
[0122]参照图1,根据本发明一实施例绘示显示装置的驱动电路的TX及RX架构100,此TX及RX架构100利用PLC技术来传输图像(RGB)数据、伽马电压及控制信号。TX及RX架构100包括发射机110、接收机120及在发射机110与接收机120之间电连接的传输线(路径)130。传输线130对应于伽马电压(电力)传输路径。根据本发明,RGB (图像)数据、控制信号及伽马电压通过差分传输方法或单端传输方法中的任一个在发射机110处编码。经编码的RGB (图像)数据、控制信号及伽马电压由PLC技术经由传输线130传输。在接收机120处,将通过传输线130的RGB数据、控制信号及伽马电压的经接收且编码的信号解码,然后将此经解码的信号输出至显示装置的显示面板。
[0123]参照图2,根据本发明一实施例绘示显示面板的驱动电路的COF架构200 (图2A)以及用于驱动电路的COF架构200中的源极驱动器210 (图2B)。
[0124]驱动电路200具有印刷电路板(PCB) 201、发射机210、第一及第二传输线231及232及多个源极驱动器220。发射机210配置于PCB201上,用于提供输入信号。第一及第二传输线231及232配置于PCB201上且电耦接至发射机210,用于传输输入信号。多个源极驱动器220形成于配置在PCB201与显示面板202之间的COF架构中。输入信号为经编码信号,此信号包括第一伽马参考电压VHigh及第二伽马参考电压VLow、控制信号及图像数据。驱动电路200使用伽马电压、图像数据及控制信号的差分传输来实施。第一伽马参考电压VHigh及第二伽马参考电压VLow分别由PLC技术经由第一传输线231及第二传输线232传输。在一实施例中,图像数据及控制信号经由发射机210的高通滤波器(未图示)传输至第一传输线231及第二传输线232。
[0125]如图2B中所示,每一源极驱动器220包含第一 Hi_z组件221及第二 Hi_z组件222、第一低通滤波器223及第二低通滤波器224、多个电阻器225、接收机226及核心电路227。第一 H1-z组件221及第二 Hi_z组件222分别电耦接至第一传输线231及第二传输线232。第一低通滤波器223及第二低通滤波器224分别电耦接至第一 Hi_z组件221及第二一 H1-z组件222。多个电阻器225串联地电耦接于第一低通滤波器223与第二低通滤波器224之间。接收机226具有分别电稱接至第一传输线231及第二传输线232的第一输入226a及第二输入226b。核心电路227电耦接至多个电阻器225及接收机226。
[0126]伽马参考电压VHigh及VLow经由嵌入的第一 H1-ζ组件221及第二 H1-ζ组件222传输至每一源极驱动器220,嵌入的第一 H1-z组件221及第二 H1-z组件222用于防止因为伽马电压传输路径之间的长度差异而导致的输入信号的电压下降,以便防止Mura现象发生。一般而言,传输路径的设计尽可能地短。第一低通滤波器223及第二低通滤波器224用于移除输入信号的高频分量以便提供伽马电压的第一参考电压及第二参考电压。例如,在一实施例中,对于200Hz及16V的输入信号,在通过低通滤波器(low pass filter;LPF)的后的输出为约15.8V ;而对于200kHz及16V的输入信号,在通过LPF的后的输出为约126mV。大量地过滤出高频信号。多个电阻器225用于产生多个伽马电压。接收机226用于移除输入信号的直流分量且输出图像数据及控制信号。核心电路227用于产生回应图像数据灰阶电压,以便驱动显示面板202的相应数据线。
[0127]此外,每一源极驱动器220还包括一对电容器Ce、端子电源电压Vterm及一个或多个电阻器R0。一对电容器Ce中,每一电容器Ce电耦接在各别的传输线231 (232)及接收机226的各别的输入226a(226b)之间,用于移除输入信号的直流分量且通过输入信号的交流分量。一个或多个电阻器RO电稱接在端子电源电压Vterm与接收机226的第一输入226a及第二输入226b之间,用于设定电容器Ce的接收机侧上的电压。在RX移除信号的直流分量的前耦接电容器Ce,同时通过交流电压摆幅。RX的前耦接电阻器RO及端子电源电压Vterm,此表示用以设定在交流耦合电容器Ce的接收机侧上的电压的偏压结构。此耦合电容器Ce防止直流电流自端子电源电压Vterm流动通过CML驱动器。可通过端子电源电压Vterm调整共用模式电压。
[0128]图3绘示如图1中所示的驱动电路。图4绘示在图3中驱动电路的节点(a)、节点(b)、节点(C)及节点⑷处的信号输出。很明显地,在节点(C)处的信号输出对应于RGB数据及控制信号,而在节点(d)处的信号输出为直流伽马参考电压。
[0129]参照图5,根据本发明另一实施例绘示驱动电路500,用于驱动具有显示面板的显示装置。驱动电路500包括PCB501、发射机510、第一传输线531及第二传输线532及多个源极驱动器520。发射机510配置于PCB501上,用于提供输入信号。第一传输线531及第二传输线532配置于PCB501上且电稱接至发射机510,用于传输输入信号。多个源极驱动器520形成于在PCB501与显示面板502之间的COF架构中。在本发明的一实施例中,将第一伽马参考电压VHigh及控制信号于发射机510处编码。第一伽马参考电压VHigh经由第一传输线531传输。此外,第二传输线532经电耦接至接地。因此,第二伽马参考电压VLow为接地电压,或零。驱动电路500相当于单端控制信号传输。
[0130]如图5B中所示,每一源极驱动器520具有第一 Hi_z组件521及第二 Hi_z组件522、多个电阻器525、比较器526及核心电路527。第一及第二 H1-ζ组件521及522分别电率禹接至第一传输线531及第二传输线532,用于防止输入信号的电压下降,且输出第一伽马参考电压及第二伽马参考电压。多个电阻器525串联地电耦接在第一低通滤波器521与第二低通滤波器522之间,用于产生多个伽马电压。比较器526具有分别电耦接至第一传输线531及参考电压Vref的第一输入526a及第二输入526b,用于输出控制信号。核心电路527电耦接于多个电阻器525与比较器之间,以产生用于驱动显示面板的相应数据线的灰阶电压。第一 H1-z组件521及第二 H1-z组件522可嵌入于驱动器IC中且用于防止伽马参考电压下降。图5C及图分别绘示比较器526的电路图及此比较器的输出信号的波形。在此示例性实施例中,需要在外部或在内部提供一参考电压Vref,此参考电压Vref用作比较器526的参考。在操作中,比较器526将来自经编码的伽马参考电压及控制信号的控制信号解码,且随后将该经解码的控制信号传输至核心电路527。
[0131]图6绘示图5中所示的驱动电路的输入信号(如图像数据、伽马参考电压、控制信号(STB))及通道输出信号的波形。
[0132]此外,如图7所示,根据本发明,驱动电路700亦具有MSB预充电功能/电路750。在一实施例中,MSB预充电电路750用于当应用于数据线(例如C2n+2)的图像数据的MSB以及应用于前一数据线(例如C2n+1)的图像数据的MSB自一状态变化至另一状态(亦即,自“O”至“1”,或自“I”至“O”)时,开始预充电至数据线并持续一预充电周期T。预充电周期T实质上与控制信号STB的高z时间重合。
[0133]通过源极驱动器720的伽马电阻器串725提供内电压VHl及VLl,及通过内电压VHl及VLl供应预充电的电力。电压VHl及电压VLl设计用以分别满足以下关系:
[0134](l/2)*VHigh〈VHl〈VHigh,且
[0135]VLigh〈VLl〈(l/2)*VHigh。
[0136]较佳地,VHl=(3/4)*VHigh且 VLl=(l/4)*VHigh。
[0137]在一实施例中,当至数据线的通道输出具有正极性时,数据线在控制信号STB的高z时间以VHl预充电;且当至数据线的通道输出具有负极性时,数据线在控制信号STB的高z时间以VLl预充电。如图7所示,通过预充电电路750的开关751及开关752控制预充电。通道输出的极性大体通过开关组760控制。
[0138]图8及图9绘示预充电信号的波形。当MSB反相时,则对下降N-clk宽度的STB进行预充电,且随后输出数据波形。当MSB不反向时,则以N-clk宽度(通过PCE设定)扩大STB脉冲,且在STB下降时输出数据波形。
[0139]根据本发明,源极驱动器的通道输出的电压电平通过使用预充电机构及通过用于分压伽马电压的内部电阻器串提供的两个电源VHl及VLl,预充电至电压VHl及电压VLl,从而降低源极驱动器IC的功率消耗及操作温度,如此解决了归因于COF架构中薄膜的高温导致的薄膜的导热问题。
[0140]表I列出在有或者无对H-条纹、子方格及一点图案预充电的情况下的COF驱动器的温度(V )的试验结果。下表清楚地显示,在预充电的情况下,对于1.47μ S的预充电周期,温度下降的幅度大约在39.7°C至42.5°C之间;且对于0.47 μ s的预充电周期,温度下降的幅度约在20.2°C至24.7°C之间。
[0141]表1:预充电效应的温度(°C )。
[0142]
【权利要求】
1.一种驱动电路,用于驱动具有一显示面板的一显示装置,该驱动电路包含: (a)一印刷电路板PCB ; (b)一发射机,配置在该PCB上,用于提供一输入信号,该输入信号包含第一伽马参考电压VHigh及第二伽马参考电压VLow ; (c)第一传输线及第二传输线,配置在该PCB上且电稱接至该发射机,用于传输该输入信号,其中该第一伽马参考电压及该第二伽马参考电压分别经由该第一传输线及该第二传输线传输;以及 (d)多个源极驱动器,以一薄膜倒装芯片COF架构形成于该PCB与该显示面板之间,其中每一源极驱动器包含: 第一 H1-z组件及第二 H1-z组件,分别电耦接至该第一传输线及该第二传输线,用于防止该输入信号的电压下降。
2.如权利要求1所述的驱动电路,其中该输入信号还包含控制信号及图像数据。
3.如权利要求2所述的驱动电路,其中该图像数据及所述多个控制信号经由该发射机的一高通滤波器传输至该第一传输线及该第二传输线。
4.如权利要求2所述的驱动电路,其中每一源极驱动器还包含: 第一低通滤波器及第二低通滤波器,分别电耦接至该第一 H1-z组件及该第二 H1-z组件,用于移除该输入信号的高频分量且输出该第一伽马参考电压及该第二伽马参考电压; 多个电阻器,串联地电耦接在该第一低通滤波器与该第二低通滤波器之间,用于产生多个伽马电压; 一接收机,具有分别电耦接至该第一传输线及该第二传输线的第一输入及第二输入,用于移除该输入信号的直流分量且输出该图像数据及所述多个控制信号;以及 核心电路,电耦接至该多个电阻器及该接收机,用于产生回应该图像数据的灰阶电压,以便驱动该显示面板的相应数据线。
5.如权利要求4所述的驱动电路,其中每一源极驱动器还包含: (a)—对电容器,每一电容器电稱接在一各别的传输线及该接收机的一各别的输入之间,用于移除该输入信号的直流分量且通过该输入信号的交流分量; (b)一端子电源电压;以及 (C) 一个或多个电阻器,电耦接在该端子电源电压与该接收机的该第一输入及该第二输入之间,用于在该对电容器的接收机侧上设定一电压。
6.如权利要求5所述的驱动电路,其中每一源极驱动器还包含一预充电电路,该预充电电路用于当应用于一数据线的图像数据的最高有效位元及应用于前一数据线的图像数据的最高有效位元自一状态变化至另一状态时,开始预充电至所述多个数据线并持续一预充电周期。
7.如权利要求6所述的驱动电路,其中通过多个电阻器提供该内电压VHl及VL1,通过内电压VHl及VLl供应该预充电的电力。
8.如权利要求7所述的驱动电路,其中该电压VHl及VLl设计用以分别满足以下关系:
(1/2)*VHigh〈VHl〈VHigh,且
VLigh〈VLl〈(l/2)*VHigh。
9.如权利要求8所述的驱动电路,其中VHl=(3/4)*VHigh且VLl=(l/4)*VHigh。
10.如权利要求6所述的驱动电路,其中该预充电周期实质上与该控制信号STB的一高z时间重合。
11.如权利要求10所述的驱动电路,其中当至一数据线的一通道输出具有一正极性时,该数据线在该控制信号STB的该高z时间以VHl预充电;且当至一数据线的一通道输出具有一负极性时,该数据线在该控制信号STB的该高z时间以VLl预充电。
12.—种驱动电路,用于驱动具有一显示面板的一显示装置,该驱动电路包含: (a)一印刷电路板PCB ; (b)一发射机,配置在该PCB上,用于提供一输入信号,该输入信号包含一第一伽马参考电压; (c)第一传输线及第二传输线,配置在该PCB上且电稱接至该发射机,用于传输该输入信号;其中该第一伽马参考电压经由该第一传输线传输;以及 (d)多个源极驱动器,以一薄膜倒装芯片COF架构形成于该PCB与该显示面板之间,其中每一源极驱动器包含: 第一 H1-z组件及第二 H1-z组件,分别电耦接至该第一传输线及该第二传输线,用于防止该输入信号的电压下降,且输出该第一伽马参考电压及该第二伽马参考电压。
13.如权利要求12所述的驱动电路,其中该输入信号还包含控制信号。
14.如权利要求12所述的驱动电路,其中该第二传输线电耦接至接地。
15.如权利要求14所述的驱动电路,其中该第一伽马参考电压及该第二伽马参考电压通过该电力线通信技术传输至该第一传输线及该第二传输线。
16.如权利要求13所述的驱动电路,其中每一源极驱动器还包含: 多个电阻器,串联地电耦接在该第一低通滤波器与该第二低通滤波器之间,用于产生多个伽马电压; 一比较器,具有分别电稱接至该第一传输线及一参考电压的第一输入及第二输入,用于输出所述多个控制信号;以及 核心电路,电耦接于该多个电阻器与该比较器之间,用于产生灰阶电压,以便驱动该显示面板的相应数据线。
17.如权利要求16所述的驱动电路,其中每一源极驱动器还包含一预充电电路,该预充电电路用于当应用于一数据线的图像数据的最高有效位元及应用于前一数据线的图像数据的最高有效位元自一状态变化至另一状态时,开始预充电至所述多个数据线的并持续一预充电周期。
18.如权利要求17所述的驱动电路,其中通过多个电阻器提供该内电压VHl及VL1,通过内电压VHl及VLl供应该预充电的电力。
19.如权利要求18所述的驱动电路,其中该电压VHl及VLl设计用以分别满足以下关系:
(1/2)*VHigh〈VHl〈VHigh,且
VLigh〈VLl〈(l/2)*VHigh。
20.如权利要求18所述的驱动电路,其中VHl=(3/4) *VHigh且VLl= (1/4) *VHigh。
21.如权利要求16所述的驱动电路,其中该预充电周期实质上与该控制信号STB的一高z时间重合。
22.如权利要求21所述的驱动电路,其中当至一数据线的一通道输出具有一正极性时,该数据线在该控制信号STB的该高z时间以VHl预充电;且当至一数据线的一通道输出具有一负极性时,该数据线在该控制信号STB的该高z时间以VLl预充电。
23.一种方法,用于驱动具有以一薄膜倒装芯片架构形成的多个源极驱动器的一显示装置,该方法包含: (a)产生具有高电位及低电位供应的第一参考伽马电压VHigh及第二参考伽马电压VLow,其中VHigh及VLow分别对应于最高灰阶电压及最低灰阶电源电压; (b)通过电力线通信技术经由第一传输线及第二传输线传输所述多个伽马电压至该多个源极驱动器; (c)通过嵌入于每一源极驱动器中的运算放大器维持所述多个伽马电压的电位电平,以便防止伽马电压下降; (d)选择通过在一最高灰阶电压与一最低灰阶电源电压之间串联连接的多个电阻器提供的伽马电压;以及 (e)通过每一源极驱动器的伽马开关移除伽马安培偏移电压。
24.如权利要求23所述的方法,还包含:通过该电力线通信技术经由第一传输线及第二传输线传输图像数据及控制信号至该多个源极驱动器。
25.如权利要求24所述的方法,还包含: (a)通过半电压技术预充电所述多个数据线,以便防止通过所述多个COF源极驱动器产生的热噪声;以及. (b)产生灰阶电压至通道,该通道从每一源极驱动器的核心电路输出至该显示装置的一显不面板。
26.如权利要求23所述的方法,其中选择伽马电压的步骤使用多个伽马电压选择器执行。
27.如权利要求23所述的方法,其中当应用于一数据线的图像数据的最高有效位元及应用于前一数据线的图像数据的最高有效位元自一状态变化至另一状态时,开始预充电至所述多个数据线并持续一预充电周期。
28.如权利要求27所述的方法,其中该预充电周期实质上与该控制信号STB的一高z时间重合。
29.如权利要求28所述的方法,其中当至一数据线的一通道输出具有一正极性时,该数据线在该控制信号STB的该高z时间以VHl预充电;且当至一数据线的一通道输出具有一负极性时,该数据线在该控制信号STB的该高z时间以VLl预充电。
30.如权利要求29所述的方法,其中通过多个电阻器提供该内电压VHl及VL1,通过内电压VHl及VLl供应该预充电的电力。
31.如权利要求30所述的方法,其中该等电压VHl及VLl设计用以分别满足以下关系:
(1/2)*VHigh〈VHl〈VHigh,且
VLigh〈VLl〈(l/2)*VHigh。
32.如权利要求31所述的方法,其中VHl=(3/4) *VHigh且VLl= (1/4) *VHigh。
【文档编号】G09G3/20GK103474019SQ201310430731
【公开日】2013年12月25日 申请日期:2013年9月18日 优先权日:2013年2月18日
【发明者】王宏祺, 黄文江, 吴孟儒, 张荣原, 锺竣帆 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1