一种除去绿同步中同步头的装置及方法

文档序号:2548876阅读:159来源:国知局
一种除去绿同步中同步头的装置及方法
【专利摘要】本发明涉及视频显示领域,尤其涉及一种除去绿同步中同步头的装置及方法,包括信号输入模块、差分比例运算电路模块、信号输出模块;所述信号输入模块、差分比例运算电路模块与信号输出模块依次电连接;所述信号输入模块,用于输入含有绿同步信号的VGA信号和参考信号;所述差分比例运算电路模块,用于将信号输入模块输入的含有绿同步信号的VGA信号与参考信号进行相减;所述信号输出模块,用于相减后的结果进行输出;通过差分比例运算电路模块将输入的含有绿同步信号的VGA信号与参考信号进行相减,除去绿同步中的同步头,实现绿信号与行信号、场信号分离,可以不用担心VGA显示器是否支持绿同步,以避免带来显示异常等问题。
【专利说明】一种除去绿同步中同步头的装置及方法

【技术领域】
[0001] 本发明涉及视频显示领域,尤其涉及一种除去绿同步中同步头的装置及方法。

【背景技术】
[0002] 随着视频显示的不断发展,VGA在视频显示领域中得到广泛应用,其基本包含五根 信号红、绿、蓝、行和场。在针对不同应用设计时,行和场会被其他信号占用或是CPU本身就 没有这两个信号,从而导致VGA输出只能是绿同步模式,也就是说行和场叠加在了绿通道 里面,VGA输出只要红、绿同步、蓝三根信号即可。
[0003] 目前VGA输出绿同步模式存在不足,不足之处在于必须配有支持绿同步的VGA显 示器,若信号接入至不支持绿同步的VGA显示器,VGA显示器无法正常显示,会有显示异常 等现象;
[0004] 因此,需要一种除去绿同步中同步头的装置及方法,实现绿与行、场分离,可以不 用再担心VGA显示器是否支持绿同步,以避免带来显示异常等问题。


【发明内容】

[0005] 本发明所要解决的技术问题是:提供一种除去绿同步中同步头的装置及方法,用 于除去含有绿同步信号的VGA信号中的同步头,实现绿信号与行信号、场信号分离。
[0006] 为了解决上述技术问题,本发明采用的技术方案为:
[0007] -种除去绿同步中同步头的装置,包括信号输入模块、差分比例运算电路模块、信 号输出模块;
[0008] 所述信号输入模块、差分比例运算电路模块与信号输出模块依次电连接;
[0009] 所述信号输入模块,用于输入含有绿同步信号的VGA信号和参考信号;
[0010] 所述差分比例运算电路模块,用于将信号输入模块输入的含有绿同步信号的VGA 信号与参考信号进行相减;
[0011] 所述信号输出模块,用于相减后的结果进行输出。
[0012] 为解决上述技术问题,本发明采用的另一种技术方案:
[0013] 一种除去绿同步中同步头的方法,包括以下步骤:
[0014] 预设一参考信号;
[0015] 将含有绿同步信号的VGA信号与参考信号输入至差分比例运算电路进行相减;
[0016] 相减后的结果进行输出。
[0017] 本发明的有益效果在于:通过所述信号输入模块、差分比例运算电路模块与信号 输出模块依次电连接,将含有绿同步信号的VGA信号和参考信号输入信号输入模块,再通 过将输入的含有绿同步信号的VGA信号与参考信号输入至差分比例运算电路进行相减,除 去含有绿同步信号的VGA信号中的同步头,实现绿信号与行信号、场信号分离,可以不用再 担心VGA显示器是否支持绿同步,以避免带来显示异常等问题。

【专利附图】

【附图说明】
[0018] 图1为本发明实施例中一种除去绿同步中同步头的装置结构框图;
[0019] 图2为本发明实施例中一种除去绿同步中同步头的方法步骤图;
[0020] 图3为本发明实施例中一种除去绿同步中同步头的装置电路图;
[0021] 图4为本发明实施例中一种除去绿同步中同步头的结构示意图;
[0022] 标号说明:
[0023] 10、信号输入模块;20、差分比例运算电路模块;30、信号输出模块;301、第一运放 电压源;302、第一运算放大器;303、第一电阻;304、第二电阻;305、第一电容;306、第二电 容;307、第三电容;3021、第一同相输入端;3022、第一反相输入端;3023、第一输出端;401、 第二运放电压源;402、第三运放电压源;403、第二运算放大器;404、第三电阻;405、第四电 容;406、第五电容;407、第六电容;408、第七电容;4031、第二同相输入端;4032、第二反相 输入端;4033、第二输出端;501、第四电阻;601、第五电阻;701、第六电阻。

【具体实施方式】
[0024] 为详细说明本发明的技术内容、所实现目的及效果,以下结合实施方式并配合附 图予以说明。
[0025] 本发明最关键的构思在于:将含有绿同步信号的VGA信号与参考信号输入至差分 比例运算电路进行相减,除去绿同步中的同步头。
[0026] 请参照图1,是一种除去绿同步中同步头的装置结构框图,包括信号输入模块10、 差分比例运算电路模块20、信号输出模块30 ;
[0027] 所述信号输入模块10、差分比例运算电路模块20与信号输出模块30依次电连 接;
[0028] 所述信号输入模块10,用于输入含有绿同步信号的VGA信号和参考信号;
[0029] 所述差分比例运算电路模块20,用于将信号输入模块10输入的含有绿同步信号 的VGA信号与参考信号进行相减;
[0030] 所述信号输出模块30,用于相减后的结果进行输出。
[0031 ] 从上述描述可知,本发明的有益效果在于:通过所述信号输入模块、差分比例运算 电路模块与信号输出模块依次电连接,将含有绿同步信号的VGA信号和参考信号输入信号 输入模块,再通过将输入的含有绿同步信号的VGA信号与参考信号输入至差分比例运算电 路进行相减,除去绿同步中的同步头,实现绿信号与行信号、场信号分离,可以不用再担心 VGA显示器是否支持绿同步,以避免带来显示异常等问题。
[0032] 进一步的,在一种除去绿同步中同步头的装置中,所述差分比例运算电路模块20 包括第一运放电压源301、第一运算放大器302、第一电阻303、第二电阻304、第一电容305、 第二电容306和第三电容307 ;
[0033] 所述第一电阻303 -端接地,所述第一电阻303另一端接所述第一运算放大器的 第一同相输入端3021 ;所述第二电容306和第三电容307并联,所述第二电容306和第三 电容307并联一端接地,所述第二电容306和第三电容307并联另一端接第一运放电压源 301 ;所述第二电阻304与第一电容305并联,所述第二电阻304与第一电容305并联一端 接所述第一运算放大器的第一反相输入端3022,所述第二电阻304与第一电容305并联另 一端接所述第一运算放大器的第一输出端3023。
[0034] 由上述描述可知,所述差分比例运算电路模块包括第一运放电压源、第一运算放 大器、第一电阻、第二电阻、第一电容、第二电容和第三电容;所述第一电阻一端接地,所述 第一电阻另一端接所述第一运算放大器的第一同相输入端,保证电路平衡;所述第二电容 和第三电容并联,所述第二电容和第三电容并联一端接地,所述第二电容和第三电容并联 另一端接第一运放电压源,对电源起到滤波、去耦的作用;所述第二电阻与第一电容并联, 起到隔直流和通高频的作用。
[0035] 进一步的,在一种除去绿同步中同步头的装置中,还包括同相比例运算电路模 块;
[0036] 所述同相比例运算电路模块包括第二运放电压源401、第三运放电压源402、第二 运算放大器403、第三电阻404、第四电容405、第五电容406、第六电容407和第七电容408 ; [0037] 所述第二运算放大器的第二同相输入端4031输入参考信号;所述第四电容405与 第五电容406并联,所述第四电容405与第五电容406并联一端接地,所述第四电容405与 第五电容406并联另一端接第二运放电压源401 ;所述第六电容407与第七电容408并联, 所述第六电容407与第七电容408并联一端接地,所述第六电容407与第七电容408并联 另一端接第三运放电压源402 ;所述第二运算放大器的第二输出端4033通过第三电阻404 接所述第二运算放大器的第二反相输入端4032。
[0038] 由上述描述可知,所述第四电容与第五电容并联,所述第四电容与第五电容并联 一端接地,所述第四电容与第五电容并联另一端接第二运放电压源,对电源起到滤波、去耦 的作用;所述第六电容与第七电容并联,所述第六电容与第七电容并联一端接地,所述第六 电容与第七电容并联另一端接第三运放电压源,对电源起到滤波、去耦的作用;所述同相比 例运算电路模块采用双电源,相比单电源,可提升同相比例运算电路的运放工作点,利用电 压串联负反馈的输出电阻小、带载能力强,减小非线性失真和抑制干扰等优点。
[0039] 进一步的,在一种除去绿同步中同步头的装置中,还包括第四电阻501 ;所述第二 输出端4033通过第四电阻501接第一反相输入端3022。
[0040] 由上述描述可知,所述第二输出端通过第四电阻接第一反相输入端,所述第四电 阻起阻碍直流通过的作用,防止电压过高,损坏电路。
[0041] 进一步的,在一种除去绿同步中同步头的装置中,还包括第五电阻601 ;所述第一 输出端3023通过第五电阻601接信号输出模块。
[0042] 由上述描述可知,所述第一输出端通过第五电阻接信号输出模块,所述第五电阻 与信号输出模块起阻抗匹配和分压的作用。
[0043] 进一步的,在一种除去绿同步中同步头的装置中,还包括绿同步信号输入端;
[0044] 所述绿同步信号输入端用于输入含有绿同步信号的VGA信号;
[0045] 进一步的,在一种除去绿同步中同步头的装置中,还包括第六电阻701 ;
[0046] 所述第六电阻701 -端接第一同相输入端3021,所述第六电阻701另一端接绿同 步信号输入端;
[0047] 所述第六电阻701为R6、第一电阻303为R1、第二电阻304为R2与第四电阻501 为R4,满足以下公式:
[0048]

【权利要求】
1. 一种除去绿同步中同步头的装置,其特征在于,包括信号输入模块、差分比例运算电 路模块、信号输出模块; 所述信号输入模块、差分比例运算电路模块与信号输出模块依次电连接; 所述信号输入模块,用于输入含有绿同步信号的VGA信号和参考信号; 所述差分比例运算电路模块,用于将信号输入模块输入的含有绿同步信号的VGA信号 与参考信号进行相减; 所述信号输出模块,用于相减后的结果进行输出。
2. 根据权利要求1所述的一种除去绿同步中同步头的装置,其特征在于,所述差分比 例运算电路模块包括第一运放电压源、第一运算放大器、第一电阻、第二电阻、第一电容、第 二电容和第三电容; 所述第一电阻一端接地,所述第一电阻另一端接所述第一运算放大器的第一同相输入 端;所述第二电容和第三电容并联,所述第二电容和第三电容并联一端接地,所述第二电容 和第三电容并联另一端接第一运放电压源;所述第二电阻与第一电容并联,所述第二电阻 与第一电容并联一端接所述第一运算放大器的第一反相输入端,所述第二电阻与第一电容 并联另一端接所述第一运算放大器的第一输出端。
3. 根据权利要求2所述的一种除去绿同步中同步头的装置,其特征在于,还包括同相 比例运算电路模块; 所述同相比例运算电路模块包括第二运放电压源、第三运放电压源、第二运算放大器、 第三电阻、第四电容、第五电容、第六电容和第七电容; 所述第二运算放大器的第二同相输入端输入参考信号;所述第四电容与第五电容并 联,所述第四电容与第五电容并联一端接地,所述第四电容与第五电容并联另一端接第二 运放电压源;所述第六电容与第七电容并联,所述第六电容与第七电容并联一端接地,所述 第六电容与第七电容并联另一端接第三运放电压源;所述第二运算放大器的第二输出端通 过第三电阻接所述第二运算放大器的第二反相输入端。
4. 根据权利要求3所述的一种除去绿同步中同步头的装置,其特征在于,还包括第四 电阻;所述第二输出端通过第四电阻接第一反相输入端。
5. 根据权利要求2所述的一种除去绿同步中同步头的装置,其特征在于,还包括第五 电阻;所述第一输出端通过第五电阻接信号输出模块。
6. 根据权利要求2所述的一种除去绿同步中同步头的装置,其特征在于,还包括绿同 步信号输入端; 所述绿同步信号输入端用于输入含有绿同步信号的VGA信号。
7. 根据权利要求2所述的一种除去绿同步中同步头的装置,其特征在于,还包括第六 电阻; 所述第六电阻一端接第一同相输入端,所述第六电阻另一端接绿同步信号输入端; 所述第六电阻为R6、第一电阻为R1、第二电阻304为R2与第四电阻为R4,满足以下公 式: 1111 Ri + R6 _ R2 + R4 0
8. -种根据权利要求1至7任意一项所述除去绿同步中同步头装置的去绿同步方法, 其特征在于,包括以下步骤: 预设一参考信号; 将含有绿同步信号的VGA信号与参考信号输入至差分比例运算电路进行相减; 相减后的结果进行输出。
9. 根据权利要求8所述的一种除去绿同步中同步头的方法,其特征在于,所述参考信 号通过低压差线性稳压器分压获取。
【文档编号】G09G5/00GK104269154SQ201410413453
【公开日】2015年1月7日 申请日期:2014年8月21日 优先权日:2014年8月21日
【发明者】钱立森, 黄金生, 王勇 申请人:福建星网视易信息系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1