一种像素驱动电路、显示装置及驱动方法与流程

文档序号:35293946发布日期:2023-09-01 16:28阅读:24来源:国知局
一种像素驱动电路、显示装置及驱动方法与流程

本公开涉及显示,提供了一种像素驱动电路、显示装置及驱动方法。


背景技术:

1、对于全氧化物类型的驱动晶体管组成的像素电路而言,驱动晶体管对氧化物特性(光照、水、氧气等)敏感,会导致其阈值电压发生变化,阈值电压的变化会导致驱动晶体管在发光过程中的电流不稳定,像素电路中的发光器件会出现闪烁等的现象。


技术实现思路

1、本公开实施例提供一种像素驱动电路、显示装置及驱动方法,用以降低阈值电压变化导致的发光器件发光不稳定的影响。

2、本公开提供的具体技术方案如下:

3、第一方面,一种像素驱动电路,包括:驱动晶体管、发光器件、数据写入子电路、阈值补偿子电路和第一发光控制子电路;

4、驱动晶体管,被配置为根据数据电压和驱动晶体管的阈值电压产生驱动电流;

5、数据写入子电路与驱动晶体管的栅极耦接,被配置为响应于扫描信号端的信号,将数据信号端的数据电压输入驱动晶体管的栅极;

6、阈值补偿子电路与驱动晶体管耦接,被配置为响应于补偿信号端的信号,将驱动晶体管的阈值电压提供给驱动晶体管的栅极;

7、第一发光控制子电路与驱动晶体管耦接,被配置为响应于控制信号端的信号,将驱动晶体管产生的驱动电流提供给发光器件。

8、可选地,阈值补偿子电路包括第一开关晶体管和第一电容;

9、第一开关晶体管的控制端与补偿信号端耦接,第一开关晶体管的第一端与驱动晶体管的栅极耦接,第一开关晶体管的第二端与驱动晶体管的第二极耦接;

10、第一电容的第一端与驱动晶体管的栅极耦接,第一电容的第二端与驱动晶体管的第二极耦接。

11、可选地,数据写入子电路包括第二开关晶体管;

12、第二开关晶体管的控制端与扫描信号端耦接,第二开关晶体管的第一端与数据信号端耦接,第二开关晶体管的第二端与驱动晶体管的栅极耦接。

13、可选地,第一发光控制子电路包括第三开关晶体管;

14、第三开关晶体管的控制端与控制信号端耦接,第三开关晶体管的第一端与第一电源端耦接,第三开关晶体管的第二端与驱动晶体管的第一极耦接。

15、可选地,还包括第一复位子电路,第一复位子电路与驱动晶体管的第一极耦接,响应于第一复位信号端的信号,将参考信号端的信号提供给驱动晶体管的第一极。

16、可选地,第一复位子电路包括第四开关晶体管;

17、第四开关晶体管的控制端与第一复位信号端耦接,第四开关晶体管的第一端与参考信号端耦接,第四开关晶体管的第二端与驱动晶体管的第一极耦接。

18、可选地,还包括第二复位电路,第二复位电路与驱动晶体管的栅极耦接,第二复位电路被配置为响应于第二复位信号端的信号,将初始化信号端的初始化信号提供给驱动晶体管的栅极。

19、可选地,第二复位电路包括第五开关晶体管;

20、第五开关晶体管的控制端与第二复位信号端耦接,第五开关晶体管的第一端与初始化信号端耦接,第五开关晶体管的第二端与驱动晶体管的栅极耦接。

21、可选地,驱动晶体管的第二极与发光器件以及阈值补偿子电路耦接。

22、可选地,还包括第二发光控制子电路,驱动晶体管的第二极通过第二发光控制子电路与发光器件以及阈值补偿子电路耦接;

23、第二发光控制子电路,被配置为响应于控制信号端的信号,将驱动晶体管的第二极与发光器件导通。

24、可选地,第二发光控制子电路包括第六开关晶体管;

25、第六开关晶体管的控制端与控制信号端耦接,第六开关晶体管的第一端与驱动晶体管的第二极耦接,第六开关晶体管的第二端与发光器件耦接。

26、可选地,还包括第二电容,第二电容的第一极与驱动晶体管的第二极耦接,第二电容的第二极与固定电压信号端耦接,固定电压信号端为第一电源端或者第二电源端。

27、可选地,驱动晶体管为单栅型晶体管或者双栅型晶体管;

28、当驱动晶体管为双栅型晶体管时,驱动晶体管的第一栅极与数据写入子电路耦接,驱动晶体管的第二栅极与第二电源端耦接。

29、可选地,第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管的极性为n型。

30、第二方面,一种显示装置,包括上述任一项的像素驱动电路。

31、第三方面,一种如上述任一项的像素驱动电路的驱动方法,包括:

32、第二复位子电路经第五开关晶体管和第一开关晶体管对发光器件的阳极进行复位;

33、数据写入子电路响应于扫描信号端的信号,将数据信号端的数据电压输入驱动晶体管的栅极;

34、阈值补偿子电路响应于补偿信号端的信号,将驱动晶体管的阈值电压提供给驱动晶体管的栅极;

35、驱动晶体管根据数据电压和驱动晶体管的阈值电压产生驱动电流;

36、第一发光控制子电路响应于控制信号端的信号,将驱动晶体管产生的驱动电流提供给发光器件。

37、本公开有益效果如下:

38、综上所述,本公开实施例中提供了一种像素驱动电路、显示装置及驱动方法,该像素驱动电路包括:驱动晶体管、发光器件、数据写入子电路、阈值补偿子电路和第一发光控制子电路,实施过程中,驱动晶体管,被配置为根据数据电压和驱动晶体管的阈值电压产生驱动电流,数据写入子电路与驱动晶体管的栅极耦接,被配置为响应于扫描信号端的信号,将数据信号端的数据电压输入驱动晶体管的栅极,阈值补偿子电路与驱动晶体管耦接,被配置为响应于补偿信号端的信号,将驱动晶体管的阈值电压提供给驱动晶体管的栅极,第一发光控制子电路与驱动晶体管耦接,被配置为响应于控制信号端的信号,将驱动晶体管产生的驱动电流提供给发光器件,上述像素驱动电路的设置能够消除氧化物特性对像素电路的电流的影响,提升了像素电路中发光器件的发光稳定性。

39、本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。



技术特征:

1.一种像素驱动电路,其中,包括:驱动晶体管(t2)、发光器件(led)、数据写入子电路(t5)、阈值补偿子电路(t1和c1)和第一发光控制子电路(t3);

2.如权利要求1所述的像素驱动电路,其中,所述阈值补偿子电路包括第一开关晶体管(t1)和第一电容(c1);

3.如权利要求1所述的像素驱动电路,其中,所述数据写入子电路包括第二开关晶体管(t5);

4.如权利要求1所述的像素驱动电路,其中,所述第一发光控制子电路包括第三开关晶体管(t3);

5.如权利要求1-4任一项所述的像素驱动电路,其中,还包括第一复位子电路,所述第一复位子电路与所述驱动晶体管的第一极耦接,响应于第一复位信号端(re-3)的信号,将参考信号端(vref)的信号提供给所述驱动晶体管的第一极。

6.如权利要求5所述的像素驱动电路,其中,所述第一复位子电路包括第四开关晶体管(t6);

7.如权利要求1-4任一项所述的像素驱动电路,其中,还包括第二复位子电路,所述第二复位子电路与所述驱动晶体管的栅极耦接,所述第二复位子电路被配置为响应于第二复位信号端(re-1)的信号,将初始化信号端(vinit)的初始化信号提供给所述驱动晶体管的栅极。

8.如权利要求7所述的像素驱动电路,其中,所述第二复位子电路包括第五开关晶体管(t4);

9.如权利要求1-4任一项所述的像素驱动电路,其中,所述驱动晶体管的第二极与所述发光器件以及所述阈值补偿子电路耦接。

10.如权利要求1-4任一项所述的像素驱动电路,其中,还包括第二发光控制子电路(t7),所述驱动晶体管的第二极通过所述第二发光控制子电路与所述发光器件以及所述阈值补偿子电路耦接;

11.如权利要求9所述的像素驱动电路,其中,所述第二发光控制子电路包括第六开关晶体管(t7);

12.如权利要求1-4任一项所述的像素驱动电路,其中,还包括第二电容(c2),所述第二电容的第一极与所述驱动晶体管的第二极耦接,所述第二电容的第二极与固定电压信号端耦接,所述固定电压信号端为所述第一电源端(vdd)或者所述第二电源端(vss)。

13.如权利要求1-11任一项所述的像素驱动电路,其中,所述驱动晶体管为单栅型晶体管或者双栅型晶体管;

14.如权利要求1-11任一项所述的像素驱动电路,其中,所述第一开关晶体管、所述第二开关晶体管、所述第三开关晶体管、所述第四开关晶体管和所述第五开关晶体管的极性为n型。

15.一种显示装置,其中,包括如权利要求1-14任一项所述的像素驱动电路。

16.一种如权利要求1-14任一项所述的像素驱动电路的驱动方法,其中,包括:


技术总结
本公开涉及显示技术领域,公开了一种像素驱动电路、显示装置及驱动方法,该像素驱动电路包括:驱动晶体管,被配置为根据数据电压和驱动晶体管的阈值电压产生驱动电流,数据写入子电路与驱动晶体管的栅极耦接,被配置为响应于扫描信号端的信号,将数据信号端的数据电压输入驱动晶体管的栅极,阈值补偿子电路与驱动晶体管耦接,被配置为响应于补偿信号端的信号,将驱动晶体管的阈值电压提供给驱动晶体管的栅极,第一发光控制子电路与驱动晶体管耦接,被配置为响应于控制信号端的信号,将驱动晶体管产生的驱动电流提供给发光器件,上述像素驱动电路的设置能够消除氧化物特性对像素电路的电流的影响,提升了像素电路中发光器件的发光稳定性。

技术研发人员:曹席磊,邱远游
受保护的技术使用者:京东方科技集团股份有限公司
技术研发日:
技术公布日:2024/1/14
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1