1.本发明涉及显示技术领域,特别涉及一种阵列基板、液晶面板以及显示装置。
背景技术:2.在液晶面板的阵列基板中,扫描线和数据线多采用交叉设置的方式,这种设置方式,需要在阵列基板相邻的两侧边均设置控制电路,分别用于与扫描线和数据线电性连接,需在液晶面板的各个侧边设置边框以容纳控制电路。当使用多个此类型的液晶面板形成拼接屏时,相邻的两个液晶面板之间不可避免的会存在边框,导致显示效果具有割裂感。
技术实现要素:3.本发明的主要目的是提供一种阵列基板、液晶面板以及显示装置,旨在消除液晶面板拼接形成拼接屏后显示效果的割裂感。
4.为实现上述目的,本发明提出的一种阵列基板,包括:
5.基板,所述基板具有相邻的第一侧边和第二侧边;
6.数据线,所述数据线沿所述第一侧边延伸设置;
7.扫描线,所述扫描线沿所述第一侧边延伸设置;以及
8.控制电路,所述控制电路设于所述第二侧边,并与所述数据线和所述扫描线电性连接。
9.在本技术的一实施例中,所述阵列基板还包括像素电极,所述像素电极、所述数据线和所述扫描线沿所述第二侧边的长度方向并排设置。
10.在本技术的一实施例中,所述数据线和所述扫描线分别位于所述像素电极的两侧;
11.或,所述数据线和所述扫描线位于所述像素电极的同一侧。
12.在本技术的一实施例中,所述阵列基板还包括薄膜晶体管,所述薄膜晶体管与所述像素电极沿所述第一侧边的长度方向并排设置,所述薄膜晶体管包括源极、栅极以及漏极,所述源极与所述数据线电性连接,所述栅极与所述扫描线电性连接,所述漏极与所述像素电极电性连接。
13.在本技术的一实施例中,所述扫描线包括第一扫描段和第二扫描段,所述第一扫描段沿所述第一侧边的长度方向延伸设置,所述第一扫描段的靠近所述第二侧边的一端与所述控制电路电性连接,所述第二扫描段自所述第一扫描段向所述薄膜晶体管延伸设置并与所述栅极电性连接。
14.在本技术的一实施例中,所述数据线包括第一数据段和第二数据段,所述第一数据段沿所述第一侧边的长度方向延伸设置,所述第一数据段的靠近所述第二侧边的一端与所述控制电路电性连接,所述第二数据段自所述第一数据段向所述薄膜晶体管延伸设置并与所述源极电性连接。
15.在本技术的一实施例中,所述数据线在所述基板上的投影位于所述扫描线所在范
围之外。
16.在本技术的一实施例中,所述第一侧边的长度小于或等于所述第二侧边的长度。
17.本发明还提出一种液晶面板,所述拼接屏包括前述任意一项中所述的阵列基板。
18.本发明还提出一种显示装置,所述显示装置包括前述液晶面板。
19.本技术的液晶面板中设置有阵列基板,阵列基板的扫描线和数据线均沿基板的第一侧边延伸设置。如此设置,仅需在基板的第二侧边设置控制电路,便可分别与扫描线和数据线电性连接,驱动扫描信号和数据信号,避免了传统方式中扫描线和数据线交叉设置而需在基板的第一侧边和第二侧边均设置控制电路的布置方式,以此,液晶面板便不会在相邻的侧边均存在边框。当使用多个液晶面板形成拼接屏时,便可将每一液晶面板中的阵列基板的控制电路设置于该阵列基板的远离另一液晶面板的第二侧边上,使得相邻的两个液晶面板之间不会有边框存在,显示画面时便不会存在割裂感。
附图说明
20.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
21.图1为本发明阵列基板一实施例的结构示意图;
22.图2为本发明阵列基板另一实施例的结构示意图;
23.图3为本发明阵列基板一实施例的电路结构示意图。
24.附图标号说明:
25.标号名称标号名称100阵列基板30扫描线10基板31第一扫描段11第一侧边32第二扫描段12第二侧边40控制电路20数据线50像素电极21第一数据段60薄膜晶体管22第二数据段
ꢀꢀ
26.本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
27.下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
28.需要说明,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后
……
)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
29.在本发明中,除非另有明确的规定和限定,术语“连接”、“固定”等应做广义理解,例如,“固定”可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
30.另外,在本发明中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
31.本技术提出一种阵列基板100,旨在消除液晶面板拼接形成拼接屏后显示效果的割裂感。
32.以下将就本技术阵列基板100的具体结构进行说明,并以阵列基板100水平放置为例进行说明:
33.结合参阅图1和图2,在本技术阵列基板100的一实施例中,该阵列基板100包括基板10、数据线20、扫描线30以及控制电路40,所述基板10具有相邻的第一侧边11和第二侧边12;所述数据线20沿所述第一侧边11延伸设置;所述扫描线30沿所述第一侧边11延伸,并与所述数据线20并排设置;所述控制电路40设于所述第二侧边12,并与所述数据线20和所述扫描线30电性连接。
34.可以理解的,液晶面板中,包括阵列基板100和背光源(未图示),背光源设于阵列基板100的背侧,阵列基板100的基板10的材质为透明玻璃板,不影响背光源的穿过,作为基础的安装载体。液晶面板还包括彩膜基板(未图示),所述彩膜基板与所述阵列基板100间隔设置,所述彩膜基板与阵列基板100之间设置有液晶层(未图示),液晶分子的运动和排列均需要电子来驱动,以形成不同的液晶分子排列控制透光的颜色或亮度,但阵列基板100的基板10本身不导电,故而基板10上必须有能够导电的部分来控制液晶的运动,因此在基板10上依次加入数据线20、扫描线30以及控制电路40,上述部件均通过镀膜、曝光、显影与蚀刻工艺层层叠加到衬底基板10上,保证结构的稳定性。常见的,阵列基板100还包括印刷电路板,所述控制电路40集成于所述印刷电路板,其中,控制电路40集成有数据驱动电路和扫描电路,扫描线30与所述印刷电路板电性连接,以接收并传递高电压给与其连接的像素单元的薄膜晶体管60,此时薄膜晶体管60开启;数据线20与印刷电路板电性连接,并接收来自数据驱动电路的数据信号,输送要显示的内容,将该数据信号写入像素电极50,以控制液晶的运动形成颜色变化。
35.本实施例中,通过调整数据线20和扫描线30的排布方式,以使得数据驱动电路和扫描驱动电路组合形成的控制电路40可以集中于阵列基板100的基板10上的同一侧边,此时,液晶面板仅需在对应的侧边设置边框即可,实现其他侧边的窄边化。具体地,在阵列基板100中设置有作为安装载体的基板10,该基板10具有相互垂直的第一侧边11和第二侧边12,数据线20和扫描线30均沿基板10的第一侧边11延伸设置,数据线20和扫描线30的靠近第二侧边12的一端均为信号接收端,可以理解的,基于此种布线方式,阵列基板100的控制
电路40设置于基板10的第二侧边12,且分别与数据线20和扫描线30电性连接,以向扫描线30传递扫描信号控制对应像素单元中薄膜晶体管60的开启,向数据线20传递数据信号控制对应的像素单元的显示内容。也即,本实施例的技术方案,将扫描电路和数据驱动电路集成为控制电路40设置在第二侧边12,仅需在液晶面板对应基板10的第二侧边12的位置设置边框即可,无需分别在第一侧边11和第二侧边12分别设置扫描电路和数据驱动电路而导致液晶面板相邻的侧边均设置边框,得以实现液晶面板的窄边化,进而避免在多个液晶面板组合形成拼接屏时在拼接屏内侧存在边框,影响显示效果,降低用户观看体验。
36.因此,可以理解的,本技术的液晶面板中设置有阵列基板100,阵列基板100的扫描线30和数据线20均沿基板10的第一侧边11延伸设置。如此设置,仅需在基板10的第二侧边12设置控制电路40,便可分别与扫描线30和数据线20电性连接,驱动扫描信号和数据信号,避免了传统方式中扫描线30和数据线20交叉设置而需在基板10的第一侧边11和第二侧边12均设置控制电路40的布置方式,以此,液晶面板便不会在相邻的侧边均存在边框。当使用多个液晶面板形成拼接屏时,便可将每一液晶面板中的阵列基板100的控制电路40设置于该阵列基板100的远离另一液晶面板的第二侧边12上,使得相邻的两个液晶面板之间不会有边框存在,显示画面时便不会存在割裂感。
37.需要说明的是,本实施例中,数据线20和扫描线30沿基板10的第一侧边11延伸设置,可以是使得数据线20和扫描线30沿基板10的第二侧边12的长度方向间隔设置,也可以是使得数据线20和扫描线30层叠设置于基板10,此时,数据线20和扫描线30之间还需设置绝缘层,避免数据线20和扫描线30之间短路。
38.请参阅图1,在本技术阵列基板100的一实施例中,所述阵列基板100还包括像素电极50,所述像素电极50、所述数据线20和所述扫描线30沿所述第二侧边12的长度方向并排设置。
39.具体地,在阵列基板100中,通过扫描线30和数据线20传递控制面板的扫描信号和数据信号以驱动液晶分子的运动,使得液晶分子形成不同的排列以控制透光颜色和亮度。本实施例中,阵列基板100包括像素电极50,扫描线30、数据线20以及像素电极50沿所述基板10的第二侧边12的长度方向并排设置,可以理解的,在本技术的技术方案中,扫描线30和数据线20沿基板10的第一侧边11延伸设置,此时,可以是使得像素单元设置于扫描线30和数据线20之间,或者扫描线30和数据线20同时设于像素电极50的同一侧,以避免像素电极50阻碍扫描线30和数据线20的延伸,缩短扫描线30和数据线20的长度,降低信号传递的延缓性。
40.进一步地,结合参阅图1和图2,在本技术阵列基板100的一实施例中,所述数据线20和所述扫描线30分别位于所述像素电极50的两侧;或,所述数据线20和所述扫描线30位于所述像素电极50的同一侧。
41.可以理解的,数据线20和扫描线30并排设置于基板10上,并分别与像素电极50电性连接。本技术仅需使得扫描线30和数据线20沿同一方向延伸设置,以使控制扫描线30的扫描驱动电路和控制数据线20的数据驱动电路位于基板10的同一侧边,使得阵列基板100的其余侧边不会存在边框。此时,可以依据用户自行设置的像素排列方式,在对应设置的像素电极50、数据线20以及扫描线30中自行排布数据线20和扫描线30,可以是使得数据线20和扫描线30位于像素电极50的同一侧,也可以是使得数据线20和扫描线30位于像素电极50
的两侧,均能实现本技术所要达到的技术效果,且提高了像素电极50、数据线20以及扫描线30布线方式的灵活性。
42.结合参阅图3,在一些实施例中,阵列基板100中包括多个阵列排布的像素电极50,同一条扫描线30的两侧均设有像素电极50,此时,可以是每一列像素电极50对应连接于与该列像素电极50相邻的同一扫描线30,可以理解的,位于该扫描线30两侧的两列像素电极50中的像素电极50均可连接于该扫描线30;或者,同一列像素电极50中的多个像素电极50分别连接于该列像素电极50两侧的不同扫描线30。同样地,扫描线30和数据线20一一对应设置,也即,可以是每一列像素电极50对应连接于与该列像素电极50相邻的同一数据线20,可以理解的,位于该数据线20两侧的两列像素电极50中的像素电极50均可连接于该数据线20;或者,同一列像素电极50中的多个像素电极50分别连接于该列像素电极50两侧的不同数据线20,在此不作限定。
43.在一些实施例中,阵列基板100中设置有多条数据线20、多条扫描线30以及多个像素电极50,每一像素电极50与相邻的一数据线20和相邻的一扫描线30电性连接;此时,在沿基板10的第一侧边11并排设置的多个像素电极50中,以数据线20为例,一列像素电极50夹设于两条数据线20之间,该列像素电极50中的每一像素电极50均可以与两条数据线20中的任意一条电性连接,以接收该条数据线20中传递的数据信号。
44.结合参阅图1和图2,在本技术阵列基板100的另一实施例中,所述阵列基板100还包括薄膜晶体管60,所述薄膜晶体管60与所述像素电极50沿所述第一侧边11的长度方向并排设置,所述薄膜晶体管60包括源极、栅极以及漏极,所述源极与所述数据线20电性连接,所述栅极与所述扫描线30电性连接,所述漏极与所述像素电极50电性连接。
45.可以理解地,本实施例中,阵列基板100中包括薄膜晶体管60,薄膜晶体管60具有用于与数据线20连接的源极,用于与扫描线30电性连接的栅级,以及与像素电极50电性连接的漏极,此时,扫描线30接收控制电路40的扫描信号以控制对应薄膜晶体管60的开启,进而数据线20接收控制电路40的数据信号为像素电极50充电,将数据信号传递至对应的像素电极50,以驱使像素电极50上对应的液晶分子运动,进而形成不同的分子排列显示出不同的颜色。
46.结合参阅图1和图2,在本技术阵列基板100的一实施例中,所述扫描线30包括第一扫描段31和第二扫描段32,所述第一扫描段31沿所述第一侧边11的长度方向延伸设置,所述第一扫描段31的靠近所述第二侧边12的一端与所述控制电路40电性连接,所述第二扫描段32自所述第一扫描段31向所述薄膜晶体管60延伸设置并与所述栅极电性连接。
47.具体地,阵列基板100的扫描线30沿基板10的第一长度方向延伸设置,扫描线30的靠近基板10第二侧边12的一端与控制电路40电性连接,薄膜晶体管60和扫描线30沿基板10第二侧边12的长度方向并排设置,扫描线30的远离控制电路40的一端与薄膜晶体管60的栅极电性连接。本实施例中,扫描线30包括相连接的第一扫描段31和第二扫描段32,第一扫描段31沿基板10第一侧边11延伸设置,第二扫描段32沿基板10的第二侧边12延伸设置,第一扫描段31与控制电路40电性连接,第二扫描段32朝向薄膜晶体管60延伸设置并与薄膜晶体管60的栅极电性连接,结构合理且扫描线30延伸距离短,得以保证扫描控制信号的快速传递。
48.结合参阅图1和图2,在本技术阵列基板100的一实施例中,所述数据线20包括第一
数据段21和第二数据段22,所述第一数据段21沿所述第一侧边11的长度方向延伸设置,所述第二数据段22自所述第一数据段21沿所述第二侧边12的长度方向向远离所述第一数据段21的一侧延伸设置,所述第一数据段21的靠近所述第二侧边12的一端与所述控制电路40电性连接,所述第二数据段22的远离所述第一数据段21的一端与所述源极电性连接。
49.具体地,阵列基板100的数据线20沿基板10的第一长度方向延伸设置,数据线20的靠近基板10第二侧边12的一端与控制电路40电性连接,薄膜晶体管60和数据线20沿基板10第二侧边12的长度方向并排设置,数据线20的远离控制电路40的一端与薄膜晶体管60的栅极电性连接。本实施例中,数据线20包括相连接的第一数据段21和第二数据段22,第一数据段21沿基板10第一侧边11延伸设置,第二数据段22沿基板10的第二侧边12延伸设置,第一数据段21与控制电路40电性连接,第二数据段22朝向薄膜晶体管60延伸设置并与薄膜晶体管60的栅极电性连接,结构合理且数据线20延伸距离短,得以保证数据控制信号的快速传递。
50.在本技术阵列基板100的一实施例中,所述阵列基板100包括多条所述扫描线30和多条所述数据线20,多条所述扫描线30和多条所述数据线20沿所述第二侧边12的长度方向并排设置于所述基板10,所述阵列基板100包括多个所述像素电极50,多个所述像素电极50沿所述第一侧边11的长度方向和所述第二侧边12的长度方向阵列排布于所述基板10,每一所述像素电极50分别与相邻的一所述数据线20和相邻的一所述扫描线30电性连接。
51.可以理解地,在阵列基板100中,多个像素电极50的集合组成像素阵列,每一像素电极50分别与一数据线20和一扫描线30电性连接。常见的,每一像素电极50与一薄膜晶体管60对应设置,薄膜晶体管60具有用于与数据线20连接的源极,用于与扫描线30电性连接的栅级,以及与像素电极50电性连接的漏极,此时,扫描线30接收控制电路40的扫描信号以控制对应薄膜晶体管60的开启,进而数据线20接收控制电路40的数据信号为像素电极50充电,将数据信号传递至对应的像素电极50,以驱使像素电极50对应的液晶分子运动,进而显示对应的颜色。本实施例中,阵列基板100设有多条沿基板10的第二侧边12排布的数据线20,以及多条沿基板10的第二侧边12排布的扫描线30,每一数据线20和每一扫描线30均沿基板10的第一侧边11的长度方向延伸设置,且均与基板10第二侧边12的控制电路40电性连接,每一像素电极50与一所述数据线20和一所述扫描线30电性连接,每一数据线20和每一扫描线30控制对应的像素电极50显示对应的颜色,进而使得阵列基板100显示播放画面。同时,本实施例中,像素电极50是与相邻的一所述数据线20和相邻的一扫描线30电性连接,旨在避免数据线20和扫描线30连接至像素电极50时连接线跨度较大导致信号传输较慢,进一步降低信号传递的延缓性。
52.结合参阅图1和图2,在本技术阵列基板100的一实施例中,所述数据线20在所述基板10上的投影位于所述扫描线30所在范围之外。
53.可以理解的,此时,数据线20和扫描线30在基板10上的投影沿基板10的第二侧边12的长度方向并排设置,在基板10法线方向上,数据线20和扫描线30交错设置,得以避免数据线20和扫描线30相对设置而产生寄生电容,影响数据信号的传递,提高数据传输的稳定性和准确性。
54.在本技术阵列基板100的一实施例中,所述第一侧边11的长度小于或等于所述第二侧边12的长度。
55.具体地,在实施例中,扫描线30和数据线20均沿基板10的第一侧边11的长度方向延伸设置,并与位于基板10第二侧边12上的控制电路40电性连接,以接收控制电路40的扫描控制信号和数据控制信号传递至像素电极50以控制对应像素电极50的显示效果。进一步地,本实施例中定义基板10的第一侧边11的长度小于或等于第二侧边12的长度,此时,扫描线30和数据线20沿基板10的较短边延伸设置,此时扫描线30和数据线20的长度较短,得以较快地进行信号传递,降低信号传递的延缓性。
56.应当理解的,本实施例中,由于不同适用场景中阵列基板100的尺寸各不相同,需要根据实际情况对基板10尺寸进行设置,因此,在本实施例中仅限定第一侧边11和第二侧边12的长度比较,而不对长度进行具体限定。
57.本技术还提出一种液晶面板,该液晶面板包括如前所述的阵列基板100,该阵列基板100的具体结构详见前述实施例。由于本采用了前述所述实施例的全部技术方案,因此至少具有前述所有实施例的全部技术方案所带来的所有有益效果,在此不再一一赘述。
58.本技术还提出一种显示装置,该显示装置包括如前所述的液晶面板,该液晶面板的具体结构详见前述实施例。由于本采用了前述所述实施例的全部技术方案,因此至少具有前述所有实施例的全部技术方案所带来的所有有益效果,在此不再一一赘述。
59.可以理解的,显示装置可以包括多个液晶面板组合形成的拼接屏,该拼接屏中,每一液晶面板中的阵列基板100的控制电路40设置于该阵列基板100的远离另一液晶面板的第二侧边12上,使得相邻的两个液晶面板之间不会有边框存在,显示画面时便不会存在割裂感。由于本拼接屏采用了前述所述实施例的全部技术方案,因此至少具有前述所有实施例的全部技术方案所带来的所有有益效果,在此不再一一赘述。
60.以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。