带存储功能的等电位联结电阻测量仪的制作方法

文档序号:5906091阅读:124来源:国知局
专利名称:带存储功能的等电位联结电阻测量仪的制作方法
技术领域
本发明属于建筑行业或电气安全领域中使用的测量仪器。
背景技术
等电位联结电阻测量仪其主要功能是测量建筑物中可能传导电位的金属器件与等电位点之间是否有可靠的电路上的联结。目前使用的与电阻测量仪相近的仪器有如下缺点大电流测量时要换档;只可单点测量,没有连续测量功能,不方便现场的使用;没有设定报警电阻值;不具有打印功能;而专利申请02274289.1中带微打的等电位联结电阻测量仪在使用过程中,发现有打印速度慢、打印机功耗大的缺点。

发明内容
本发明提供一种带存储功能的等电位联结电阻测量仪,以解决现有的测量仪存在的打印速度慢和不具备储存功能的问题。本发明采取的技术方案是包括下列各部分(a)电源部分电源部分担负着的给整个系统供电的功能。电源从2脚的插座DY进来,加到5V稳压管ZI的两端,系统的整个工作电压是5V的,在检测等电位电阻时,它又负责供给检测所需的电流;插座DY的1引脚接地,2引脚与稳压管ZI的2引脚、电阻R1的2引脚、电阻R19的1引脚、电阻R16的2引脚、T6的2引脚、T4的3引脚、集成运算放大器I3A的8引脚相连;5V的稳压管ZI的1引脚接VCC,2引脚接地;电容C12的1引脚接VCC,2引脚接地;电阻R19的1引脚与同插座DY的2引脚相连的各个引脚相连,2引脚与同ZI的1引脚相连的各个引脚相连;三极管T7的基极1与电阻R18的2引脚相连,集电极2与发光二极管BG的2引脚相连,发射极3接地;
电阻R18的1引脚与单片机I5的13引脚相连,2引脚与三极管T7的基极1相连;发光二极管BG的1引脚与同电阻R19的1引脚相连的各个引脚相连,2引脚与三极管T7的集电极2相连;(b)主控单元部分主控单元担负着信号的接收与处理,时钟、显示、存储数据以及与电脑通讯的工作,它也负责整个系统的正常运行及键盘功能,它主要由单片机及一些外围电路组成。
排电阻R*8的1引脚与电源VCC相连,2引脚与模数转换器I1的19脚、单片机I5的1脚相连,3引脚与I的18脚、I5的2脚相连,4引脚与I1的17脚、I5的3脚相连,5引脚与I1的16脚、I5的4脚相连,6引脚与I1的15脚、I5的5脚相连,7引脚与I5的6脚、液晶显示器CD的6脚相连,8引脚与I5的7脚、LCD的5脚相连,9引脚与I5的8脚、LCD的4脚相连;单片机I5的1引脚与电阻R*8的2引脚、I1的19脚相连,2引脚与电阻R*8的3引脚、I1的18脚相连,3引脚与电阻R*8的4引脚、I1的17脚相连,4引脚与电阻R*8的5引脚、I1的16脚相连,5引脚与电阻R*8的6引脚、I1的15脚相连,6引脚与电阻R*8的7引脚、LCD的6脚相连,7引脚与电阻R*8的8引脚、LCD(液晶显示)的5脚相连,8引脚与电阻R*8的9引脚、LCD的4脚相连,9引脚与电容C1的2引脚、电阻R6的1脚、电阻R10的2脚、电阻R8的2脚、KEY的7引脚相连,10引脚与串口通讯芯片I7的12脚相连,11引脚与I7的11脚相连,12引脚与32K存储器I4的1引脚、32K存储器I6的1引脚相连,13引脚与电阻R18的1脚相连,14引脚与I4的5引脚、I6的5引脚相连,15引脚与I4的6引脚、I6的5引脚下连,16引脚与电阻R11的1脚相连,17引脚与电阻R7的1脚相连,18引脚与J的2脚、电容C3的1脚相连,19引脚与J的1脚、电容C2的1脚相连,20引脚与GND(地)相连,21引脚与时钟芯片I2的6引脚相连,22引脚与I2的5引脚相连,23引脚与I2的7引脚相连,24引脚与KEY的1引脚相连,25引脚与KEY的2引脚相连,26引脚与KEY的3引脚相连,27引脚与KEY的4引脚相连,28引脚与KEY的5引脚相连,29引脚悬空,30引脚悬空,31引脚与VCC相连,32引脚与LCD的14脚相连,33引脚与LCD的13脚相连,34引脚与LCD的12脚相连,35引脚与LCD的11脚相连,36引脚与LCD的10脚相连,37引脚与LCD的9脚相连,38引脚与LCD的8脚相连,39引脚与LCD的7脚相连,40引脚与VCC相连,时钟芯片I2的1引脚接VCC与电阻RS-232的1引脚相连的各个引脚,2引脚与晶振JZ2的2脚相连,3引脚与JZ2的1脚相连,4引脚接地,5引脚与单片机I5的22脚相连,6引脚与单片机I5的21脚相连,7引脚与单片机I5的23脚相连,8引脚与直流电池E的1引脚正极相连;直流电池E的1引脚与时钟芯片I2的8引脚相连,2引脚接地,电阻R10的1引脚与单片机I5的28引脚、KEY的5引脚相连,2引脚与电阻R8的2引脚、KEY的7引脚、电阻R6的1引脚、电容C1的2脚、I5的9脚相连;电阻R8的1引脚与单片机I5的27引脚、KEY的4引脚相连,2引脚与同电阻R10的2引脚相连的各个引脚相连;串口通讯芯片I7的1引脚与电容C5的2引脚相连,2引脚与电容C8的2引脚相连,3引脚与电容C5的1引脚相连,4引脚与电容C6的2引脚相连,5引脚与电容C6的1引脚相连,6引脚与电容C7的2引脚相连,7引脚悬空,8引脚悬空,9引脚悬空,10引脚悬空,11引脚与单片机I5的11引脚相连,12引脚与I5的10引脚相连,13引脚与电阻RS-232的3引脚相连,14引脚与电阻RS-232的2引脚相连,15引脚接地,16引脚接VCC;电容C6的1引脚与串口通讯芯片I7的5引脚相连,2引脚与I7的4引脚相连;电容C5的1引脚与I7的3引脚相连,2引脚与I7的1引脚相连;电容105的1引脚接地,2引脚接VCC;
电容C8的1引脚接VCC,2引脚与I7的2引脚相连,电容C7的1引脚接地,2引脚与I7的6引脚相连;电容C1的1引脚接VCC,2引脚与电阻R6的1脚单片机I5、I5的9脚相连;电阻R6的1引脚与电容C1的2脚、I5的9脚相连,2引脚接地;电容C2的1引脚与J的1引脚、I5的19引脚相连,2引脚接地;晶振J的1引脚与I5的19脚、电容C2的1引脚相连,2引脚与I5的18脚、电容C3的1引脚相连;电容C3的1引脚与I5的18脚、J的2脚相连,2引脚接地;电阻R13的1引脚接地,2引脚与T6的4引脚相连;电容C11的1引脚接地,2引脚与三极管T5的基极引脚2、电阻R11的2脚相连;电阻R11的1引脚I5的16脚相连,2引脚与电容C11的2引脚、三极管T5的1引脚相连;(c)采样及转换部分这一部分主要完成的是电阻值的测量及转换功能;检测电流在待测电阻上产生压降,经过电阻R4、电阻R3分压后,再经过集成运算放大器I3A放大后,送到模数转换器I1中,经过转换,将模拟量转换成数字量,准备送到主控制芯片中,这一部分的元件连接关系如下R3与R4两个电阻的1脚分别接待测电阻的两端,检测电流由T6的二脚进入待测电阻,由电阻R4,电阻R3分压后,经放大进入TLV2543;电阻Rx的1脚分别与电阻R17的1脚、电阻R4的1脚相连,2脚分别与电阻R5的2脚、T4的1引脚相连;电阻R17的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与地相连;电阻R4的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与电阻R3的1脚、集成运算放大器I3A的3引脚相连;电阻R3的1引脚与电阻R4的2引脚、集成运算放大器I3A的3引脚相连,2引脚与地相连;电阻R9的1引脚与集成运算放大器I3A的2引脚、电位器W1的1引脚相连,2引脚与地相连;集成运算放大器I3A的1引脚与电位器W1的2、3引脚和I1的1引脚相连,2引脚与电阻R9的1引脚、电位器W1的1引脚相连;3引脚与电阻R4的2引脚、电阻R3的1引脚相连,4引脚与地相连,8引脚与+12V相连;电位器W1的1引脚与集成运算放大器I3A的2引脚、电阻R9的1脚相连,2引脚与3引脚、集成运算放大器I3A的1引脚、I1的1引脚相连;电阻R5的1引脚与集成运算放大器I3B的5引脚、电阻R2的2脚相连,2引脚与待测电阻的1端、T4的1引脚相连;电阻R2的1引脚接地,2引脚与集成运算放大器I3B的5引脚、电阻R5的1脚相连;集成运算放大器I3B的5引脚与电阻R2的2引脚、电阻R5的1引脚相连,6引脚与电阻R19的1引脚、电阻R12的2引脚相连,7引脚与W2的2、3引脚、模数转换器I1的2引脚相连;电阻R12的1引脚接地,2引脚与集成运算放大器I3B的6引脚、W2的1引脚相连;电阻R9的1引脚与集成运算放大器I3B的6引脚、电阻R12的1引脚相连,2引脚与W2的1引脚相连;W2的1引脚与集成运算放大器I3B的6引脚、电阻R12的2脚相连,2引脚、3引脚与I1的2引脚、集成运算放大器I3B的7引脚相连,模数转换器I1的1引脚与集成运算放大器I3A的1引脚、电位器W1的2、3引脚相连,2引脚与集成运算放大器I3B的7引脚、W2的2、3引脚相连,3引脚接地,4引脚接地,5引脚接地,6引脚接地,7引脚接地,8引脚接地,9引脚接地,10引脚接地,11引脚接地,12引脚接地,13引脚接地,14引脚接VCC,15引脚与电阻R*8的6引脚、I5的5引脚相连,16引脚与电阻R*8的5引脚、I5的4引脚相连,17引脚与电阻R*8的4引脚、I5的3引脚相连,18引脚与电阻R*8的3引脚、I5的2引脚相连,19引脚与电阻R*8的2引脚、I5的1引脚相连,20引脚接VCC;T4的1引脚与电阻R5的2引脚、电阻RX的1引脚相连,2引脚与电阻R15的1脚相连,3引脚与光电耦合器T6的2引脚;电阻R15的1引脚与T4的2引脚相连,2引脚与光电耦合器T6的1引脚、电阻R14的2引脚、电阻R16的1引脚相连;电阻R14电阻的1引脚接地,2引脚与电阻R15的2引脚、T6的1引脚、电阻R16的1引脚相连;光电耦合器T6的1引脚与同电阻R15的2引脚相连的各个引脚相连,2引脚与T4的3脚、电阻R19的1脚、DY(2PIN)的2脚相连,3引脚与三极管T5的1脚相连,4引脚与电阻R13的2脚相连;电阻R13的1引脚接地,2引脚与T6的4引脚相连;三极管T5的1引脚与光电耦合器T4的3引脚相连,2引脚与电容C11的2脚、电阻R11的2脚相连,3引脚与T7的发射极、电阻R19的2脚、ZI(5V)的1脚、电容C12的1脚相连;电阻R11的1引脚与单片机I5的16引脚相连,2引脚与三极管T5的2引脚、电容C11的2引脚相连;电容C11的1引脚接地,2引脚与电阻R11的2引脚、三极管T5的2引脚相连;(d)存储器部分该部分主要功能是存储系统运行时的各个参数,存储检测到的等电位电阻。当检测完等电位电阻后,系统自动地把当前检测到的电阻值存入存储器中。
该部分的元件连接关系如下
32K存储器I4的1引脚与I5的12脚、32K存储器I6的1脚相连,2引脚接VCC,3引脚接地,4引脚接地,5引脚与I5的14引脚、I6的5引脚相连,6引脚与I5的15引脚、I6的6引脚相连,7引脚接地,8引脚接VCC;32K存储器I6的1引脚与I5的12脚、I4的1脚相连,2引脚接地,3引脚接地,4引脚接地,5引脚与I5的14引脚、I4的5引脚相连,6引脚与I5的15引脚、I4(32K存储器)的6引脚相连,7引脚接地,8引脚接VCC,(e)报警电路部分该部分外接一小峰鸣器,它主要是在当测量的电阻值大于设定值时,进行报警用的。该部分的元件连接关系如下三极管T1的1引脚接地,2引脚与T2的1引脚相连,3引脚与电容C4的2引脚、T2的3引脚、电阻R1的1引脚相连;三极管T2的2引脚与电阻R7的2引脚相连,3引脚与T1的3引脚、电容C4的2引脚、电阻R1的1引脚相连,1引脚与T1的2引脚相连;电容C4的1引脚接峰鸣器YD的2脚,2引脚与T1的3引脚、T2的3引脚、电阻R1的1引脚相连;电阻R1的1引脚与T1的3引脚、T2的3引脚、电容C4的2引脚相连,2引脚接DY的2引脚;电阻R7的1引脚接I5的17引脚,2引脚接T2的2引脚;YD峰鸣器的1脚接地,2脚接电容C4的1引脚。
本发明的优点在于具有数据存储功能可以根据检测人员的要求将需要存储的数据存储起来;具有数据接口通过接口与PC机连接,可以将存储器中存储的数据调出;具有过压保护功能当检测人员在检测时由于误操作、或被检测对象上带有危险电压时测量仪能够自保护;体积更小、重量更轻。


附图为本发明电路原理图。
具体实施例方式
(a)电源部分电源部分担负着的给整个系统供电的功能。电源从2脚的插座DY进来,加到5V稳压管ZI的两端,系统的整个工作电压是5V的,在检测等电位电阻时,它又负责供给检测所需的电流;插座DY的1引脚接地,2引脚与稳压管ZI的2引脚、电阻R1的2引脚、电阻R19的1引脚、电阻R16的2引脚、T6的2引脚、T4的3引脚、集成运算放大器I3A的8引脚相连;5V的稳压管ZI的1引脚接VCC,2引脚接地;电容C12的1引脚接VCC,2引脚接地;电阻R19的1引脚与同插座DY的2引脚相连的各个引脚相连,2引脚与同ZI的1引脚相连的各个引脚相连;三极管T7的基极1与电阻R18的2引脚相连,集电极2与发光二极管BG的2引脚相连,发射极3接地;电阻R18的1引脚与单片机I5的13引脚相连,2引脚与三极管T7的基极1相连;发光二极管BG的1引脚与同电阻R19的1引脚相连的各个引脚相连,2引脚与三极管T7的集电极2相连;(b)主控单元部分主控单元担负着信号的接收与处理,时钟、显示、存储数据以及与电脑通讯的工作,它也负责整个系统的正常运行及键盘功能,它主要由单片机及一些外围电路组成。
排电阻R*8的1引脚与电源VCC相连,2引脚与模数转换器I1的19脚、单片机I5的1脚相连,3引脚与I的18脚、I5的2脚相连,4引脚与I1的17脚、I5的3脚相连,5引脚与I1的16脚、I5的4脚相连,6引脚与I1的15脚、I5的5脚相连,7引脚与I5的6脚、液晶显示器CD的6脚相连,8引脚与I5的7脚、LCD的5脚相连,9引脚与I5的8脚、LCD的4脚相连;单片机I5的1引脚与电阻R*8的2引脚、I1的19脚相连,2引脚与电阻R*8的3引脚、I1的18脚相连,3引脚与电阻R*8的4引脚、I1的17脚相连,4引脚与电阻R*8的5引脚、I1的16脚相连,5引脚与电阻R*8的6引脚、I1的15脚相连,6引脚与电阻R*8的7引脚、LCD的6脚相连,7引脚与电阻R*8的8引脚、LCD(液晶显示)的5脚相连,8引脚与电阻R*8的9引脚、LCD的4脚相连,9引脚与电容C1的2引脚、电阻R6的1脚、电阻R10的2脚、电阻R8的2脚、KEY的7引脚相连,10引脚与串口通讯芯片I7的12脚相连,11引脚与I7的11脚相连,12引脚与32K存储器I4的1引脚、32K存储器I6的1引脚相连,13引脚与电阻R18的1脚相连,14引脚与I4的5引脚、I6的5引脚相连,15引脚与I4的6引脚、I6的5引脚下连,16引脚与电阻R11的1脚相连,17引脚与电阻R7的1脚相连,18引脚与J的2脚、电容C3的1脚相连,19引脚与J的1脚、电容C2的1脚相连,20引脚与GND(地)相连,21引脚与时钟芯片I2的6引脚相连,22引脚与I2的5引脚相连,23引脚与I2的7引脚相连,24引脚与KEY的1引脚相连,25引脚与KEY的2引脚相连,26引脚与KEY的3引脚相连,27引脚与KEY的4引脚相连,28引脚与KEY的5引脚相连,29引脚悬空,30引脚悬空,31引脚与VCC相连,32引脚与LCD的14脚相连,33引脚与LCD的13脚相连,34引脚与LCD的12脚相连,35引脚与LCD的11脚相连,36引脚与LCD的10脚相连,37引脚与LCD的9脚相连,38引脚与LCD的8脚相连,39引脚与LCD的7脚相连,40引脚与VCC相连,时钟芯片I2的1引脚接VCC与电阻RS-232的1引脚相连的各个引脚,2引脚与晶振JZ2的2脚相连,3引脚与JZ2的1脚相连,4引脚接地,5引脚与单片机I5的22脚相连,6引脚与单片机I5的21脚相连,7引脚与单片机I5的23脚相连,8引脚与直流电池E的1引脚正极相连;
直流电池E的1引脚与时钟芯片I2的8引脚相连,2引脚接地,电阻R10的1引脚与单片机I5的28引脚、KEY的5引脚相连,2引脚与电阻R8的2引脚、KEY的7引脚、电阻R6的1引脚、电容C1的2脚、I5的9脚相连;电阻R8的1引脚与单片机I5的27引脚、KEY的4引脚相连,2引脚与同电阻R10的2引脚相连的各个引脚相连;串口通讯芯片I7的1引脚与电容C5的2引脚相连,2引脚与电容C8的2引脚相连,3引脚与电容C5的1引脚相连,4引脚与电容C6的2引脚相连,5引脚与电容C6的1引脚相连,6引脚与电容C7的2引脚相连,7引脚悬空,8引脚悬空,9引脚悬空,10引脚悬空,11引脚与单片机I5的11引脚相连,12引脚与I5的10引脚相连,13引脚与电阻RS-232的3引脚相连,14引脚与电阻RS-232的2引脚相连,15引脚接地,16引脚接VCC;电容C6的1引脚与串口通讯芯片I7的5引脚相连,2引脚与I7的4引脚相连;电容C5的1引脚与I7的3引脚相连,2引脚与I7的1引脚相连;电容105的1引脚接地,2引脚接VCC;电容C8的1引脚接VCC,2引脚与I7的2引脚相连,电容C7的1引脚接地,2引脚与I7的6引脚相连;电容C1的1引脚接VCC,2引脚与电阻R6的1脚单片机I5、I5的9脚相连;电阻R6的1引脚与电容C1的2脚、I5的9脚相连,2引脚接地;电容C2的1引脚与J的1引脚、I5的19引脚相连,2引脚接地;晶振J的1引脚与I5的19脚、电容C2的1引脚相连,2引脚与I5的18脚、电容C3的1引脚相连;
电容C3的1引脚与I5的18脚、J的2脚相连,2引脚接地;电阻R13的1引脚接地,2引脚与T6的4引脚相连;电容C11的1引脚接地,2引脚与三极管T5的基极引脚2、电阻R11的2脚相连;电阻R11的1引脚I5的16脚相连,2引脚与电容C11的2引脚、三极管T5的1引脚相连;(c)采样及转换部分这一部分主要完成的是电阻值的测量及转换功能;检测电流在待测电阻上产生压降,经过电阻R4、电阻R3分压后,再经过集成运算放大器I3A放大后,送到模数转换器I1中,经过转换,将模拟量转换成数字量,准备送到主控制芯片中,这一部分的元件连接关系如下R3与R4两个电阻的1脚分别接待测电阻的两端,检测电流由T6的二脚进入待测电阻,由电阻R4,电阻R3分压后,经放大进入TLV2543;电阻Rx的1脚分别与电阻R17的1脚、电阻R4的1脚相连,2脚分别与电阻R5的2脚、T4的1引脚相连;电阻R17的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与地相连;电阻R4的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与电阻R3的1脚、集成运算放大器I3A的3引脚相连;电阻R3的1引脚与电阻R4的2引脚、集成运算放大器I3A的3引脚相连,2引脚与地相连;电阻R9的1引脚与集成运算放大器I3A的2引脚、电位器W1的1引脚相连,2引脚与地相连;集成运算放大器I3A的1引脚与电位器W1的2、3引脚和I1的1引脚相连,2引脚与电阻R9的1引脚、电位器W1的1引脚相连;3引脚与电阻R4的2引脚、电阻R3的1引脚相连,4引脚与地相连,8引脚与+12V相连;电位器W1的1引脚与集成运算放大器I3A的2引脚、电阻R9的1脚相连,2引脚与3引脚、集成运算放大器I3A的1引脚、I1的1引脚相连;电阻R5的1引脚与集成运算放大器I3B的5引脚、电阻R2的2脚相连,2引脚与待测电阻的1端、T4的1引脚相连;电阻R2的1引脚接地,2引脚与集成运算放大器I3B的5引脚、电阻R5的1脚相连;集成运算放大器I3B的5引脚与电阻R2的2引脚、电阻R5的1引脚相连,6引脚与电阻R19的1引脚、电阻R12的2引脚相连,7引脚与W2的2、3引脚、模数转换器I1的2引脚相连;电阻R12的1引脚接地,2引脚与集成运算放大器I3B的6引脚、W2的1引脚相连;电阻R9的1引脚与集成运算放大器I3B的6引脚、电阻R12的1引脚相连,2引脚与W2的1引脚相连;W2的1引脚与集成运算放大器I3B的6引脚、电阻R12的2脚相连,2引脚、3引脚与I1的2引脚、集成运算放大器I3B的7引脚相连,模数转换器I1的1引脚与集成运算放大器I3A的1引脚、电位器W1的2、3引脚相连,2引脚与集成运算放大器I3B的7引脚、W2的2、3引脚相连,3引脚接地,4引脚接地,5引脚接地,6引脚接地,7引脚接地,8引脚接地,9引脚接地,10引脚接地,11引脚接地,12引脚接地,13引脚接地,14引脚接VCC,15引脚与电阻R*8的6引脚、I5的5引脚相连,16引脚与电阻R*8的5引脚、I5的4引脚相连,17引脚与电阻R*8的4引脚、I5的3引脚相连,18引脚与电阻R*8的3引脚、I5的2引脚相连,19引脚与电阻R*8的2引脚、I5的1引脚相连,20引脚接VCC;T4的1引脚与电阻R5的2引脚、电阻RX的1引脚相连,2引脚与电阻R15的1脚相连,3引脚与光电耦合器T6的2引脚;电阻R15的1引脚与T4的2引脚相连,2引脚与光电耦合器T6的1引脚、电阻R14的2引脚、电阻R16的1引脚相连;电阻R14电阻的1引脚接地,2引脚与电阻R15的2引脚、T6的1引脚、电阻R16的1引脚相连;光电耦合器T6的1引脚与同电阻R15的2引脚相连的各个引脚相连,2引脚与T4的3脚、电阻R19的1脚、DY(2PIN)的2脚相连,3引脚与三极管T5的1脚相连,4引脚与电阻R13的2脚相连;电阻R13的1引脚接地,2引脚与T6的4引脚相连;三极管T5的1引脚与光电耦合器T4的3引脚相连,2引脚与电容C11的2脚、电阻R11的2脚相连,3引脚与T7的发射极、电阻R19的2脚、ZI(5V)的1脚、电容C12的1脚相连;电阻R11的1引脚与单片机I5的16引脚相连,2引脚与三极管T5的2引脚、电容C11的2引脚相连;电容C11的1引脚接地,2引脚与电阻R11的2引脚、三极管T5的2引脚相连;(d)存储器部分该部分主要功能是存储系统运行时的各个参数,存储检测到的等电位电阻。当检测完等电位电阻后,系统自动地把当前检测到的电阻值存入存储器中。
该部分的元件连接关系如下32K存储器I4的1引脚与I5的12脚、32K存储器I6的1脚相连,2引脚接VCC,3引脚接地,4引脚接地,5引脚与I5的14引脚、I6的5引脚相连,6引脚与I5的15引脚、I6的6引脚相连,7引脚接地,8引脚接VCC;32K存储器I6的1引脚与I5的12脚、I4的1脚相连,2引脚接地,3引脚接地,4引脚接地,5引脚与I5的14引脚、I4的5引脚相连,6引脚与I5的15引脚、I4(32K存储器)的6引脚相连,7引脚接地,8引脚接VCC,(e)报警电路部分该部分外接一小峰鸣器,它主要是在当测量的电阻值大于设定值时,进行报警用的。该部分的元件连接关系如下三极管T1的1引脚接地,2引脚与T2的1引脚相连,3引脚与电容C4的2引脚、T2的3引脚、电阻R1的1引脚相连;三极管T2的2引脚与电阻R7的2引脚相连,3引脚与T1的3引脚、电容C4的2引脚、电阻R1的1引脚相连,1引脚与T1的2引脚相连;电容C4的1引脚接峰鸣器YD的2脚,2引脚与T1的3引脚、T2的3引脚、电阻R1的1引脚相连;电阻R1的1引脚与T1的3引脚、T2的3引脚、电容C4的2引脚相连,2引脚接DY的2引脚;电阻R7的1引脚接I5的17引脚,2引脚接T2的2引脚;YD峰鸣器的1脚接地,2脚接电容C4的1引脚。
权利要求
1.一种带存储功能的等电位联结电阻测量仪,其特征在于包括如下各部分及其连接关系(a)电源部分插座DY的1引脚接地,2引脚与稳压管ZI的2引脚、电阻R1的2引脚、电阻R19的1引脚、电阻R16的2引脚、T6的2引脚、T4的3引脚、集成运算放大器I3A的8引脚相连;
5V的稳压管ZI的1引脚接VCC,2引脚接地;电容C12的1引脚接VCC,2引脚接地;电阻R19的1引脚与同插座DY的2引脚相连的各个引脚相连,2引脚与同ZI的1引脚相连的各个引脚相连;三极管T7的基极1与电阻R18的2引脚相连,集电极2与发光二极管BG的2引脚相连,发射极3接地;电阻R18的1引脚与单片机I5的13引脚相连,2引脚与三极管T7的基极1相连;发光二极管BG的1引脚与同电阻R19的1引脚相连的各个引脚相连,2引脚与三极管T7的集电极2相连;(b)主控单元部分排电阻R*8的1引脚与电源VCC相连,2引脚与模数转换器I1的19脚、单片机I5的1脚相连,3引脚与I的18脚、I5的2脚相连,4引脚与I1的17脚、I5的3脚相连,5引脚与I1的16脚、I5的4脚相连,6引脚与I1的15脚、I5的5脚相连,7引脚与I5的6脚、液晶显示器CD的6脚相连,8引脚与I5的7脚、LCD的5脚相连,9引脚与I5的8脚、LCD的4脚相连;单片机I5的1引脚与电阻R*8的2引脚、I1的19脚相连,2引脚与电阻R*8的3引脚、I1的18脚相连,3引脚与电阻R*8的4引脚、I1的17脚相连,4引脚与电阻R*8的5引脚、I1的16脚相连,5引脚与电阻R*8的6引脚、I1的15脚相连,6引脚与电阻R*8的7引脚、LCD的6脚相连,7引脚与电阻R*8的8引脚、LCD(液晶显示)的5脚相连,8引脚与电阻R*8的9引脚、LCD的4脚相连,9引脚与电容C1的2引脚、电阻R6的1脚、电阻R10的2脚、电阻R8的2脚、KEY的7引脚相连,10引脚与串口通讯芯片I7的12脚相连,11引脚与I7的11脚相连,12引脚与32K存储器I4的1引脚、32K存储器I6的1引脚相连,13引脚与电阻R18的1脚相连,14引脚与I4的5引脚、I6的5引脚相连,15引脚与I4的6引脚、I6的5引脚下连,16引脚与电阻R11的1脚相连,17引脚与电阻R7的1脚相连,18引脚与J的2脚、电容C3的1脚相连,19引脚与J的1脚、电容C2的1脚相连,20引脚与GND(地)相连,21引脚与时钟芯片I2的6引脚相连,22引脚与I2的5引脚相连,23引脚与I2的7引脚相连,24引脚与KEY的1引脚相连,25引脚与KEY的2引脚相连,26引脚与KEY的3引脚相连,27引脚与KEY的4引脚相连,28引脚与KEY的5引脚相连,29引脚悬空,30引脚悬空,31引脚与VCC相连,32引脚与LCD的14脚相连,33引脚与LCD的13脚相连,34引脚与LCD的12脚相连,35引脚与LCD的11脚相连,36引脚与LCD的10脚相连,37引脚与LCD的9脚相连,38引脚与LCD的8脚相连,39引脚与LCD的7脚相连,40引脚与VCC相连,时钟芯片I2的1引脚接VCC与电阻RS-232的1引脚相连的各个引脚,2引脚与晶振JZ2的2脚相连,3引脚与JZ2的1脚相连,4引脚接地,5引脚与单片机I5的22脚相连,6引脚与单片机I5的21脚相连,7引脚与单片机I5的23脚相连,8引脚与直流电池E的1引脚正极相连;直流电池E的1引脚与时钟芯片I2的8引脚相连,2引脚接地,电阻R10的1引脚与单片机I5的28引脚、KEY的5引脚相连,2引脚与电阻R8的2引脚、KEY的7引脚、电阻R6的1引脚、电容C1的2脚、I5的9脚相连;电阻R8的1引脚与单片机I5的27引脚、KEY的4引脚相连,2引脚与同电阻R10的2引脚相连的各个引脚相连;串口通讯芯片I7的1引脚与电容C5的2引脚相连,2引脚与电容C8的2引脚相连,3引脚与电容C5的1引脚相连,4引脚与电容C6的2引脚相连,5引脚与电容C6的1引脚相连,6引脚与电容C7的2引脚相连,7引脚悬空,8引脚悬空,9引脚悬空,10引脚悬空,11引脚与单片机I5的11引脚相连,12引脚与I5的10引脚相连,13引脚与电阻RS-232的3引脚相连,14引脚与电阻RS-232的2引脚相连,15引脚接地,16引脚接VCC;电容C6的1引脚与串口通讯芯片I7的5引脚相连,2引脚与I7的4引脚相连;电容C5的1引脚与I7的3引脚相连,2引脚与I7的1引脚相连;电容105的1引脚接地,2引脚接VCC;电容C8的1引脚接VCC,2引脚与I7的2引脚相连,电容C7的1引脚接地,2引脚与I7的6引脚相连;电容C1的1引脚接VCC,2引脚与电阻R6的1脚单片机I5、I5的9脚相连;电阻R6的1引脚与电容C1的2脚、I5的9脚相连,2引脚接地;电容C2的1引脚与J的1引脚、I5的19引脚相连,2引脚接地;晶振J的1引脚与I5的19脚、电容C2的1引脚相连,2引脚与I5的18脚、电容C3的1引脚相连;电容C3的1引脚与I5的18脚、J的2脚相连,2引脚接地;电阻R13的1引脚接地,2引脚与T6的4引脚相连;电容C11的1引脚接地,2引脚与三极管T5的基极引脚2、电阻R11的2脚相连;电阻R11的1引脚I5的16脚相连,2引脚与电容C11的2引脚、三极管T5的1引脚相连;(c)采样及转换部分R3与R4两个电阻的1脚分别接待测电阻的两端,检测电流由T6的二脚进入待测电阻,由电阻R4,电阻R3分压后,经放大进入TLV2543;电阻Rx的1脚分别与电阻R17的1脚、电阻R4的1脚相连,2脚分别与电阻R5的2脚、T4的1引脚相连;电阻R17的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与地相连;电阻R4的1脚与同待测电阻Rx的1脚相连的各个引脚相连,2脚与电阻R3的1脚、集成运算放大器I3A的3引脚相连;电阻R3的1引脚与电阻R4的2引脚、集成运算放大器I3A的3引脚相连,2引脚与地相连;电阻R9的1引脚与集成运算放大器I3A的2引脚、电位器W1的1引脚相连,2引脚与地相连;集成运算放大器I3A的1引脚与电位器W1的2、3引脚和I1的1引脚相连,2引脚与电阻R9的1引脚、电位器W1的1引脚相连;3引脚与电阻R4的2引脚、电阻R3的1引脚相连,4引脚与地相连,8引脚与+12V相连;电位器W1的1引脚与集成运算放大器I3A的2引脚、电阻R9的1脚相连,2引脚与3引脚、集成运算放大器I3A的1引脚、I1的1引脚相连;电阻R5的1引脚与集成运算放大器I3B的5引脚、电阻R2的2脚相连,2引脚与待测电阻的1端、T4的1引脚相连;电阻R2的1引脚接地,2引脚与集成运算放大器I3B的5引脚、电阻R5的1脚相连;集成运算放大器I3B的5引脚与电阻R2的2引脚、电阻R5的1引脚相连,6引脚与电阻R19的1引脚、电阻R12的2引脚相连,7引脚与W2的2、3引脚、模数转换器I1的2引脚相连;电阻R12的1引脚接地,2引脚与集成运算放大器I3B的6引脚、W2的1引脚相连;电阻R9的1引脚与集成运算放大器I3B的6引脚、电阻R12的1引脚相连,2引脚与W2的1引脚相连;W2的1引脚与集成运算放大器I3B的6引脚、电阻R12的2脚相连,2引脚、3引脚与I1的2引脚、集成运算放大器I3B的7引脚相连,模数转换器I1的1引脚与集成运算放大器I3A的1引脚、电位器W1的2、3引脚相连,2引脚与集成运算放大器I3B的7引脚、W2的2、3引脚相连,3引脚接地,4引脚接地,5引脚接地,6引脚接地,7引脚接地,8引脚接地,9引脚接地,10引脚接地,11引脚接地,12引脚接地,13引脚接地,14引脚接VCC,15引脚与电阻R*8的6引脚、I5的5引脚相连,16引脚与电阻R*8的5引脚、I5的4引脚相连,17引脚与电阻R*8的4引脚、I5的3引脚相连,18引脚与电阻R*8的3引脚、I5的2引脚相连,19引脚与电阻R*8的2引脚、I5的1引脚相连,20引脚接VCC;T4的1引脚与电阻R5的2引脚、电阻RX的1引脚相连,2引脚与电阻R15的1脚相连,3引脚与光电耦合器T6的2引脚;电阻R15的1引脚与T4的2引脚相连,2引脚与光电耦合器T6的1引脚、电阻R14的2引脚、电阻R16的1引脚相连;电阻R14电阻的1引脚接地,2引脚与电阻R15的2引脚、T6的1引脚、电阻R16的1引脚相连;光电耦合器T6的1引脚与同电阻R15的2引脚相连的各个引脚相连,2引脚与T4的3脚、电阻R19的1脚、DY(2PIN)的2脚相连,3引脚与三极管T5的1脚相连,4引脚与电阻R13的2脚相连;电阻R13的1引脚接地,2引脚与T6的4引脚相连;三极管T5的1引脚与光电耦合器T4的3引脚相连,2引脚与电容C11的2脚、电阻R11的2脚相连,3引脚与T7的发射极、电阻R19的2脚、ZI(5V)的1脚、电容C12的1脚相连;电阻R11的1引脚与单片机I5的16引脚相连,2引脚与三极管T5的2引脚、电容C11的2引脚相连;电容C11的1引脚接地,2引脚与电阻R11的2引脚、三极管T5的2引脚相连;(d)存储器部分
32K存储器I4的1引脚与I5的12脚、32K存储器I6的1脚相连,2引脚接VCC,3引脚接地,4引脚接地,5引脚与I5的14引脚、I6的5引脚相连,6引脚与I5的15引脚、I6的6引脚相连,7引脚接地,8引脚接VCC;
32K存储器I6的1引脚与I5的12脚、I4的1脚相连,2引脚接地,3引脚接地,4引脚接地,5引脚与I5的14引脚、I4的5引脚相连,6引脚与I5的15引脚、I4(32K存储器)的6引脚相连,7引脚接地,8引脚接VCC,(e)报警电路部分三极管T1的1引脚接地,2引脚与T2的1引脚相连,3引脚与电容C4的2引脚、T2的3引脚、电阻R1的1引脚相连;三极管T2的2引脚与电阻R7的2引脚相连,3引脚与T1的3引脚、电容C4的2引脚、电阻R1的1引脚相连,1引脚与T1的2引脚相连;电容C4的1引脚接峰鸣器YD的2脚,2引脚与T1的3引脚、T2的3引脚、电阻R1的1引脚相连;电阻R1的1引脚与T1的3引脚、T2的3引脚、电容C4的2引脚相连,2引脚接DY的2引脚;电阻R7的1引脚接I5的17引脚,2引脚接T2的2引脚;YD峰鸣器的1脚接地,2脚接电容C4的1引脚。
全文摘要
本发明涉及一种带存储功能的等电位联结电阻测量仪,属于建筑行业或电气安全领域中使用的测量仪器。主要功能是测量建筑物中可能传导电位的金属器件与等电位点之间是否有可靠的电路上的联结。包括电源部分、主控单元部分、采样及转换部分、存储器部分、报警电路部分;优点在于具有数据存储功能可以根据检测人员的要求将需要存储的数据存储起来;具有数据接口通过接口与PC机连接,可以将存储器中存储的数据调出;具有过压保护功能当检测人员在检测时由于误操作、或被检测对象上带有危险电压时测量仪能够自保护;体积更小、重量更轻。
文档编号G01R27/02GK1614431SQ20031010995
公开日2005年5月11日 申请日期2003年11月3日 优先权日2003年11月3日
发明者刘望来 申请人:刘望来
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1