一种基于锁相环的数字输出非制冷红外读出装置的制作方法

文档序号:30584209发布日期:2022-06-29 16:13阅读:119来源:国知局
一种基于锁相环的数字输出非制冷红外读出装置的制作方法

1.本发明涉及红外成像领域,特别是涉及基于锁相环的数字输出非制冷 红外读出装置。


背景技术:

2.目前,非制冷红外成像技术在军事、工农业、医学、天文等领域有着 重要的应用。作为非制冷红外成像技术核心的红外焦平面阵列,包括红外 探测器阵列和读出电路两部分。其中,微测辐射热计焦平面阵列(fpa) 具有较高的灵敏度,是应用最广泛的一种非制冷红外焦平面阵列,其工作 原理是热敏材料吸收入射的红外辐射后温度改变,从而引起自身电阻值的 变化,通过测量其电阻值的变化探测红外辐射信号的大小。
3.微测辐射热计普遍采用微机械加工技术制作的悬臂梁微桥结构。桥面 沉积有一层具有高电阻温度系数(tcr)的热敏材料,桥面由两条具有良 好力学性能并镀有导电材料的桥腿支撑,桥腿与衬底的接触点为桥墩,桥 墩电学上连接到微测辐射热计下的硅读出电路(roic)上。通过桥腿和 桥墩,热敏材料连接到读出电路的电学通道中,形成一个对温度敏感并连 接到读出电路上的像素单元,简称像元。敏感像元又称为敏感微测辐射热 计,与之对应的有两种盲像元,其中一种桥面与衬底热学短路,温度恒等 于衬底温度,称为热短路像元;另一种是结构与敏感微测辐射热计完全相 同,但是被遮挡了,所以不能感应目标辐射,称为被遮挡像元。利用这两 种盲微像元可以有效抵消敏感像元阻值随衬底温度变化带来的输出电压 波动,实现无tec(热电制冷器)功能。
4.读出电路的作用则是对敏感像元的响应信号进行处理(比如滤波、放 大)和读出,并对像元电阻的非均匀性进行校正。信号处理的好坏、非均 匀性校正的好坏和读出电路自身的噪声都会对红外成像系统的性能造成 显著的影响。传统的读出电路采用模拟输出,由于红外信号很微弱并且视 频数据量很大,用户需要在硬件上使用高速高精度的模数转换器(adc) 及其驱动电路。adc一般要求比特数不低于14,时钟频率可达300mhz, 采样速率可达每秒20m个样本。这样不仅增加了噪声和功耗,让用户难 以使用,还严重增加了产品的体积和成本。为此,采用数字化输出的非制 冷红外读出电路逐渐成为了主流。


技术实现要素:

5.在下文中给出了关于本发明的简要概述,以便提供关于本发明的某些 方面的基本理解。应当理解,这个概述并不是关于本发明的穷举性概述。 它并不是意图确定本发明的关键或重要部分,也不是意图限定本发明的范 围。其目的仅仅是以简化的形式给出某些概念,以此作为稍后论述的更详 细描述的前序。
6.本发明解决的技术问题是提供一种基于锁相环(pll)的非制冷红外 探测器的读出装置,提供了一种在读出电路中内嵌模数转换器,降低了用 户的使用难度和使用成本以及降低了产品的体积。同时,基于锁相环的时 序电路还能够降低探测器输入输出端口的工作频率,进一步降低产品的功 耗和使用难度。
7.本发明的提供了一种基于锁相环的非制冷红外读出装置,包括:锁相 环及时序模块,其接收时钟输入,并将输入时钟分频、倍频,并产生各个 模块所需的驱动时序信号;镜像式探测器前端模块,其分成两列,一列是 逐行选通的感光像元,另一列是逐行选通参考像元,二者具有完全相同的 电路架构和工作时序,其中所述镜像式探测器前端模块用于基于所述感光 像元和参考像元生成感应电流;列级跨阻放大器模块,其将所述感应电流 放大和滤波后转化为感应电压;采样保持模块,其将所述感应电压保持为 保持电压;电压比较模块,其包括斜坡信号发生模块和比较器模块,其中 所述斜坡信号发生模块用于生成斜坡信号,所述比较器模块用于比较所述 斜坡信号与所述保持电压的大小,并输出阶跃电压;计数器模块,其在所 述斜坡信号线性变化时同步计数;列内存储模块,其在所述阶跃电压翻转 时,将当时的计数器模块的计数锁存然后输出到数据总线。
8.一个实施例,所述装置还包括:输出驱动器模块,其用于将所述并行 的数据总线通过三态门转化为串行数据并输出到片外。
9.另一个实施例,所述锁相环及时序模块包括:第一除法器模块,其用 于基于输入时钟产生所述输入时钟的d1分频时钟;第二除法器模块,其输 入端连接输出时钟,并输出d2分频时钟到相位差转换模块;相位差转换模 块,其包括鉴频鉴相器模块和电荷泵模块,其用于接收所述d1分频时钟和 所述d2分频时钟,并基于所述d1分频时钟和所述d2分频时钟产生与所述两 个时钟相位差有关的电流;环路低通滤波器模块,其用于基于所述与所述 两个时钟相位差有关的电流产生与所述两个时钟相位差有关的电压,并控 制压控振荡器模块产生输出时钟。
10.又一个实施例,所述镜像式探测器前端模块包括共用的镜像通道和读 出通道以及数模转换器模块;所述读出通道和所述镜像通道分别包括m 个感光像元、一个热短路像元、第一饱和管以及第二饱和管中的一种或其 组合;所述读出通道和所述镜像通道中的热短路像元的公共端均为电压 v
s1
,感光像元的公共端均为电压v
s2
;所述读出通道中的每个感光像元通 过选择开关连接到第一饱和管的源端,该饱和管的栅端由所述镜像通道的 第一饱和管的栅电压通过缓冲器驱动,漏端为输出端,与所述读出通道的 第二饱和管的源端相连,所述读出通道的第二饱和管的漏端接所述读出通 道的热短路像元;所述镜像通道中的每个感光像元通过选择开关连接到第 一饱和管的源端,该饱和管的栅端基于栅电压通过缓冲器驱动所述读出通 道的第一饱和管的栅端,漏端为输出端,与所述镜像通道的第二饱和管的 源端相连,所述镜像通道的第二饱和管的漏端接所述镜像通道的热短路像 元;所述数模转换器模块用于基于所述读出通道的第一饱和管和第二饱和 管之间的电流差产生电压v
gch1
和v
gm1
,分别用于控制所述读出通道的第 二饱和管的栅端和所述镜像通道的第二饱和管的栅端。
11.再一个实施例,所述镜像通道中的第一饱和管和第二饱和管的体积是 所述读出通道的第一饱和管和第二饱和管的体积的k倍。
12.再一个实施例,所述热短路像元包括多个串联电阻或多个并联电阻或 多个串并联电阻中的一种或其组合。
13.再一个实施例,所述镜像通道中的热短路像元还包括l个饱和管、l 个电阻和l个开关,其中每个电阻的一端分别与一个饱和管的源端连接, 每个电阻的另一端分别连接电压为v
s1
的公共端,每个饱和管的漏端分别连 接一个开关并连接到所述镜像通道的第一饱
和管的栅端,每个饱和管的栅 端分别连接电压为v
gm1
的公共端。
14.再一个实施例,所述电压比较模块还包括列内缓冲器模块;所述列内 缓冲器模块用于分别接收所述保持电压和所述斜坡信号,并将所述保持电 压和所述斜坡信号接入所述比较器。
15.本技术所述的技术方案通过提供了一种在读出电路中内嵌模数转换 器,降低了用户的使用难度和使用成本以及降低了产品的体积。同时,基 于锁相环的时序电路还能够降低探测器输入输出端口的工作频率,进一步 降低产品的功耗和使用难度。
附图说明
16.为了进一步阐述本发明的以上和其它优点和特征,下面结合附图对本 发明的具体实施方式作进一步详细的说明。所述附图连同下面的详细说明 一起包含在本说明书中并且形成本说明书的一部分。具有相同的功能和结 构的元件用相同的参考标号表示。应当理解,这些附图仅描述本发明的典 型示例,而不应看作是对本发明的范围的限定。
17.图1示意性地示出了根据本发明实施方式的基于锁相环的数字输出读 出电路框图;
18.图2示意性地示出了根据本发明实施方式的14比特单斜率模数转化 器时序图;
19.图3示意性地示出了根据本发明实施方式的一种锁相环实例电路图;
20.图4示意性地示出了根据本发明实施方式的两种镜像式探测器前端电 路实例电路图;
21.图5示意性地示出了根据本发明实施方式的四种降低像元电阻噪声的 电路实例电路图;
22.图6示意性地示出了根据本发明实施方式的两种热短路像元的冗余选 择方案电路图;
23.图7示意性地示出了根据本发明实施方式的四种列内缓冲器的实例电 路图;
24.图8示意性地示出了根据本发明实施方式的六种列内比较器的实例电 路图;
25.图9示意性地示出了根据本发明实施方式的一种输出驱动器的实例电 路图。
具体实施方式
26.在下文中将结合附图对本发明的示范性实施例进行描述。为了清楚和 简明起见,在说明书中并未描述实际实施方式的所有特征。然而,应该了 解,在开发任何这种实际实施例的过程中必须做出很多特定于实施方式的 决定,以便实现开发人员的具体目标,例如,符合与系统及业务相关的那 些限制条件,并且这些限制条件可能会随着实施方式的不同而有所改变。 此外,还应该了解,虽然开发工作有可能是非常复杂和费时的,但对得益 于本公开内容的本领域技术人员来说,这种开发工作仅仅是例行的任务。 在此,还需要说明的一点是,为了避免因不必要的细节而模糊了本发明, 在附图中仅仅示出了与根据本发明的方案密切相关的设备结构和/或处理 步骤,而省略了与本发明关系不大的其他细节。
27.如在前面背景技术部分所述,本发明提供一种基于锁相环的非制冷红 外探测器的读出装置,提供了一种在读出电路中内嵌模数转换器,降低了 用户的使用难度和使用成本以及降低了产品的体积。同时,基于锁相环的 时序电路还能够降低探测器输入输出端口
的工作频率,进一步降低产品的 功耗和使用难度。
28.以下结合附图1-9对本发明的实施例进行详细说明。
29.图1是基于锁相环的数字输出读出电路框图。图1主要包含八部分,即锁 相环(pll)及时序模块101、镜像式探测器前端模块102(以下简称镜像 模块)、列级跨阻放大器模块103、采样保持模块104、电压比较模块105、 计数器模块106、列内存储器模块107和输出驱动器模块108。其中,锁 相环的输入信号是时钟clk、帧同步信号fs和复位信号rst,产生的输 出信号为clk的同频率同相位信号clkbuf、clk的分频信号clk1和 clk的倍频信号clkout。其中,clkbuf、clk1和clkout通过控制时 序电路控制了整个读出电路的工作时序,保证了各个模块信号之间的同步。 镜像模块102的输入电压信号是vs1、vs2和vg1,其为感光像元提供了 偏置电压并产生了感应电流ipix。列级跨阻放大器模块103(colamp)将 感应电流ipix放大和滤波后转化为感应电压vint。采样保持模块104 (sample/hold)将接收到的感应电压vint采样并保存到保持电容,成为 保持电压vsh,其可以有效的保证在读出电路的过程中的感应电压是保持 在恒定的值,而不会发生波动进而影响到读出电路的输出结果。电压比较 模块105包括斜坡信号发生模块1051(rampgen)、列内缓冲器模块1052 (colbuf)和比较器模块1053(comp)三部分。电压比较电路比较保持 电压vsh和斜坡信号ramp的大小,输出阶跃电压vstep用于控制列内存 储器(colmemory)的写入,其中斜坡信号ramp用于作为保持电压vsh 的参考电压,用以确定保持电压vsh的数值。在输出阶跃电压vstep翻转 时,存储器模块107保存n比特计数器模块106(counter)当时的编码, 并输出到数据总线vbus[n-1:0]。对于非制冷红外读出电路,计数器比特数 n大于等于14。计数器模块106的输入时钟是锁相环的输出clkout,复 位信号rstramp与斜坡发生电路时序相同。输出驱动器模块108(outputdriver)将并行的数据总线vbus[n-1:0]通过三态门转化为串行数据 dout[p-1:0]并输出到片外。
[0030]
结合图2,以n为14为例进行说明,单斜率adc时序图用于解释单 斜率adc的工作原理。adc的时钟是clkout,在复位信号rstramp有 效时,计数器复位为0,而斜坡信号复位到复位电压vrst。复位结束以后, 计数器开始计数,而于此同时,斜坡信号ramp开始线性变化(图中是单 调增加)。比较器的输出vstep为高电平。当ramp高于保持电压vsh时, vstep翻转为低电平。假设此时比较器输出编码为i,那么存储器latch将 编码i锁存。保持电压vsh越高,锁存的计数器编码i就越大,也就实现 了量化过程。具体地,以384
×
288阵列红外焦平面阵列读出电路为例对 本发明进行具体说明,但不用来限制本发明的范围。如在图2的时序图中, 对于384
×
288阵列的探测器,50hz工作时,一行时间可以设定为68us, 量化时间(计数器和ramp工作的时间)设为64us,那么14比特adc 的时钟clkout的周期为3.9ns,频率为256mhz。再设斜坡信号ramp的 范围是0.5v到4.596v,那么adc的步长vlsb为0.25mv。于是,如果 保持电压vsh为0.5v,复位刚结束,比较器输出vstep就翻转,对应的编 码是0。而如果保持电压vsh为2.548v,那么对应的编码是8192,比较 器翻转时刻为复位后32us。如果保持电压vsh为3v,那么对应的编码是 10000。也就是说vsh越大,输出编码越大。
[0031]
图3是一种锁相环实例,输入时钟clk经过缓冲器得到clkbuf,输 入时钟clk、帧同步fs、复位信号rst经过第一除法器模块301(div1) 产生了clk的d1分频时钟clk1。clk1与第二除法器模块302(div2) 的输出clkfb一起接入相位差转换模块303,其中相位差转换模块303包 括鉴频鉴相器(pfd)和电荷泵(cp),产生了与两个时钟相位差有关的 电流icp,电
过s1[j]的反信号sn1[j]控制的开关连接到电压vs5,开关s1[l-1:0]和 sn1[l-1:0]的控制信号由译码器(dec)产生。因此当电路中有个别的电 路发生故障时,可以通过编码器模块601进而选择其余线路完好的电路进 行,而无需重新调整电路,避免了浪费时间,有效的提高了效率。
[0035]
图7是四种列内缓冲器(colbuf)的实例电路图,在图1中,保持电 压vsh和斜坡信号ramp经过相同的列内缓冲器,然后接入比较器进行比 较。如图7(a)-7(d)所示,列内缓冲器可以用折叠共源共栅运放、两 个五管运放并联、源跟随器、classab运放等多种结构来实现。只要保持 电压vsh和斜坡信号ramp经过相同的列内缓冲器,然后接入比较器进行 比较,不论列内缓冲器采用哪种结构,都属于本专利的范畴。
[0036]
图8是六种列内比较器模块(comp)的实例电路图。比较器比较正 输入vinp与负输入vinn的大小,并输出比较结果vstep。如图8(a)所 示,在第一种实例中,mos管m0到m6构成预放大级,m7到m10构成 差分转单端级,或门是数字输出级。正负输入vinp和vinn分别接mos 管m1和m2的栅端,m1和m2的源端短接并与电流源m0的漏端接在一 起。m0的源端接电压vs3,栅端接控制电压vbias。m1的漏端von1与 二极管接法的m3的漏端及栅端相连,m3源端接电压vs1。电流源m5 与m3并联,漏端与m3漏端相连,源端与m3源端相连,栅端接控制电 压vnb。m2的漏端vop1与二极管接法的m4的漏端及栅端相连,m4源 端接电压vs1。电流源m6与m4并联,漏端与m4漏端相连,源端与m4 源端相连,栅端也接控制电压vnb。vop1和von1分别控制差分转单端级 m7和m8的栅端,m7和m8源端接电压vs1。m8漏端接vout,m7漏 端接二极管接法的mos管m9的漏端和栅端,m9的源端接电压vs4。 mos管m10栅端与m9栅端短接,源端也接vs4,漏端接vout。vout与 set信号相或得到输出vstep。电流源m5和m6是可选的。
[0037]
如图8(b)所示,在第二种实例中,预放大器、数字输出级与第一实 例相同,差分转单端级修改为五管开环放大器,由mos管m7到m11组 成。vop1和von1分别控制m7和m8的栅端,m7和m8源端短接到电 流源m11的漏端,m11源端接电压vs2,栅端接控制电压vbias1。m8漏 端接vout,m7漏端接二极管接法的mos管m9的漏端和栅端,m9的源 端接电压vs4。mos管m10栅端与m9栅端短接,源端也接vs4,漏端 接vout。
[0038]
如图8(c)所示,第三种实例与第一种实例相比,在预放大器和差分 转单端级之间插入了正反馈级。vop1和von1分别控制正反馈级输入管 m13和m14的栅端,m13和m14的源端短接到电流源m12的漏端,m12 源端接电压vs4,栅端接控制电压vbias2。m13和m14的漏端分别是正 反馈级的输出von2和vop2.二极管接法的m15栅端和漏端短接到von2, m15源端接电压vs2。二极管接法的m16栅端和漏端短接到vop2,m16 源端也接电压vs2。正反馈管m17漏端接von2,源端接电压vs2,栅端 由vop2控制,而正反馈管m18漏端接vop2,源端接电压vs2,栅端由 von2控制。vop2和von2再接差分转单端级的输入。
[0039]
如图8(d)所示,第四种实例是第三种实例的简化,去掉了预放大级, 输入直接引入正反馈级。如图8(e)所示,第五种实例与第三种实例相似, 预放大器、正反馈级和或门都相同,只是差分转单端级改成了五管开环放 大器。如图8(f)所示,第六种实例是第五种实例的简化,去掉了预放大 级,输入直接引入正反馈级。
[0040]
图9是一种输出驱动器模块实例电路图。n比特adc的并行输出信 号通过n个输出短接的三态门转换成串行信号输出到片外。三态门由数字 缓冲器(buf)和使能开关实现。开关控制信号en有效时,三态门是一个 数字缓冲器;当开关控制信号en无效时,三态门输
出处于高阻状态。开 关控制信号en由clkbuf和clk1控制的译码器来产生,保证各个开关逐 次导通,实现并串转换。例如,14比特adc对应的每列存储器个数也是 14个,存储器数据通过14根数据总线输出到驱动器。驱动器将14根总线 进行并转串操作,最后探测器端口只需1个数字输出管脚。
[0041]
以上通过具体的实施例对本发明进行了说明,但本发明并不限于这些 具体的实施例。本领域技术人员应该明白,还可以对本发明做各种修改、 等同替换、变化等等,这些变换只要未背离本发明的精神,都应在本发明 的保护范围之内。并且,在本发明的结构中,各部件是可以分解和/或重新 组合的,这些分解和/或重新组合应该视为本发明的等效方案。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1