具有串联结构的mems压电矢量水听器及其制备方法

文档序号:9784696阅读:582来源:国知局
具有串联结构的mems压电矢量水听器及其制备方法
【技术领域】
[0001]本发明涉及传感技术领域,尤其涉及一种具有串联结构的MEMS压电矢量水听器及其制备方法。
【背景技术】
[0002]微矢量水听器相对于传统矢量水听器体积小,能减少对原辐射声场的影响,使检测结果更加准确,并且制造成本低,易实现低频检测。目前的微矢量水听器有电容式和压阻式。压阻式虽然制备工艺较为成熟,但灵敏度较低,而且因有焦耳热,所以热噪声大和温度稳定性差。电容式虽然灵敏度较高,但由于存在微小气隙,在制备和使用过程中易发生粘连而使器件失效,且使用过程中需要偏置电压。压电式微矢量水听器是无源器件,因此其稳定度高、噪音低,系统结构简单。其制备工艺较为简单,灵敏度介于电容式和压阻式之间,还有待于进一步提高,以达到实用化水平。

【发明内容】

[0003]本发明的目的是提供一种能克服现有技术的不足之处,制备工艺简单,且灵敏度高的MEMS压电矢量水听器。
[0004]为实现上述目的,一方面,本发明提供了一种具有串联结构的MEMS压电矢量水听器,包括:1-3个传感单元和灌封结构,1-3个传感单元被相互垂直放置在灌封结构;其中,每个传感单元包括至少两个压电传感芯片、绝缘板和后置放大电路,至少两个压电传感芯片串联焊接并粘贴在绝缘板,绝缘板被粘贴并电连接在后置放大电路。
[0005]优选地,压电传感芯片包括:质量块、压电单元和复合弹性梁;其中,当有惯性力作用时,复合弹性梁产生形变,使与复合弹性梁相连的压电单元产生电荷。
[0006]优选地,压电传感芯片包括:复合层,该复合层包括绝缘氧化层、SOI硅层和SOI氧化层,复合层设有U形狭缝,被U形狭缝所包围的复合层部分为复合弹性梁。
[0007]优选地,压电传感芯片包括:设有回形孔的SOI基底层,回形孔包围的SOI基底层部分为质量块;回形孔外围的SOI基底层支撑与复合弹性梁相连接的复合层部分;质量块在复合弹性梁的下方,压电单元在复合弹性梁的上方;当有惯性力作用时,回形孔外围的SOI基底层与质量块相对运动,导致复合弹性梁产生形变,使与复合弹性梁相连的压电单元产生电荷。
[0008]优选地,U形狭缝的开口方向为压电单元所在位置;U形狭缝的宽度为0.1?50μηι;压电单元包括:下电极、压电层和上电极。
[0009]优选地,压电层为氧化锌压电膜、氮化铝薄膜、锆钛酸铅压电膜、钙钛矿型压电膜或有机压电膜;压电层的厚度为0.01?60μπι。
[0010]优选地,SOI基底层厚度为100?500μπι; SOI氧化层厚度为0.05?5μπι; SOI硅层厚度为0.5?50μ?? ;绝缘氧化层厚度为0.01?50μηι。
[0011]优选地,下电极或上电极为铝、金/铬复合层或者铂/钛复合层,铝厚度为0.01?1μm,络层或钛层厚度为0.0l?0.1ym,金层或铀层厚度为0.05?0.5μηι。
[0012]优选地,压电传感芯片在绝缘板上的间距为500-2000μπι。
[0013]优选地,矢量水听器的工作频率范围为1KHZ以下。
[0014]另一方面,本发明提供了一种具有串联结构的MEMS压电矢量水听器的制备方法,该方法包括如下步骤:
[0015]制备传感单元;将1-3个传感单元相互垂直放置在灌封结构;其中,每个传感单元包括至少两个压电传感芯片、绝缘板和后置放大电路,所述至少两个压电传感芯片串联焊接并粘贴在所述绝缘板,所述绝缘板被粘贴并电连接在所述后置放大电路。
[0016]优选地,压电传感芯片通过以下步骤得到:在基片上沉积绝缘氧化层,基片包括SOI硅层、SOI氧化层和SOI基底层;在绝缘氧化层上制备下电极、压电层和上电极构成压电单元;对SOI基底层释放,得到回形孔,被回形孔包围的SOI基底层部分为质量块;对压电层和质量块对应区域外的复合层进行刻蚀,形成U形狭缝,该复合层包括绝缘氧化层、SOI硅层以及SOI氧化层,被U形狭缝包围的复合层部分为复合弹性梁。
[0017]优选地,回形孔通过以下步骤得到:在SOI基底层背面沉积体刻蚀掩膜,对体刻蚀掩膜双面曝光图形化,以使得所述回形孔与压电单元位置正对;对SOI基底层进行干法或湿法释放,形成回形孔结构,回形孔所包围的SOI基底层为质量块。
[0018]优选地,U形狭缝通过以下步骤得到:得到回形孔后,在基片背面镀一层狭缝刻蚀的支撑膜;在基片正面涂光刻胶,曝光形成图形作为狭缝刻蚀的掩膜,利用高密度电感耦合等离子体ICP刻蚀基片正面的绝缘氧化层、SOI硅层以及SOI氧化层,形成U形狭缝,U形狭缝宽度为0.1?50μπι;υ形狭缝位置与回形孔位置正对。U形狭缝开口方向为压电单元所在位置。
[0019]优选地,支撑膜为Al膜,厚度为0.1?5μπι;在U形狭缝刻蚀完成后,在基片正面涂光刻胶,腐蚀基片背面剩余的支撑膜、体刻蚀掩膜以及压电单元正下方的部分SOI氧化层。
[0020]优选地,体刻蚀掩膜对于湿法刻蚀为氮化硅与金/铬复合膜,对于干法刻蚀为氧化硅薄膜,氮化硅或者氧化硅薄膜厚度为0.01?ΙΟμπι,金层厚度为0.05?0.5μπι,所述铬层厚度为0.01 ?0.Ιμ??。
[0021]本发明的优点在于:本发明采用同一绝缘板上在电学上顺序串联的多个MEMS压电传感器芯片作为微矢量水听器的传感单元。相对于只有单个MEMS压电传感器芯片的MEMS压电矢量水听器,理论上讲,电压灵敏度会增加,且增加倍数与传感芯片个数相等。这种具有串联结构的MEMS压电矢量水听器,灵敏度会得到明显提高,且制备工艺简单。
【附图说明】
[0022]为了更清楚说明本发明实施例的技术方案,下面将对实施例描述中所需使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0023]图1为本发明实施例提供的具有串联结构的MEMS压电矢量水听器的结构示意图;
[0024]图2为压电传感芯片的SOI基片剖面图;
[0025]图3为正面沉积绝缘氧化层后芯片的剖面示意图;
[0026]图4为背面沉积体刻蚀掩膜氮化硅(氧化硅)后的芯片剖面示意图;
[0027]图5为正面沉积下电极、压电层和上电极后的芯片剖面示意图;
[0028]图6为背面体刻蚀掩膜图形化后的芯片剖面示意图;
[0029]图7为体刻蚀后的芯片剖面示意图(以湿法体刻蚀为例);
[0030]图8为狭缝刻蚀后的芯片剖面示意图;
[0031 ]图9为制备完成后压电传感器芯片的剖面示意图;
[0032]图1O为本发明实施例提供的具有串联结构的MEMS压电矢量水听器的传感单元的俯视结构示意图。
【具体实施方式】
[0033]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0034]为便于对本发明实施例的理解,下面将结合附图以具体实施例做进一步的解释说明。
[0035]图1为本发明实施例提供的具有串联结构的MEMS压电矢量水听器的结构示意图,如图1所示,该MEMS压电矢量水听器包括:1-3个传感单元和灌封结构d,1-3个传感单元被相互垂直放置在灌封结构d。
[0036]其中,每个传感单元包括至少两个压电传感芯片a、绝缘板b和后置放大电路C,至少两个压电传感芯片a串联焊接并粘贴在绝缘板b,绝缘板b被粘贴并电连接在后置放大电路C O
[0037]压电传感芯片a包括:质量块3a、压电单元和复合弹性梁;其中,当有惯性力作用时,所述复合弹性梁产生形变,使与复合弹性梁相连的压电单元产生电荷。经后置放大电路c后获得电压信号,至少两个串联的压电传感芯片可以使MEMS压电矢量水听器的灵敏度大大提尚O
[0038]以下结合具体实施例,介绍本发明提供的具有串联结构的MEMS压电矢量水听器及其制备方法。
[0039]实施例1
[0040]I)清洗基片
[0041]用标准清洗方法对SOI硅片进行清洗,首先分别利用酸性清洗液和碱性清洗液进行煮沸清洗,然后用去离子水进行清洗,最后用氮气吹干。图2为芯片的基片SOI硅片剖面图,如图2所示,SOI硅片包括:SOI基底层3、S0I氧化层2和SOI硅层IJOI基底层3厚度为500μm,SOI氧化层2厚度为0.05μηι,SOI娃层I厚度为ΙΟμπι。
[0042]2)沉积绝缘氧化层4
[0043]利用热氧化炉在基片表面氧化形成绝缘氧化层4,正面沉积绝缘氧化层后芯片的剖面如图3所示,其中,沉积厚度为Ιμπι的绝缘氧化层4后,正面立刻甩光刻胶保护,用缓释氢氟酸(BHF)溶液腐蚀背面二氧化硅,去除光刻胶。
[0044]3)背面淀积体刻蚀掩膜
[0045]利用等离子体增强化学气相沉积设备(PECVD)在硅片背面淀积7μπι氧化硅薄膜5,背面沉积体刻蚀掩膜氧化硅后的芯片剖面如图4所示。
[0046]4)制备下电极6
[0047]在绝缘氧化层4表面,利用真空蒸镀设备制备下电极6,并图形化,所述下电极6为利用真空蒸镀设备制备的0.0Um厚度的铝电极。
[0048]5)制备压电膜7
[0049]在下电极6的表面上制备60μπι氧化锌为压电膜7,在压电膜7的表面上涂正性光刻胶,光刻曝光,形成压电膜光刻图形,用稀磷酸腐蚀液腐蚀压电膜,形成所需图形的压电膜,去除残余光刻胶,完成图形化的压电膜7制备。
[0050]6)在压电膜7上制备上电极8
[0051 ]在硅基片正面上涂光刻胶,光刻曝光,形成上电极反图形,再用真空蒸镀设备沉积厚度为0.0lym的Al,用丙酮去光刻胶,完成上电极8的制备。下电极6、压电层7和上电极8构成一个压电单元。
[0052]其中,正面沉积下电极、压电层和上电极后的芯片剖面示意图如图5所示。
[0053]7) SOI基底层3的释放
[0054]在背面氧化硅膜上涂正性光刻胶,利用KarI Suss双面曝光机进行双面曝光,形成体刻蚀掩膜光刻图形。利用高密度电感耦合等离子体(ICP)刻蚀氧化硅薄膜5,完成体刻蚀掩膜层的图形化。背面体刻蚀掩膜图形化后的芯片剖面如图6所示。
[0055]利用深度离子反应刻蚀技术,进行SOI基底层3的干法释放。
[0056]需要说明的是,对SOI基底层3的释放是为了形成SOI基底层的回形孔,回形孔11中间的SOI基底层3为质量块3a O体刻蚀后的芯片剖面如图7所示。
[0057]8)支撑层铝膜10的沉积
[0058]利用电子束蒸发设备在硅片背面镀厚度为Ιμπι的Al膜,
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1