一种用于电能表电能及时钟脉冲的同时采集测试电路的制作方法

文档序号:10487470阅读:439来源:国知局
一种用于电能表电能及时钟脉冲的同时采集测试电路的制作方法
【专利摘要】本发明公开了一种用于电能表电能及时钟脉冲的同时采集电路,第一整形电路的输入端外接被测电能表的电能脉冲,第二整形电路的输入端外接被测电能表的时钟脉冲,可编程逻辑器件内设置有电能、时钟脉冲数计数器,第一整形电路的输出端、标准电能表电能高频脉冲端分别与电能脉冲数计数器相连接,第二整形电路的输出端、标准电能表时钟高频脉冲端分别与时钟脉冲数计数器相连接,电能脉冲数计数器、时钟脉冲数计数器还通过总线与DSP处理器进行通信,电能脉冲数计数器、时钟脉冲数计数器还分别通过中断信号线与DSP处理器相连接。本发明大量节约测试时间,提高电能表检定的使用效率,电路简单,容易实现,具有良好的应用前景。
【专利说明】
一种用于电能表电能及时钟脉冲的同时采集测试电路
技术领域
[0001]本发明涉及一种用于电能表电能及时钟脉冲的同时采集电路,属于计量仪器仪表制造及检测技术领域。
【背景技术】
[0002]根据国家电网《Q/GDW 1355-2013单相智能电能表型式规范》和《Q/GDW 1356-2013三相智能电能表型式规范》的要求,单相智能电能表和三相智能电能表都同时具有电能脉冲和多功能的时钟脉冲。但是,现有的用于电能表的检定装置,只有一路脉冲测试电路,不能同时对电能脉冲和时钟脉冲进行采集测试,测试只能电能脉冲、时钟脉冲一步一步分开的进行,测试时间比较长,费时费力,降低检定装置的使用效率。

【发明内容】

[0003]本发明目的是为了克服现有的电能表的检定装置,只有一路脉冲测试电路,不能同时对电能脉冲和时钟脉冲进行采集测试,测试时间比较长,费时费力,降低检定装置的使用效率的问题。本发明的用于电能表电能及时钟脉冲的同时采集电路,对电能表的电能及时钟脉冲两种脉冲信号进行同时采集,大量节约测试时间,提高电能表检定的使用效率,电路简单,容易实现,具有良好的应用前景。
[0004]为了达到上述目的,本发明所采用的技术方案是:
一种用于电能表电能及时钟脉冲的同时采集电路,其特征在于:包括可编程逻辑器件、DSP处理器、第一整形电路、第二整形电路、键盘、显示器和通讯接口,所述第一整形电路的输入端外接被测电能表的电能脉冲,所述第二整形电路的输入端外接被测电能表的时钟脉冲,所述可编程逻辑器件内设置有电能脉冲数计数器、时钟脉冲数计数器,所述第一整形电路的输出端、标准电能表电能高频脉冲端分别与电能脉冲数计数器相连接,所述第二整形电路的输出端、标准电能表时钟高频脉冲端分别与时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还通过数据总线与DSP处理器进行通信,所述DSP处理器通过地址总线分别与电能脉冲数计数器、时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还分别通过中断信号线与DSP处理器相连接,所述键盘、显示器和通讯接口分别与DSP处理器相连接。
[0005]前述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述电能脉冲数计数器、时钟脉冲数计数器均为32位计数器,所述32位计数器为带锁存的32位计数器。
[0006]前述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述可编程逻辑器件为CPLD芯片,所述CPLD芯片的型号为EPM7128SLC84。
[0007]前述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述DSP处理器的型号为 TMS320F28234。
[0008]本发明的有益效果是:本发明的用于电能表电能及时钟脉冲的同时采集电路,对电能表的电能及时钟脉冲两种脉冲信号进行同时采集,在进行电能表电能误差测试的同时,还能够进行电能表的时钟误差值,大量节约测试时间,提高电能表检定的使用效率,电路简单,容易实现,具有良好的应用前景。
【附图说明】
[0009]图1是本发明的用于电能表电能及时钟脉冲的同时采集电路的系统框图。
【具体实施方式】
[0010]下面将结合说明书附图,对本发明做进一步说明。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
[0011]如图1所示,本发明的用于电能表电能及时钟脉冲的同时采集电路,包括可编程逻辑器件、DSP处理器、第一整形电路、第二整形电路、键盘、显示器和通讯接口,所述第一整形电路的输入端外接被测电能表的电能脉冲,所述第二整形电路的输入端外接被测电能表的时钟脉冲,所述可编程逻辑器件内设置有电能脉冲数计数器、时钟脉冲数计数器,所述第一整形电路的输出端、标准电能表电能高频脉冲端分别与电能脉冲数计数器相连接,所述第二整形电路的输出端、标准电能表时钟高频脉冲端分别与时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还通过数据总线与DSP处理器进行通信,所述DSP处理器通过地址总线分别与电能脉冲数计数器、时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还分别通过中断信号线与DSP处理器相连接,所述键盘、显示器和通讯接口分别与DSP处理器相连接。
[0012]所述电能脉冲数计数器、时钟脉冲数计数器均为32位计数器,所述32位计数器为带锁存的32位计数器,分别对被测电能表的电能脉冲和时钟脉冲进行计数采集,并用于启动和停止对应的32位计数器工作,误差低,准确性高,两路带锁存的32位计数器还分别采集标准电能表的标准电能尚频脉冲和标准时钟尚频脉冲。
[0013]所述可编程逻辑器件为CPLD芯片,所述CPLD芯片的型号为EPM7128SLC84,所述DSP处理器的型号为TMS320F28234,两种芯片成本合适,功耗低,便于使用。
[0014]本发明的用于电能表电能及时钟脉冲的同时采集电路,工作过程如下:两路脉冲整形电路,用于分别对被测电能表的电能脉冲和时钟脉冲信号进行采集调理,并将采集调理好的两路脉冲信号送入CPLD可编程逻辑器件进行计数采集,CPLD可编程逻辑器件中设计两个独立工作的带锁存的32位计数器,分别用于对采集调理好的两路脉冲信号采集计数,被检电能表电能脉冲数和被检电能表时钟脉冲数用于动和停止对应的32位计数器工作,在停止对应的32位计数器同时分别把计数值进行锁存并产生各自的中断信号,通过中断信号线触发DSP处理器,DSP处理器通过地址总线和数据总线对各带锁存的32位计数器,采集锁存的数据进行读取和计算,得到电能误差值和时钟误差值,并显示在显示器上,同时也可以通过通讯接口进行传输,其中键盘能够调整DSP处理器的处理或显示产生。
[0015]综上所述,本发明的用于电能表电能及时钟脉冲的同时采集电路,对电能表的电能及时钟脉冲两种脉冲信号进行同时采集,在进行电能表电能误差测试的同时,还能够进行电能表的时钟误差值,大量节约测试时间,提高电能表检定的使用效率,电路简单,容易实现,具有良好的应用前景。
[0016]以上显示和描述了本发明的基本原理、主要特征及优点。本行业的技术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是说明本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些变化和改进都落入要求保护的本发明范围内。本发明要求保护范围由所附的权利要求书及其等效物界定。
【主权项】
1.一种用于电能表电能及时钟脉冲的同时采集电路,其特征在于:包括可编程逻辑器件、DSP处理器、第一整形电路、第二整形电路、键盘、显示器和通讯接口,所述第一整形电路的输入端外接被测电能表的电能脉冲,所述第二整形电路的输入端外接被测电能表的时钟脉冲,所述可编程逻辑器件内设置有电能脉冲数计数器、时钟脉冲数计数器,所述第一整形电路的输出端、标准电能表电能高频脉冲端分别与电能脉冲数计数器相连接,所述第二整形电路的输出端、标准电能表时钟高频脉冲端分别与时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还通过数据总线与DSP处理器进行通信,所述DSP处理器通过地址总线分别与电能脉冲数计数器、时钟脉冲数计数器相连接,所述电能脉冲数计数器、时钟脉冲数计数器还分别通过中断信号线与DSP处理器相连接,所述键盘、显示器和通讯接口分别与DSP处理器相连接。2.根据权利要求1所述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述电能脉冲数计数器、时钟脉冲数计数器均为32位计数器,所述32位计数器为带锁存的32位计数器。3.根据权利要求1所述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述可编程逻辑器件为CPLD芯片,所述CPLD芯片的型号为EPM7128SLC84。4.根据权利要求1所述的用于电能表电能及时钟脉冲的同时采集电路,其特征在于:所述DSP处理器的型号为TMS320F28234。
【文档编号】G08C19/00GK105842653SQ201610416250
【公开日】2016年8月10日
【申请日】2016年6月13日
【发明人】刘建, 苏慧玲, 宋瑞鹏, 王忠东, 蔡奇新, 徐晴
【申请人】国网江苏省电力公司电力科学研究院, 国家电网公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1