发送端电路、接收端电路、接口切换模块及接口切换方法

文档序号:6650055阅读:303来源:国知局
专利名称:发送端电路、接收端电路、接口切换模块及接口切换方法
技术领域
本发明涉及一种计算机传输接口,尤指一种应用于串行高阶技术配接器接口(serial advanced technology attachment,以下简称SATA)或串行高阶技术小计算机系统接口(serial attached small computer system interface,以下简称SAS)的发送端电路、接收端电路、收发电路、以及接口切换模块与方法。
背景技术
图1是SATA和SAS规范当中的发送端电路图。图2是SATA和SAS规范当中的接收端电路图。
参考图1与图2,发送端电路100包含一切换器110与二个可变电阻101,用以接收一发送数据信号TXD以产生一第一传送信号TXP与一第二传送信号TXN。接收端电路200包含一差动放大器210与二个可变电阻101,用以接收一第一接收信号RXP与一第二接收信号RXN以产生一接收数据信号RXD。在SATA和SAS等高速串行信号接口规范当中规定,在发送端信号(TX signal)或接收端信号(RX signal)都必须有50欧姆的差动阻抗组件101以符合阻抗匹配(impedance match)条件,来保证高速串行信号在实体层(physical layer)进行数据传输时,不会因为循环冗赘核对错误(cyclic redundancy check error)过多,造成接口连接失败。然而,公知技术是利用精密电阻作为差动阻抗组件,无法做到阻抗调变的应用。
传统上,当主机(host)或装置(device)需要有不同或相同的连接接口时,作为数据传递的路径,必须仰赖多个桥接单元(bridge)的协助。目前SATA及SAS的高速串行信号的桥接单元,必须使用三个或以上实体层收发器(transceiver)的架构才能做到多个高速串行信号互相切换的机制,硬件设计上比较复杂,成本也较高。若能将多个传输接口整合在一个单元,将能大幅提高使用的便利性与降低使用成本。

发明内容
本发明的主要目的是提供一种接口切换模块,通过阻抗调变(impedancemodulation),让单一系统可以同时拥有多个相同或不同的连接接口。
为达成上述目的,本发明的接口切换模块,应用于具有二个串行信号传输接口的系统,包含一第一接口连结器、一第二接口连结器以及一个收发电路。
第一接口连结器备有一第一传送信号与一第二传送信号的信号接脚(pin)、一第一接收信号与一第二接收信号的信号接脚与多个接地(GND)接脚,该三个接地接脚同时连接至该系统的接地端。第二接口连结器备有与第一接口连结器相同的四个信号接脚以及多个接地接脚,在三个接地接脚之中,至少有一个接地接脚浮接,第一接口连结器的四个信号接脚分别电气连接至第二接口连结器的相对应的信号接脚,第二接口连结器的接地接脚中至少有一个与第一接口连结器的多个接地接脚电气相连。收发电路是根据第二接口连结器中浮接的至少一个接地接脚的电位,来辨别第二接口连结器是否有信号输入。当第二接口连结器有信号输入时,收发电路是调整本身的匹配阻抗至高电阻,使第二接口连结器的信号经由第一接口连结器输出;而当第二接口连结器没有信号输入时,收发电路则调整本身的匹配阻抗至预设阻抗值,使收发电路的信号经由第一接口连结器输出。
本发明的另一个目的为提供一种接口切换方法,是应用于具有第一串行信号接口与第二串行信号接口的系统,接口切换方法包含以下步骤建立该系统与具有第一串行信号接口的一第一装置的联机;判断具有第一串行信号接口的一第二装置是否已连结至该系统;若第二装置已连接至该系统,则利用一阻抗调变方式来切断该系统与第一装置的联机,再回到判断步骤;以及若第二装置未连接至该系统,则利用阻抗调变方式来进行该系统与第一装置的联机,再回到判断步骤。
本发明是将晶体管(MOS)作为实体层收发器中发送端或接收端的差动阻抗组件,替代传统以电阻做为差动阻抗组件,同时,利用阻抗调变方式达到与电阻相同的效果,让相同高速串行信号间的连接方式具有切换功能,进而可以达到多个连接接口相互切换的应用。


图1是SATA和SAS规范当中的发送端电路图。
图2是SATA和SAS规范当中的接收端电路图。
图3A是本发明的发送端电路的电路图。
图3B是本发明的发送端电路第一实施例的电路构成图。
图3C是本发明的发送端电路第二实施例的电路构成图。
图3D是本发明的发送端电路第三实施例的电路构成图。
图4A是本发明的接收端电路的电路图。
图4B是本发明的接收端电路第一实施例的电路构成图。
图4C是本发明的接收端电路第二实施例的电路构成图。
图4D是本发明的接收端电路第三实施例的电路构成图。
图5所示为本发明的收发电路的电路构成图。
图6A是具有接口切换模块的装置一实施例的架构方块图。
图6B显示具接口切换模块的装置A、装置B与终端设备之间的关系图与信号流。
图6C是接口切换模块的接口切换方法流程图。
具体实施例方式
图3A是本发明的发送端电路的电路图。参考图3A,本发明的发送端电路300是应用于SATA或SAS接口,包含二个电阻单元322、332、二个开关单元321、331、一自动侦测电路310与一电流源341。
自动侦测电路310根据一外部的参考信号的电位高低来将一控制信号致能或禁能,以控制或调变电阻单元322、332的等效阻抗值,进而控制数据信号的传送与否。电阻单元322、332接收该控制信号的控制,当控制信号被致能时,电阻单元322、332的等效阻抗值被调变为一预设阻抗值(例如50欧姆);而当控制信号被禁能时,电阻单元322、332的等效阻抗值被调变为一高阻抗值(Hi-Z)。电阻单元322、332的输入端连接至一电压源Vcc,输出端分别连接至开关单元321、331。开关单元321、331分别接收发送数据信号TXD与反相发送数据信号/TXD,并在电阻单元322、332被调变为一预设阻抗值时,控制第一传送信号TXP与第二传送信号TXN所输出的电流的方向,亦即当开关单元321导通时,电流从第二传送信号TXN流出,而从第一传送信号TXP流入。而当电阻单元322、332被调变为一高阻抗值时,第一传送信号TXP与第二传送信号TXN为高阻抗状态,且无信号输出。
图3B是本发明的发送端电路第一实施例的电路构成图。参考图3B,本发明的发送端电路360包含二个加强式PMOS晶体管322a、332a、二个加强式NMOS晶体管321a、331a、一自动侦测电路310与一电流源341。图3A中的电阻单元322(332),于本实施例中是利用一加强式PMOS晶体管322a(332a)来实施。本发明利用加强式PMOS晶体管本身的特性,因其在欧姆区(ohmic region)工作时,就相当于一个压变电阻,本发明根据晶体管本身的规格,利用自动侦测电路310来调整晶体管阻抗,使其等效阻抗值等于50欧姆。而晶体管在夹止区(cutoffregion)工作时,本身就相当于一个切断的开关(等于高阻抗)。另外,图3A中的开关单元321(331),于本实施例中是利用一加强式NMOS晶体管321a(331a)来实施。因此,在二个加强式PMOS晶体管322a、332a的等效阻抗值等于50欧姆时,达成阻抗匹配的条件,加强式NMOS晶体管321a(331a)得分别接收发送数据信号TXD与反相发送数据信号/TXD,以输出第一传送信号TXP与第二传送信号TXN。而当晶体管322a、332a在夹止区工作时,则第一传送信号TXP与第二传送信号TXN为高阻抗状态,且无信号输出。
图3C是本发明的发送端电路第二实施例的电路构成图。参考图3C,本发明的发送端电路370与发送端电路360类似,只是多了二个50欧姆的电阻322b、332b。图3A中的电阻单元322(332),于本实施例中是利用一个50欧姆的电阻322b(332b)串联一加强式PMOS晶体管322a(332a)(如图3C所示)来实施,此时的加强式PMOS晶体管322a(332a)纯粹只作为一个开关,其本身的阻抗值非常小,阻抗匹配所需的50欧姆,完全由电阻322b、332b所提供。其它电路与图3B相同,不再重复说明。
图3D是本发明的发送端电路第三实施例的电路构成图。参考图3D,本发明的发送端电路380与发送端电路370类似,于本实施例里,将电阻单元322(332)中的电阻322b(332b)与加强式PMOS晶体管322a(332a)二者的位置交换,也能发挥与发送端电路370相同的功能。
图4A是本发明的接收端电路的电路图。参考图4A,本发明的接收端电路400是应用于SATA或SAS接口,包含二个电阻单元322、332、二个接收单元421、431、一自动侦测电路310、一差动放大器210与二个电流源441、442。
电阻单元322、332的输入端分别接收一第一接收信号RXP与一第二接收信号RXN,并同时接受自动侦测电路310所产生的控制信号的控制。当控制信号被致能时,电阻单元322(332)的等效阻抗值被调变为一预设阻抗值(例如50欧姆),而当控制信号被禁能时,电阻单元322(332)的等效阻抗值被调变为一高阻抗值。接收单元421(431)的输出端接地,其输入端443(444)分别连接至电流源441(442),输入端445(446)分别接收第一接收信号RXP与第二接收信号RXN,并据此在输入端443、444分别产生第一差动信号DR1与第二差动信号DR2。差动放大器210接收第一差动信号DR1与第二差动信号DR2,将两个信号差放大之后产生接收数据信号RXD。如上所述,自动侦测电路310是根据外部的参考信号的电位高低来将控制信号致能或禁能,以控制或调变二个电阻单元322、332的等校阻抗值,达到阻抗匹配的目的,进而控制数据信号的接收。
图4B是本发明的接收端电路第一实施例的电路构成图。参考图4B,本发明的接收端电路460包含二个加强式NMOS晶体管322c、332c、二个加强式PMOS晶体管421a、431a、一自动侦测电路310、一差动放大器210与二个电流源441、442。图4A中的电阻单元322(332)与接收单元421(431),于本实施例中是利用一加强式NMOS晶体管322c(332c)与一加强式PMOS晶体管421a(431a)来实施。通过自动侦测电路310将控制信号致能或禁能的方式,来调变加强式NMOS晶体管322c(332c)本身的阻抗为50欧姆或高阻抗,来建立或切断数据信号的接收。当控制信号被禁能时,晶体管322c、332c的等效阻抗值被调变为一高阻抗值,使得第一接收信号RXP与第二接收信号RXN的电流无法流过NMOS晶体管322c、332c,PMOS晶体管421a、431a无法导通。当控制信号被致能时,NMOS晶体管322c、332c的等效阻抗值被调变为一预设阻抗值时,第一接收信号RXP与第二接收信号RXN的电流可分别流过NMOS晶体管322c、332c,并将输入端445、446的电压拉低,PMOS晶体管421a、431a得以导通,进而产生相对应的第一差动信号DR1与第二差动信号DR2。
图4C是本发明的接收端电路第二实施例的电路构成图。参考图4C,本发明的接收电路470与接收端电路460类似,只是多了二个50欧姆的电阻322b(332b)。图4A中的电阻单元322(332),于本实施例中是利用一个50欧姆的电阻322b(332b)串联一加强式NMOS晶体管322c(332c)(如图4C所示)来实施,此时的加强式NMOS晶体管322c(332c)纯粹只作为一个开关,其本身的阻抗值非常小,阻抗匹配所需的50欧姆,完全由电阻322b、332b所提供。其它电路与图4B相同,不再重复说明。
图4D是本发明的接收端电路第三实施例的电路构成图。参考图4D,本发明的接收端电路480与发送端电路470类似,于本实施例里,将电阻单元322(332)中的电阻322b(332b)与加强式NMOS晶体管322c(332c)二者的位置交换,也能发挥与发送端电路470相同的功能。
实际应用上,只须利用一个自动侦测电路310来同时控制发送端电路与接收端电路的激活与停止。如图5所示为本发明的具切换功能的收发电路的电路图。收发电路500包含一个自动侦测电路310、二个电阻单元322、二个电阻单元332、二个接收单元421、431、二个开关单元321、331、一差动放大器210与三个电流源341、441、442。其运作方式与图3A、图4A完全相同,只是将两个电路合并为一,由一个自动侦测电路310统一控制。
综上所述,本发明是在集成电路(IC)内部设计时,实体层收发器利用晶体管作为阻抗值组件,再用自动侦测电路310去调整晶体管的等效阻抗值成标准组抗值(50欧姆)或高阻抗(Hi-Z)时,来决定信道是通路或断路状态。当晶体管调整为标准组抗值(50欧姆)时,达成阻抗匹配的条件,即可进行连结并传递数据。当晶体管调整为高阻抗值时,会立即切断终端设备与该系统的连结。以上称之为阻抗调变方式。
本发明的应用涵跨范围包括具有SATA,SAS接口的单元,及具有其它串行信号接口的单元,例如高画质多媒体接口(High Definition MultimediaInterface,HDMI)、快捷外围控制接口(peripheral controller interfaceexpress,PCI-EXP)、低电压差动信号传输接口(low voltage differentialsignal,LVDS)等。本发明是以上述阻抗调变方式为主,配合外部电路及布局设计,应用在有两个以上传输接口的系统,达到多个不同串行信号传输接口间相互切换的目的。以下说明本发明如何达到在两个以上传输接口间相互切换的应用。
图6A是具有接口切换模块的装置的一实施例的架构方块图。参考图6A,本发明的接口切换模块630,是应用(或内建)于有二个不同串行信号传输接口的装置600,装置600包含有一微处理器605、随机存取内存(图中未显示)与只读存储器(图中未显示)等等以执行其它运算或功能。接口切换模块630包含一SATA连结器610、一E-SATA连结器620以及一个收发电路500。在本实施例中,收发电路500与微处理器605整合于同一个芯片606,并与SATA连结器610与E-SATA连结器620整合在同一块印刷电路板(printed circuit board)上。
SATA连结器610与E-SATA连结器620传输相同串行信号,因此同时备有第一传送信号TXP与第二传送信号TXN的信号接脚(或脚位)、第一接收信号RXP与第二接收信号RXN的信号接脚与三个接地(GND)接脚(图中未显示)。SATA连结器610的三个接地接脚同时连接至印刷电路板或该系统的接地端。SATA连结器610的一端连接至一SATA总线,另一端为一插槽,可接受属于SATA装置640的缆线(cable)641插头的插入(plug in)。E-SATA连结器620也连接至SATA总线,但E-SATA连结器620的三个接地接脚中有一个浮接(floating),其余两个接地接脚与SATA连结器610的三个接地接脚电气相连。SATA总线的四个信号接脚TXP、TXN、RXP、RXN电气连接至收发电路500的相对应接脚。至于,E-SATA连结器620中浮接的接地接脚则电气连接至自动侦测电路310,作为其是否调变阻抗的参考信号。E-SATA连结器620的另一端为一插槽,可接受属于E-SATA装置650的缆线651插头的插入(plug in)。当E-SATA装置650所连接的缆线651的插头插入时,由于E-SATA缆线651插头中的三个接地接脚全部接地,缆线651的插头插入即造成E-SATA连结器620中浮接的接地接脚电位拉低至0。此时,自动侦测电路310侦测到参考信号的电位变成0,立即将收发电路500的输出输入端变为高阻抗状态,而让SATA装置640与E-SATA装置650进行连接。
以上仅为本发明于E-SATA接口与SATA接口间切换的一个实施例,实际上,本发明可扩展至一般的串行信号接口,如SAS、HDMI、PCI-EXP、LVDS等等。因此,以下将图6A中的装置600、E-SATA装置650与SATA装置640在图6B、图6C中分别置换为装置A 660、装置B 670与终端设备680。
图6B显示具接口切换模块的装置A、装置B与终端设备之间的关系图与信号流。图6C是接口切换模块的接口切换方法流程图。
参考图6B、6C,最初,在步骤S661中,装置A 660是通过串行信号总线与终端设备680连接,互相传递数据。接着,在步骤S662中,自动侦测电路310判断是否有装置B 670的插入。图6B中的控制电路即是参考信号(也就是图6A中E-SATA连结器620中浮接的接地接脚),自动侦测电路310利用参考信号的电位高低来判断是否有装置B 670的插入。当参考信号的电位为零时,表示有装置B 670的插入或连接,在步骤S663中,自动侦测电路310立即调整电阻单元322、332的等效阻抗值成高阻抗值(阻抗调变方式)以切断装置A与终端设备640的连接,而让装置B 670与终端设备680进行数据传递。接着,在步骤S664中,自动侦测电路310持续观察装置B 670的连接状态,回到步骤S662。在步骤S662中,当参考信号的电位为1时,表示装置B 670的插头已拔除。在步骤S665中,自动侦测电路310立即调整电阻单元322、332的等效阻抗值成标准阻抗值(50欧姆)(阻抗调变方式)以激活装置A 660与终端设备680的连接。最后,在步骤S666中,装置A 660与终端设备680进行数据传递或交换。接下来,在步骤S664中,自动侦测电路310持续监控装置B 670的连接状态,并回到步骤S662。
根据本发明,接口切换模块630的架构重点是在共享一串行信号总线,因此,当装置B存在时,具接口切换模块的装置A便切断与终端设备的连接,而当装置B不存在时,具接口切换模块的装置A便激活与终端设备的连接,以避免串行信号总线的冲突(conflict)。
综上所述,在现今成本考量及设计简易性及便利性的因素下,对集成电路开发者而言,利用阻抗调变的方式达到相同的效果,不但可以省去开发产品的时间和成本,并且可以排除内部高速切换时造成的噪声(noise)及时间迟滞(timing delay)的问题。对系统设计者,只需要考虑硬件线路布局,就可以单一组件就做到,可以降低产品的成本需求。
以上实施例仅用以说明本发明,而非限定本发明。
权利要求
1.一种发送端电路,应用于一串行信号传输接口,是接收一发送数据信号以产生一组传送信号,其特征在于,该发送端电路包含一第一电阻单元,是接收一控制信号的控制,当该控制信号被致能时,该第一电阻单元为预设阻抗值,否则该第一电阻单元为高阻抗值;一第一开关单元,是连接于所述第一电阻单元,并接收所述发送数据信号的控制而导通或断路,且该第一开关单元与所述第一电阻单元的连接点为一第一输出端;一第二电阻单元,是接收所述控制信号的控制,当该控制信号被致能时,该第二电阻单元为预设阻抗值,否则该第二电阻单元为高阻抗值;一第二开关单元,是连接于所述第二电阻单元,并接收所述发送数据信号的反相信号的控制而导通或断路,且该第二开关单元与所述第二电阻单元的连接点为一第二输出端;以及一自动侦测电路,是根据一参考信号来产生所述控制信号;其中,前组传送信号由所述第一输出端与所述第二输出端输出,且当所述控制信号被致能时,前组传送信号的电流方向由所述发送数据信号控制,而当所述控制信号被禁能时,前组传送信号为高阻抗状态,且无信号输出。
2.如权利要求1所述的发送端电路,其特征在于,所述第一电阻单元与第二电阻单元为晶体管,其栅极接收所述控制信号,漏极连接至一电压源,以及所述第一电阻单元与第二电阻单元的源极为所述第一与第二输出端。
3.如权利要求1所述的发送端电路,其特征在于,所述第一电阻单元与第二电阻单元均包含一电阻,一端连接至一电压源,其电阻值等于所述预设阻抗值;以及一晶体管,其栅极接收所述控制信号,漏极连接至电阻的另一端,以及源极分别为所述第一输入端与所述第二输出端。
4.如权利要求1所述的发送端电路,其特征在于,所述第一电阻单元与前述第二电阻单元均包含一晶体管,其栅极接收所述控制信号,漏极连接至一电压源;以及一电阻,电阻值等于所述预设阻抗值,其一端分别连接至该晶体管的源极,以及另一端分别为所述第一输入端与所述第二输出端。
5.如权利要求1所述的发送端电路,其特征在于,所述第一开关单元与所述第二开关单元均为一晶体管,其栅极分别接收所述发送数据信号及其反相信号,漏极分别连接至第一电阻单元与第二电阻单元,以及源极均连接至一电流源。
6.一种接收端电路,应用于一串行信号传输接口,分别接收一第一接收信号与一第二接收信号以产生一接收数据信号,其特征在于,包含一第一电阻单元,是接收所述第一接收信号与一控制信号,当该控制信号被致能时,该第一电阻单元为一预设阻抗值,否则为一高阻抗值;一第二电阻单元,是接收所述第二接收信号与所述控制信号,当控制信号被致能时,该第二电阻单元为一预设阻抗值,否则为一高阻抗值;一第一接收单元,是由所述第一接收信号控制并产生一第一差动信号;一第二接收单元,是由所述第二接收信号控制并产生一第二差动信号;一差动放大器,是接收所述第一差动信号与所述第二差动信号后产生所述接收数据信号;以及一自动侦测电路,根据一参考信号产生所述控制信号;其中,当所述控制信号未被致能时,所述第一电阻单元与所述第二电阻单元为高阻抗值,使得所述第一接收信号与所述第二接收信号的电流无法流过所述第一电阻单元与所述第二电阻单元。
7.如权利要求6所述的接收端电路,其特征在于,所述第一电阻单元与所述第二电阻单元均为一晶体管,其栅极接收所述控制信号,漏极接收所述第一接收信号与所述第二接收信号,以及源极接地。
8.如权利要求6所述的接收端电路,其特征在于,所述第一电阻单元与第二电阻单元均包含一电阻,一端分别接收所述第一接收信号与第二接收信号,其电阻值等于所述预设阻抗值;以及一晶体管,其栅极接收所述控制信号,漏极连接至电阻的另一端,以及源极接地。
9.如权利要求6所述的接收端电路,其特征在于,所述第一电阻单元与第二电阻单元均包含一晶体管,其栅极接收所述控制信号,漏极分别接收所述第一接收信号与第二接收信号;以及一电阻,电阻值等于所述预设阻抗值,其一端连接晶体管的源极,以及另一端接地。
10.如权利要求6所述的接收端电路,其特征在于,所述第一接收单元与所述第二接收单元均为一晶体管,其栅极接收所述第一接收信号与所述第二接收信号,漏极连接至一电流源,以及源极接地。
11.一种接口切换模块,应用于具有二个串行信号传输接口的系统,其特征在于,包含一第一接口连结器,备有一第一传送信号与一第二传送信号的信号接脚、一第一接收信号与一第二接收信号的信号接脚以及多个接地接脚,所述接地接脚同时连接至该系统的接地端;一第二接口连结器,备有与所述第一接口连结器相同的四个信号接脚以及多个接地接脚,该多个接地接脚之中,至少有一个接地接脚浮接,第一接口连结器的四个信号接脚分别电气连接至第二接口连结器的相对应的信号接脚,第二接口连结器的该多个接地接脚中至少有一个与第一接口连结器的该多个接地接脚电气相连;以及一收发电路,根据第一接口连结器中所述浮接的接地接脚的电位,来产生第一传送信号与第二传送信号并输出至第二接口连结器的相对应的信号接脚,同时,接收第二接口连结器所输入的第一接收信号与第二接收信号。
12.如权利要求11所述的接口切换模块,其特征在于,所述收发电路一方面接收一发送数据信号以产生第一传送信号与第二传送信号,另一方面,接收第一接收信号与第二接收信号以产生一接收数据信号,该收发电路包含一第一电阻单元,是接收一控制信号的控制,当该控制信号被致能时,该第一电阻单元为预设阻抗值,否则该第一电阻单元为高阻抗值;一第一开关单元,是连接于所述第一电阻单元,并接收所述发送数据信号的控制而导通或断路,且该第一开关单元与所述第一电阻单元的连接点为一第一输出端;一第二电阻单元,是接收所述控制信号的控制,当该控制信号被致能时,该第二电阻单元为预设阻抗值,否则该第二电阻单元为高阻抗值;一第二开关单元,是连接于所述第二电阻单元,并接收所述发送数据信号的反相信号的控制而导通或断路,且该第二开关单元与所述第二电阻单元的连接点为一第二输出端;一第三电阻单元,是接收所述第一接收信号与所述控制信号,当该控制信号被致能时,该第三电阻单元为一预设阻抗值,否则为一高阻抗值;一第四电阻单元,是接收所述第二接收信号与所述控制信号,当该控制信号被致能时,该第四电阻单元为一预设阻抗值,否则为一高阻抗值;一第一接收单元,是由所述第一接收信号控制并产生一第一差动信号;一第二接收单元,是由所述第二接收信号控制并产生一第二差动信号;一差动放大器,是接收所述第一差动信号与第二差动信号后产生所述接收数据信号;以及一自动侦测电路,根据第一接口连结器中所述浮接的接地接脚的电位高低,产生所述控制信号;其中,所述第一与第二传送信号由所述第一输出端与所述第二输出端输出,且当所述控制信号被致能时,所述第一与第二传送信号的电流方向由所述发送数据信号控制,而当所述控制信号被禁能时,所述第一与第二传送信号为高阻抗状态,且无信号输出,同时,所述第三电阻单元与第四电阻单元为高阻抗值,使得所述第一接收信号与第二接收信号的电流无法流过所述第三电阻单元与第四电阻单元。
13.如权利要求12所述的接口切换模块,其特征在于,所述第一电阻单元与第二电阻单元均为一晶体管,其栅极接收所述控制信号,漏极连接至一电压源,以及源极分别为所述第一输出端与所述第二输出端。
14.如权利要求12所述的接口切换模块,其特征在于,所述第三电阻单元与第四电阻单元均为一晶体管,其栅极接收所述控制信号,漏极接收所述第一接收信号与所述第二接收信号,以及源极接地。
15.如权利要求12所述的接口切换模块,其特征在于,所述第一电阻单元与第二电阻单元均包含一电阻,一端连接至一电压源,其电阻值等于所述预设阻抗值;以及一晶体管,其栅极接收所述控制信号,漏极连接至该电阻的另一端,以及源极分别为所述第一输出端与所述第二输出端。
16.如权利要求12所述的接口切换模块,其特征在于,所述第一电阻单元与第二电阻单元均包含一晶体管,其栅极接收所述控制信号,漏极连接至一电压源;以及一电阻,电阻值等于所述预设阻抗值,其一端分别连接至该晶体管的源极,以及另一端分别为所述第一输入端与所述第二输出端。
17.如权利要求12所述接口切换模块,其特征在于,所述第三电阻单元与第四电阻单元均包含一电阻,一端分别接收所述第一接收信号与第二接收信号,其电阻值等于所述预设阻抗值;一晶体管,其栅极接收所述控制信号,漏极连接至电阻的另一端,以及源极接地。
18.如权利要求12所述的接口切换模块,其特征在于,所述第三电阻单元与第四电阻单元均包含一晶体管,其栅极接收所述控制信号,漏极分别接收所述第一接收信号与第二接收信号;以及一电阻,电阻值等于所述预设阻抗值,其一端连接至晶体管的源极,以及另一端接地。
19.如权利要求12所述的接口切换模块,其特征在于,所述第一开关单元与第二开关单元为晶体管,其栅极分别接收所述发送数据信号及其反相信号,漏极分别连接至所述第一电阻单元与所述第二电阻单元,以及源极均连接至一电流源。
20.如权利要求12所述的接口切换模块,其特征在于,所述第一接收单元与所述第二接收单元为晶体管,其栅极接收所述第一接收信号与所述第二接收信号,漏极连接至一电流源,以及源极接地。
21.一种接口切换方法,应用于具有一接口切换模块的系统,该接口切换模块在一第一串行信号传输接口与一第二串行信号传输接口之间切换,其特征在于,该方法包含以下步骤建立该系统与具有第一串行信号传输接口的一第一装置的联机;判断具有第二串行信号传输接口的一第二装置是否已连接至该系统;若第二装置已连接至该系统,则利用一阻抗调变方式来切断该系统与第一装置的联机,再回到判断步骤;以及若第二装置未连接至该系统,则利用阻抗调变方式来建立该系统与第一装置的联机,再回到判断步骤。
22.如权利要求21所述的接口切换方法,其特征在于,所述阻抗调变方式包含以下步骤当要切断该系统与第一装置的联机时,利用一自动侦测电路将接口切换模块中所有电阻单元的等效阻抗值皆调变为一高阻抗值;以及当要进行系统与第一装置的联机时,利用自动侦测电路将接口切换模块中的所有电阻单元的等效阻抗值皆调变为一预设阻抗值。
23.如权利要求21所述的接口切换方法,其特征在于,所述电阻单元为一晶体管,或者是一电阻串联一晶体管。
24.如权利要求21所述的接口切换方法,其特征在于,所述第一串行信号传输接口为串行高阶技术配接器接口、串行高阶技术小计算机系统接口、高画质多媒体接口、快捷外围控制器接口或低电压差动信号传输接口的其中一种。
25.如权利要求21所述的接口切换方法,其特征在于,所述第二串行信号传输接口为串行高阶技术配接器接口、串行高阶技术小计算机系统接口、高画质多媒体接口、快捷外围控制器接口或低电压差动信号传输接口的其中一种。
全文摘要
本发明提供一种发送端电路、接收端电路、接口切换模块以及接口切换方法。该发明是应用于串行高阶技术配接器接口(serial advanced technology attachment,以下简称SATA)或串行高阶技术小计算机系统接口(serialattached small computer system interface,以下简称SAS)。本发明主要是利用晶体管作为阻抗调变的组件,及利用阻抗调变的方式,配合外部电路及布局设计,让两个SATA或SAS连接接口进行自动切换,达到单一系统可以同时拥有两个SATA或SAS连接接口。
文档编号G06F13/38GK1959660SQ200510115419
公开日2007年5月9日 申请日期2005年11月3日 优先权日2005年11月3日
发明者吴育星, 周明忠, 林虹芝 申请人:凌阳科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1