一种读取身份证信息并显示的设备和方法

文档序号:6615683阅读:325来源:国知局
专利名称:一种读取身份证信息并显示的设备和方法
技术领域
本发明涉及读取身份证信息的设备,具体涉及 一种读取身份证信 息并显示的设备和方法。
背景技术
在我国推广应用带有数字防伪系统的第二代身份证以后,从而可 以使用身份证上的数字信息对客户身份进行识别。
普通的身份证读卡器依赖计算机,需要在计算机上安装驱动程序 软件,才能够识别和接收读卡器的所读取的身份证信息数据。用软件 作为驱动程序,易于修改,也容易受到病毒、电磁等的影响,安全性 和准确性存在隐患。
另外在某些不适合计算机的应用环境下,普通的身份证读卡器更 是无法做到数据读取、显示。

发明内容
本发明的目的是提供一种读取身份证信息并显示的嵌入式设备 和方法,利用该设备可以脱离计算机,实现身份证信息的读取并显示, 还可实现计算机的绘图阵列信号和身份证信息的二选一显示,不影响 计算机的使用。
为实现上述目的,本发明采用如下技术方案 一种读取身份证信息并显示的嵌入式设备,该设备包括 数字信号处理单元包括用于发送读卡指令和控制信号、将存储 器内身份证信息发送到模/数转换单元的核心处理单元CPU,还包括
用于存储读卡器发送的身份证信息的存储器,核心处理单元CPU与所 述存储器连接并互相通信;
可编程逻辑单元通过外设存储接口与数字信号处理单元连接,并分别连接读卡器接口单元、视频图像阵列VGA信号切换单元,它用于接收核心处理单元CPU发送的读卡指令和控制信号并转发到所述读卡器接口单元;
读卡器接口单元与读卡器连接,用于向读卡器发送读卡指令,
并将读卡器回传的身份证信息通过可编程逻辑单元发送到数字信号
处理单元;
模/数转换单元与视频图像阵列VGA显示器连接,用于将核心处理单元CPU发送的身份证信息转换为模拟视频信号,所述模拟视频信号为视频图像阵列VGA信号,并输出到视频图像阵列VGA切换单
元;
视频图像阵列VGA切换单元通过视频图像阵列VGA接口连接有外设,包括两路视频图像阵列VGA输入信号, 一路为模/数转换单元输出的视频图像阵列VGA信号, 一 路为与图像阵列VGA接口连接的外设输出的视频图像阵列VGA信号;
所述视频图像阵列VGA切换单元与可编程逻辑单元连接,由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通其中一路视频图像阵列VGA输入信号。
所述读卡器接口单元包括相互连接的串行接口子单元和串/并转换子单元,所述串行接口子单元连接读卡器,所述串/并转换单元用于对核心控制单元CPU和读卡器之间传输的数据进行串/并转换。
所述数字信号处理单元还包括程序下载子单元,所述程序下载子单元与计算机连接并下载控制程序。
该设备还包括与可编程逻辑单元连接的复位子单元,所述复位子单元通过可编程逻辑单元接收核心处理单元CPU发送的控制信号,在检测不到控制信号时向所述核心处理单元CPU发送重启信号
该设备还包括与可编程逻辑单元连接的状态指示灯,可编程逻辑单元接收核心处理单元CPU发送的控制信号并控制指示灯的状态。该设备还包括与可编程逻辑器单元连接的蜂鸣器,所述可编程逻辑器单元接收核心处理单元CPU发送的控制信号并控制蜂鸣器发出声音提示。
该设备还包括将所述主板封闭的壳体,所述壳体上具有分别与读卡器接口单元、打印机接口单元对应的接读卡器的接口、接打印机的接口。
所述可编程逻辑单元为ALTERA公司的型号为EPM3128A的可编程逻辑芯片。
与读卡器连接的串行接口电路为RS-232接口电路,所述串/并转换单元为TI公司型号为TI16C752B的串/并转换芯片。
与数字信号处理器连接的模/数转换单元采用Analog Device公司的模/数转换芯片ADV7125,所述视频图像阵列VGA切换单元釆用釆用Analog devices公司的VGA视频切换芯片AD8183。
一种读取身份证信息并打印的方法,该方法包括如下步骤(1 )核心处理单元通过数据总线向可编程逻辑单元发送读卡指令和控制信号,所述控制信号选通读卡器接口单元,所述读卡器接口向读卡器发送读卡指令;
(2) 所述读卡器自动执行读卡指令,读取身份证信息并回传到所述读卡器接口单元;
(3) 所述读卡器接口单元将回传的串行传输的身份证信息通过
可编程逻辑器件发送到数据信号处理单元将其保存在存储器内;
U)核心处理单元CPU将存储内读卡器发送的身份证信息发送
到模/数转换单元,所述模/数转换单元将身份证信息转换为模拟视频
信号,所述模拟视频信号为视频图像阵列VGA信号;
(5)由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通模/数转换单元输出的视频图像阵列VGA信号,将视频图像阵列VGA信号输出到显示器上显示;(6)所述模/数转换单元没有输出视频图像阵列VGA信号时,由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通与图像阵列VGA接口连接的外设输出的VGA信号,将视频图像阵列VGA信号输出到显示器上显示。
使用本发明读取身份证信息具有以下优点
1. 使用本发明的嵌入式设备,读卡器可以脱离计算机可以实现身份证信息的读取、显示。
2. 使用本发明的嵌入式设备,无需使用读卡器的软件驱动程序,提高了读卡器使用的安全性和准确性。
3. 使用本发明的嵌入式设备,如果有计算机的情况下,无需在计算机上安装任何软件,就可实现计算机的绘图阵列信号和身份证信息的二选一显示,不影响计算机的使用。


图l为本发明读取身份证信息并显示的嵌入式设备的设计原理示意图。
图2为本发明读取身份证信息并显示的嵌入式设备主板上的串/
图3为本发明读取身份证信息并显示的嵌入式设备主板上的复位电路;
图4为本发明读取身份证信息并显示的嵌入式设备主板上的显示接口电路;
图5为本发明读取身份证信息并显示的嵌入式设备主板上的视频图像阵列接口。
具体实施例方式
以下实施例用于说明本发明,但不用来限制本发明的范围。在本实施例中,读取身份证信息并显示的嵌入式设备包括壳体和电路板,电路板上的电路分为核心控制单元CPU (Central ProcessingUnit)和接外设的接口电路两大部分,壳体将电路板封闭并留有与电路板上接口电路对应的连接外设的接口,电路板的具体结构如图l所
示,核心控制单元CPU内嵌在数字信号处理器DSP (Digital SignalProcessing)中,接外设的接口电路通过可编程逻辑器件CPLD(Complex Programable Logic Device )实现,对可编程逻辑器件CPLD部分进行数字电路设计实现连接读卡器的RS-232串行接口电路、显示工作状态的指示灯控制电路、设备出现异常情况时的复位电路、输出声音提示的声音控制电路,壳体上有与接口电路相应的接读卡器的RS-232串口、工作状态指示灯、手动复位开关、发声器的接口,对可编程逻辑器件CPLD部分进行数字电路设计实现的接口电路分别与核心控制单元CPU连接并由CPU控制。数字信号处理器DSP部分还实现了由核心处理单元外CPU控制的视频图像阵列(Video Graphics Array,VGA)输出接口电路和VGA输入接口电路、程序下载电路、看门狗自动复位电路,壳体上有相应的接VGA显示器的接口 、接VGA输入设备的接口、程序下载电路接口。 .
该设备通过RS-232串口连接身份证读卡器,在壳体上的其它接
口连接上相应的设备,下面说明该实施的工作过程。
该设备上电后首先初始化,通过程序下载接口连接计算机从计算机上下载外设接口运行程序,该程序下载到数字信号处理器DSP部分的程序下载电路,核心处理单元CPU执行该外设接口运行程序控制其它外设,具体控制过程为核心处理单元CPU自动执行读卡指令,通过RS-232接口电路向读卡器发送读卡指令,读卡器执行读卡指令读取身份证信息,读取的数据由读卡器处理后经RS-232接口电路传回嵌入式设备,核心处理单元CPU再根据不同业务的具体要求,如果需要显示该身份证信息时,核心处理单元CPU切断通过VGA输入接口电路输入的VGA信号,将身份证信息通过VGA输出接口电路在VGA显示器上显示,在设定的时间后,嵌入式设备恢复通过VGA输入接口电路输入的VGA信号的显示。
另外,核心处理单元CPU执行该外设接口运行程序时根据工作
状态控制发声器、显示工作状态的指示灯,在设备出现异常情况时,设备能通过看门狗自动复位电路复位,从而不会出现嵌入式设备不工作的情况。本嵌入式设备在壳体上设置的手动复位开关,可以手动恢复开机状态的复位电路。
本实施例中该设备电路板上的数字信号处理器DSP中的CPU作为核心处理单元,由于现有技术中数字信号处理器本身带有程序下载电路和看门狗电路,本实施例中通过程序下载电路连接计算机下载外设接口运行程序,数字信号处理器通过外设存储接口 EMIF (ExternalMemory Interface )与可编程逻辑器件CPLD连接,外设存储接口 EMIF包括地址线、数据线、读写信号线和片选线,本实施例中可编程逻辑器件采用ALTERA公司的型号为EPM3128A的芯片。
可编程逻辑器件的工作大部分是在电脑上完成的。打开集成开发软件即ALTERA公司的QUARTUS—画原理图、写硬件描述语言
(VHDL, Verilog)—编译—给出逻辑电路的输入激励信号,进行仿真,査看逻辑输出结果是否正确—进行管脚输入、输出锁定
(EPM3128A的96个输入、输出管脚可根据需要设定)—生成代码—通过下载电缆将代码传送并存储在可编程逻辑器件EPM3128A中。该芯片各管脚已引出,将状态指示灯、蜂鸣器通过导线分别接到芯片板上,该芯片各管脚引出后还通过导线连接串/并转换电路、视频图像阵列VGA信号的二选一输出电路和自动复位电路,读取身份证的读卡器通过RS-232接口电路与串/并转换电路连接。
由于数字信号处理器的输入/输出(I/O) 口为并行通信,读取身份证的读卡器为串行通信,要实现数字信号处理器与读卡器的串行通信有两种方法, 一种是使用数字信号处理器的通用1/0信号作为串口发送和接收信号,用软件逐位发送和接收数据,即软件异步通信方法,这种方法需要占用很多CPU通信时间,因此,只能在CPU不太忙、实时性要求不太高的情况下使用;第二种是通过扩展异步通信芯片来实现高速串行通信,本实施例中采用此方法实现数字信号处理器与读卡器的串行通信,如图2所示为本发明嵌入式设备中接读卡器的串口
电路部分,DSP芯片中的核心处理单元CPU通过EMIF数据总线与可编程逻辑芯片EPM3128A连接,EPM3128A各管脚引出后通过导线连接串/并转换芯片TI16C752B。
TI16C752B是TI公司推出的新型UART( Universal AsynchronousReceiver and Transmitter)收发器,图3中TI16C752B的主要引脚功能如下
A0-A2:地址线,通过这几引脚以及读写信号和可以访问及设定TI16C752B片内寄存器;D0~D7:双向8位数据线;巧—A和^"B:两套UART的片选信号;
TXA/RXA、 TXB/RXB:分别表示所要发送和接收的数据端口 ;INTA/INTB:中断信号;RESET:芯片复位信号;XTAL1/XTAL2:时钟输入/输出信号。
如2所示,串/并转换芯片TI16C752B的双向8位数据线与EPM3128A的输入输出端口 I/O连接用来接收EPM3128A发送的数据,地址线A0~ A2与EPM3128A的I/O 口连接用来接收EPM3128A要发送数据的目的地址,读写信号i^D和I5Wk、两套UART的片选信号CSA和CSB、复位信号RESET分别与EPM3128A的I/O 口连接,EPM3128A通过数据总线与数字信号处理器DSP连接,通过DSP对可变成逻辑器件EPM3128A管脚进行如下设计
系统上电后,EPM3128A芯片通过数据总线接收DSP发送的地址信号,并通过与EPM3128A连接的地址线A0 A2控制是否使用串口,在该地址线无效时不使用串口,串/并转换芯片TI16C752B不 工作,有效时使用串口时,并根据DSP发送的片选信号CSA和CSB 判断出使用哪一个串口,核心处理单元CPU自动执行读卡指令,将 读卡指令通过数据总线发送到可变成逻辑器件,可变成逻辑器件通过 与TI16C752B的双向8位数据线连接的管脚将其发送到TI16C752B, TI16C752B将接收的读卡指令保存在片内寄存器,将并行数据转换位 串行数据后通过发送数据端口 TXA或TXB发送。
系统调电后,核心处理单元发送复位信号到可编程逻辑器件, EPM3128A通过与TI16C752B芯片上RESET连接的管脚发送复位信 号,TI16C752B接收复位信号自动复位。
可编程逻辑器件接收数字信号处理器发送的读写信号ran和
i5W^信号,再转发给,串/并转换芯片TI16C752B,该芯片根据接 收的读写信号判断对接收的数据是读操作还是写搡作。
该电路中,串/并转换芯片TI16C752B通过数据收发管脚RXA、 TXA(或RXB、 TXB )与RS-232接口电路连接,读卡器直接与RS-232 接口电路连接。
读卡器接收读卡指令后读取身份证信息,并将读取的身份证经 RS-232接口电路回传到串/并转换芯片TI16C752B,该芯片通过管脚 RXA或RXB的接收身份证信息数据,并接收的身份证信息保存在片 内寄存器中,执行串/并转换后将并行传输数据通过与可编程逻辑连 接的8位数据线回传到数字信号处理器中。
将读取的身份证信息回传到数字信号处理器并保存在存储器后, 由于身份证信息为数字信号,在显示器上显示的身份证信息为模拟信 号,核心处理单元CPU将存储器内的身份证信息发送到模/数转换单 元,对其进行模/数转换,本实施例中的模/数转换单元釆用Analog Device公司的模/数转换芯片ADV7125,该芯片用以完成视频图像阵 列VGA显示功能,以及其他DAC ( Digital Audio Compress )功能,输出的为视频信号。该芯片的主要特点是
(1) 高达330M的吞吐量;
(2) 三路独立的8位DA转换器;
(3) TTL兼容输入信号,便于电路设计;
(4) 单电源5V或3.3V供电,广泛应用于数字视频系统、高分辨 率彩色图像显示系统。
如图4所示为本发明读取身份证信息并显示的嵌入式设备主板 上的模/数转换电路。图中数字信号处理的视频输出信号线与模/数转 换芯片ADV7125的RGB三基色数据中R即红基色信号引脚R3 ~ R6 连接,用于将数字信号处理器中的身份证信息作为数字视频信号 (RGB三色中的红基色R信号)传输到模/数转换模块;数字信号处 理的视频输出信号线与模/数转换芯片ADV7125的RGB三色数据中 绿基色G信号引脚G2 G7连接,用于将数字信号处理器中的身份证 信息作为数字视频信号(RGB三色中的绿基色G信号)传输到模/数 转换模块;数字信号处理的视频输出信号线与模/数转换芯片 ADV7125的RGB三色数据中蓝基色B信号引脚B3 ~ B7连接,用于 将数字信号处理器中的身份证信息作为数字视频信号(RGB三色中 的蓝基色B信号)传输到模/数转换模块。
模/数转换芯片ADV7125的时钟信号管脚CLOCK与数字信号处 理器的时钟信号管脚连接,提供时钟同步信号;模/数转换芯片 ADV7125的复合消隐信号引脚BLANK与数字信号处理的复合消隐 信号连接,用于传输复合消隐信号;模数转换芯片ADV7125的同步 管脚SYNC与数字信号处理器的地线连接,表示同步。这样模数转换 芯片同步接收数字信号处理器发送的代表身份证信息的数字视频信 号后,在片内完成模/数转换,并将转换后的模拟数据是直接显示的 视频图像阵列VGA视频信号。如图4所示模/数转换芯片ADV7125 是通过模拟红基色R、绿基色G、蓝基色B三基色信号输出管脚IOR、IOG、 IOG将模拟视频信号VGA视频切换电路,VGA视频切换电路 与显示器连接,通过可编程逻辑器件对VGA视频切换电路的控制, 选择是否将所述身份证信息输出到VGA显示器上显示。
图4所示本实施例中VGA视频切换电路釆用Analog devices公 司的VGA视频切换芯片AD8183,该芯片有两路RGB三基色信号输 入管脚, 一路为管脚IN0A~IN2A,另一路为管脚IN0B IN2B,本 实施例中选择其中一路RGB三基色信号输入管脚IN0A IN2A接收 模/数转换芯片发送的代表身份证信息的视频模拟信号,接收的视频 信号通过输出管脚OUT0 OUT2输出其R、 G、 B三基色信号,该芯 片的片选信号OE与可编程逻辑器件EPM3128A的输入/输出端口连 接,可薪程逻辑器件EPM3128A与数字信号处理器连接,通过CPU 控制是否启动AD8143芯片工作,本实施例中该芯片的二选一管脚 SELA/B与可编程逻辑器件EPM3128A的输入/输出端口连接,通过 CPU对二选一管脚SELA/B信号的控制,选通其中一路控制RGB三 基色信号输入管脚,并将通过该路RGB三基色信号输入管脚接收的 信号输出。
图5所示为本实施例中视频绘图阵列VGA接口,标准VGA接 口有两个同步信号HSYNC (水平同步信号)、VSYNC(垂直同步 信号),本实施例中的VGA接口为15根插针,用到的接口定义如下 管脚1为红基色red、管脚2为绿基色green、管脚3为蓝基色blue、 管脚5为自测试、管脚6为红地、管脚7为绿地、管脚8为蓝地、 管脚10为数字地、管脚13为水平同步信号、管脚14为垂直同步信 号,本实施例将该插针焊接在主板上,管脚1、 2、 3分别与图4中 VGA视频切换芯片的IN0B IN2B管脚通过导线连接,通过该接口 连接其它VGA输出设备,可以将接收的RGB三基色视频信号由CPU 控制二选一的输出到VGA显示器上显示。具体为当没有身份证信 息输入时,CPU通过可编程逻辑器件将置VGA切换芯片的片选管脚OE和二选一管脚SELA/B为低电平,VGA信号输入管脚IN0B-IN2B 管脚被选通,通过VGA接口与该VGA视频切换芯片连接的外设输 出的VGA信息输入,将其输出到与VGA视频切换芯片连接的显示 器上显示;当有身份证信息输入时,CPU通过可编程逻辑器件将置 VGA切换芯片的片选管脚OE和二选一管脚SELA/B为高电平,VGA 信号输入管脚INOA ~ IN2A管脚被选通,身份证信息输入并输出到与 VGA视频切换芯片连接的显示器上显示。
如图3为本发明嵌入设备出现异常情况时的自动复位电路,本实 施例中DSP通过数据总线EMIF连接可编程逻辑芯片EPM3128A, 复位电路是通过MAX706S电路的波形接收管脚WDI与可编程逻辑 器的I/O连接实现的,MAX706系列监控器是Maxim公司生产的具 有代表性的多功能微处理器监控电路,性能价格比极高。除了看门狗 功能外,另外还具有上电自动复位、人工复位以及低电压报警等功能, 使用起来非常方便可靠。通过该芯片进行系统掉电后的过程如下
数字信号处理器DSP设备工作不正常时,即掉电后,可编程逻 辑器件EPMM3128A接收不到DSP发送的指定信号,复位芯片 MAX706也接收不到EPMM3128A发送的指定信号,此时复位芯片 向DSP发送重启信号使系统重启。
另外,本实施例中的状态指示灯、蜂鸣器均与可编程逻辑器件 EPM3128A的1/0连接,由核心处理单元根据工作状态向其发送控制 信号,控制指示灯的状态和蜂鸣器是否发出蜂鸣声。
本发明设计合理,在没有计算机的情况下,可以实现身份证信息 的读取和显示,且读取方式方便准确,提高身份证信息的安全性。
虽然本发明是具体结合一个优选实施例示出和说明的,但熟悉该 技术领域的人员可以理解,其中无论在形式上还是在细节上都可以做 出各种改变,这并不背离本发明的精神实质和专利保护范围。
权利要求
1、一种读取身份证信息并显示的嵌入式设备,其特征在于,该设备包括数字信号处理单元包括用于发送读卡指令和控制信号、将存储器内身份证信息发送到模/数转换单元的核心处理单元CPU,还包括用于存储读卡器发送的身份证信息的存储器,核心处理单元CPU与所述存储器连接并互相通信;可编程逻辑单元通过外设存储接口与数字信号处理单元连接,并分别连接读卡器接口单元、视频图像阵列VGA信号切换单元,它用于接收核心处理单元CPU发送的读卡指令和控制信号并转发到所述读卡器接口单元;读卡器接口单元与读卡器连接,用于向读卡器发送读卡指令,并将读卡器回传的身份证信息通过可编程逻辑单元发送到数字信号处理单元;模/数转换单元与视频图像阵列VGA显示器连接,用于将核心处理单元CPU发送的身份证信息转换为模拟视频信号,所述模拟视频信号为视频图像阵列VGA信号,并输出到视频图像阵列VGA切换单元;视频图像阵列VGA切换单元通过视频图像阵列VGA接口连接有外设,包括两路视频图像阵列VGA输入信号,一路为模/数转换单元输出的视频图像阵列VGA信号,一路为与图像阵列VGA接口连接的外设输出的视频图像阵列VGA信号;所述视频图像阵列VGA切换单元与可编程逻辑单元连接,由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通其中一路视频图像阵列VGA输入信号。
2、 如权利要求1所述的读取身份证信息并显示的设备,其特征 在于,所述读卡器接口单元包括相互连接的串行接口子单元和串/并转换子单元,所述串行接口子单元连接读卡器,所述串/并转换单元 用于对核心控制单元CPU和读卡器之间传输的数据进行串/并转换。
3、 如权利要求1所述的读取身份证信息并显示的设备,其特征在于,所述数字信号处理单元还包括程序下载子单元,所述程序下载 子单元与计算机连接并下载控制程序。
4、 如权利要求1所述的读取身份证信息并显示的设备,其特征在于,该设备还包括与可编程逻辑单元连接的复位子单元,所述复 位子单元通过可编程逻辑单元接收核心处理单元CPU发送的控制信 号,在检测不到控制信号时向所述核心处理单元CPU发送重启信号。
5、 如权利要求1所述的读取身份证信息并显示的嵌入式设备, 其特征在于,该设备还包括与可编程逻辑单元连接的状态指示灯,所 述可编程逻辑单元接收核心处理单元CPU发送的控制信号并控制指 示灯的状态。
6、 如权利要求1所述的读取身份证信息并显示的设备,其特征 在于该设备还包括与可编程逻辑器单元连接的蜂鸣器,所述可编程逻 辑器单元接收核心处理单元CPU发送的控制信号并控制蜂鸣器发出 声音提示。
7、 如权利要求1所述的读取身份证信息并显示的设备,其特征 在于,该设备还包括将所述主板封闭的壳体,所述壳体上具有分别与 读卡器接口单元、打印机接口单元对应的接读卡器的接口、接打印机的接口。
8、 如权利要求1所述的读取身份证信息并显示的设备,其特征 在于,所述可编程逻辑单元为ALTERA公司的型号为EPM3128A的 可编程逻辑芯片。
9、 如权利要求1所述的读取身份证信息并显示的设备,其特征 在于,与读卡器连接的串行接口电路为RS-232接口电路,所述串/ 并转换单元为TI公司型号为TI16C752B的串/并转换芯片。
10、 如权利要求l所述的读取身份证信息并显示的设备,其特征在于,与数字信号处理器连接的模/数转换单元釆用Analog Device公 司的模/数转换芯片ADV7125,所述视频图像阵列VGA切换单元采 用釆用Analog devices公司的VGA视频切换芯片AD8183。
11、 一种读取身份证信息并打印的方法,其特征在于,该方法包 括如下步骤(1) 核心处理单元通过数据总线向可编程逻辑单元发送读卡指 令和控制信号,所述控制信号选通读卡器接口单元,所述读卡器接口 单元向读卡器发送读卡指令;(2) 所述读卡器自动执行读卡指令,读取身份证信息并回传到所述读卡器接口单元;(3 )所述读卡器接口单元将回传的串行传输的身份证信息通过可编程逻辑器件发送到数据信号处理单元将其保存在存储器内;(4)核心处理单元CPU将存储内读卡器发送的身份证信息发送到模/数转换单元,所述模/数转换单元将身份证信息转换为模拟视频信号,所述模拟视频信号为视频图像阵列VGA信号;(5 )由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通模/数转换单元输出的视频图像阵列VGA信号,将视频图像阵列VGA信号输出到显示器上显示;(6)所述模/数转换单元没有输出视频图像阵列VGA信号时,由所述CPU发送的控制信号控制所述图像阵列VGA切换单元选通与图像阵列VGA接口连接的外设输出的VGA信号,将视频图像阵列VGA信号输出到显示器上显示。
全文摘要
本发明涉及一种读取身份证信息并显示的设备和方法,该设备包括数字信号处理单元,包括核心处理单元CPU和存储器,CPU用于发送读卡指令和存储器内的身份证信息;与CPU连接的可编程逻辑单元,通过输入/输出口连接读卡器接口单元、视频图像阵列VGA切换单元;与读卡器连接的读卡器接口单元,用于发送读卡指令并回传身份证信息;模/数转换单元,与VGA显示器连接,用于将CPU发送的数据转换为模拟信号,并输出到VGA显示器上显示,该方法中数字信号处理单元通过可编程逻辑单元控制读卡器读取身份证信息,并将接收的数据转换为视频信号后输出显示。利用该设备可以脱离计算机,实现身份证信息的读取并显示,不影响计算机的使用。
文档编号G06K17/00GK101464959SQ20071030366
公开日2009年6月24日 申请日期2007年12月20日 优先权日2007年12月20日
发明者万雪松, 于晓军, 峰 易, 赵辰清 申请人:北京思创银联科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1