套准偏差视频图像检测仪的制作方法

文档序号:6460261阅读:151来源:国知局
专利名称:套准偏差视频图像检测仪的制作方法
技术领域
本发明涉及一种套准偏差视频图像检测仪,属于印品套准偏差自动检测技 术领域。
技术背景在印刷过程中,印品的边缘附近经常印上如十字线、猫眼图形等特殊标志, 通过分析多色套准偏差可以监测印刷机的套准状况。采用色标传感器是套准偏差检测方法之一,套准标志中的每一色均使用一个色标传感器,六色印刷机至少需要6个色标传感器同时工作。色标传感器检 测方法存在一定的局限性,随着印刷颜色的增加,色标传感器的数量会相应增 加,无疑提高了系统的复杂程度和成本。而且,色标传感器检测方法对套准图 案有严格要求,通常采用并行排列的条纹图形,而对于常用的"猫眼"图形或 "十字线"图形无法检测。采用摄像头和计算机的组合系统也是套准偏差检测的方法之一,这种方法 的检测范围较广,对于"猫眼"图形或"十字线"图形均能检测。但这种方法 也存在不足之处,组合系统通常需要网络、诊断服务设备等配合使用,系统结 构较为复杂,成本过高,所以导致这类检测系统的应用受到限制。而且,摄像 头和计算机的组合系统在工业现场的抗干扰能力较弱。 发明内容本发明的目的是为了提供一种新的套准偏差检测仪。该仪器采用DSP和图 像处理技术,可与PAL或NTSC等标准制式的CCD或CMOS摄像头直接连接,在 外部同步触发信号控制下抓拍套准标记图像,具有较高的图像获取和处理速 度。该设备使用摄像头获取图像,在DSP中处理图像,可检测"猫眼"图形或 "十字线"图形等复杂结构,它的生产成本远低于摄像头和计算机的组合系统。为了实现上述目的,本发明釆取了如下技术方案1、套准偏差视频图像检测 仪,其特征在于包括有视频解码电路、时钟电路、存储器电路、DSP电路、 供电电路、CPLD逻辑控制电路、串口电路和服务电路;其中视频解码电路的输入端与N/P制摄像头相连,输出端与DSP电路相连;视频解码电路对PAL制式或NTSC制式图像进行解码,从模拟的数据流中提取帧 起始信号、行起始信号和视频YUV信号,并将其传送给DSP, DSP以DMA方式 将图像数据存储至存储器电路中;存储器电路用于存储图像数据,占用DSP的CEO空间,外扩2片SDRAM 芯片和1片FLASH存储器芯片,FLASH存储器芯片用于程序存储和系统参数的 掉电存储;CPLD逻辑控制电路分别与服务电路和DSP相连,用于实现寄存器的扩展 和电路中的逻辑控制;串口电路包括2路串口,在DSP中映射为串口 A和串口 B,串口A与液 晶屏相连,DSP将N/P制摄像头拍摄的图像送入液晶屏显示;串口 B与PC机 相连,用于系统调试;服务电路通过CPLD逻辑控制电路与DSP相连,服务电路接收外部同步触 发信号和频闪灯控制,处理DSP发给印刷设备的检测结果信号和报警信号;DSP负责整个系统的图像采集和处理,当接收到外部同步触发信号时, 激活频闪灯,摄像头拍摄此刻的图像,并以标准制式发送给DSP, DSP监测到 触发信号后,开始采集图像,以DMA方式自动存储2场图像并合成为1帧,然 后DSP调用图像处理方法识别图像特征,并把检测结果通过服务电路发送给印 刷设备;时钟电路为DSP电路、存储器电路、视频解码电路和串口电路提供时钟; 供电电路提供整体电路需要的电源。本发明采用高端DSP作为核心处理器,其内部主频为600M,数据处理速 度快,功能强大,适合快速运动目标的检测。外接帧曝光的CMOS摄像头或曝光时间很短的CCD摄像头后,可用于高速运动对象图像的拍摄,在运动图像检 测方面实用性强。本发明符合PAL制式和NTSC制式等标准格式的视频图像,可以和PAL格 式或NTSC格式的CCD或CMOS摄像头直连,通用性强。


图l本发明电路结构框图;图2本发明视频解码电路和DSP电路U1一D部分的原理图; 图3本发明时钟电路的原理图;图4本发明存储器电路和DSP电路U1一B部分的原理图; 图5本发明DSP电路中Ul—A部分电路的原理图; 图6本发明供电电路的原理图;图7本发明CPLD逻辑控制电路的原理图;图8本发明串口电路的原理图; 图9本发明服务电路的原理图; 图10本发明图像处理服务程序的结构框图;具体实施方式
结合图1-图IO对本发明做进一步说明套准偏差视频图像检测仪,包括视频解码电路、时钟电路、存储器电路、DSP电路、供电电路、CPLD逻辑控制电路、串口电路、服务电路和图像处理服 务程序。视频解码电路实现PAL制式或NTSC制式图像的解码,从模拟的数据 流中提取帧起始信号、行起始信号和视频YUV信号,使用DSP的视频口 0作为 视频输入口,以DMA方式存取图像数据。时钟电路提供系统使用的多路时钟, 包括DSP使用的50M时钟、SDRAM数据读写使用的133M时钟、视频解码电路 需要的14. 31818M时钟和串口电路使用的30. 72M时钟。存储器电路用于存储 图像数据,占用DSP的CEO空间,外扩2片SDRAM芯片,容量4M,另外还外扩1片FLASH存储器芯片,用于程序存储和系统参数的掉电存储。DSP电路主 要包括DSP芯片U1,负责图像的采集、处理和存储器读写。供电电路提供整体电路需要的电源,包括3.3V电源、1.4V电源和1.8V 电源,3.3V电源供CPLD、 DSP的输入输出管脚使用,1.4V电源为DSP内核使 用,1.8V电源为解码电路使用。CPLD逻辑控制电路实现寄存器的扩展和电路 中的逻辑控制。串口电路包括2路串口,在DSP中映射为串口 A和串口B,串 口 A用于和串口液晶屏间的通信和数据显示,串口 B用于和PC机之间的通信, 在系统调试阶段使用。服务电路用于接收外部同步触发信号和频闪灯控制,同 时处理DSP发给印刷设备的检测结果信号和报警信号。图像处理服务程序嵌入 在DSP内,负责整个系统的管理和图像处理,监测外部同步触发信号,采集图 像并进行处理,发送检测结果信号和报警信号等。在外部同步触发信号到来时, 激活频闪灯,摄像头拍摄此刻的图像,并以标准制式发送给DSP, DSP监测到 触发信号后,开始采集图像,以DMA方式自动存储2场图像并合成为l帧,然 后DSP调用图像处理算法识别图像特征,并把检测结果通过服务电路发送给印 刷设备。视频解码电路采用通用的解码芯片U2, C0、 Y0为标准制式视频输入端, F14M31818为14. 31818时钟输入端,VP0—D0-VP0—D7为YUV数据输出端,与 Ul的视频口 O连接,VPOJiSYNC为视频的行起始信号,该设备中帧起始信号未 用。VPO—D7加下拉电阻,选择I2C地址。SCL和SDA为I2C控制信号端,由 Ul通过I2C总线对视频解码芯片进行配置。视频解码电路中解码芯片U2的型号是TVP5150,其第l、 2脚为标准制式 模拟复合视频的输入端,通过RC复合电路与外部标准制式模拟CCD或CMOS 摄像头连接,其第5脚为14. 31818M时钟的输入端,第11-18脚为视频YUV 格式数据输出端。解码芯片U2使用1. 8V和3. 3V两路电源工作。时钟电路采用时钟输出芯片U9和U10,外接输入时钟为20M,通过倍频, 提供Ul使用的50M时钟F50M, SDRAM芯片U3—A和U4—A使用的133M时钟,视 频解码芯片U2使用的14. 31818M时钟和串转并芯片Ull需要的30. 72M时钟。时钟电路中芯片U9和U10的型号为CY22381, U9、 U10的第3、 4脚为外 部20M时钟输入端,U9的第1、5、6脚为时钟输出端,对应133M、50M和14. 31818M 时钟,U10的第5脚输出30. 72M的时钟。U9通过电阻分别与Ul的H25脚、AC2 脚、视频解码芯片U2的第5脚连接,U10通过电阻与串口电路中芯片Ull的 第13脚连接。存储器电路包括2片SDRAM芯片U3—A和U4—A, 1片FLASH存储芯片U4, SDRAM芯片U3—A和U4—A使用了 32位的数据总线与DSP连接,TEA3-TEA16为 地址选择控制脚,TBE0-TBE7为SDRAM区域选择控制管脚。SDRAM芯片被扩展 在DSP的CEO空间,使用133M时钟TF133M。 FLASH存储芯片U4使用8位数据 总线与DSP连接,TE3-TEA21为地址线,PA19-PA21为FLASH存储芯片U4页选 择控制管脚。存储器电路中SDRAM芯片U3—A和U4_A的型号为HY57V283220T, FLASH 存储芯片U4的型号为AM29LV033C。SDRAM芯片U3—A和U4—A的DQO-DQ31脚为 32位数据线管脚,与U1的低32位数据线连接,SDRAM芯片的AO-All、 BAO、 BA1与Ul的TEA3-TEA16脚连接,U3—A和U4—A的DQMO-DQM3分别与Ul的 TBEO-TBE7连接。SDRAM被扩展在Ul的CEO空间。FLASH存储芯片U4的A0-A18 与Ul的TEA3-TEA21连接,P19-P21与CPLD器件U5连接,作为FLASH存储器 芯片M的页选择控制管脚。DSP电路包括Ul—B、 Ul—D和Ul—A三部分,Ul—B中地址线EA3-EA22通过 外接的小电阻转化为TEA3-TEA22,数据线管脚EDO-ED63通过外接的小电阻转 化为TEDO-TED63, TEA3-TEA22和TEDO-TED63用于外部存储器扩展时的数据总 线和地址总线。F133为外部133M时钟输入端,经DSP转换后输出133M时钟化为TCE0-TCE3,用于外部设备空间选择控制端。BE0-BE7通过外接的小电阻 转化为TBE0-TBE7,用于SDRAM扩展使用,CAS/RE、 CAS/OE、 WE、 CKE通过外 接的小电阻转化为TCAS/RE、 TCAS/0E、 TWE、 TCKE,用于外部SDRAM扩展时数 据读写用。视频口 VP0D2-VP0D9与视频解码芯片U5连接,用于视频数据读写。 U1—A中CLKIN端采用来自U9的50M时钟作为主输入时钟,经内部倍频后为 600M, CLKM0DE1和CLKM0DE0为时钟输入设置端,EXT—頂T4/GP4- EXT—INT7/GP7 为外部中断输入端,TMS、 TDO、 TDI、 TCK、 TRST、 EMUO和E固l为仿真器端口。 DSP电路中Ul的型号为TMS320DM642,其内核电压为1. 4V,输入输出电压 为3.3V。视频口 VP0D2-VP0D9与视频解码芯片U5连接,用于获取视频数据, 低32位数据总线用于外部存储器扩展,低8位数据总线TED0-TED7用于CPLD 器件内部寄存器的扩展。Ul的E4和D3脚作为I2C总线的SCL和SDA脚与视 频解码芯片U2的第21、 22脚连接,U1对U2的内部寄存器进行初始化设置。 Ul的地址总线和数据总线及读写信号、时钟等均通过电阻与外部器件连接, 防止干扰和烧毁。供电电路包括1.4V电源、1. 8V电源和3. 3V电源,L4V电源用于DSP内 核使用,1. 8V电源用于视频解码电路,3. 3V电源用于主要数字电路的输入输 出使用。U7、 U8、 U18为线性电源转换器,把5V电源转化为1.4V电源、1. 8V 电源和3. 3V电源。线性电源转换芯片U7和U8的型号为TPS54310, U18的型 号为TPS767D318。 U7和U8的14-16脚短接后与外部5V电源连接,其6-10 脚短接后作为转换电源输出端,根据电路中电阻阻值的不同,U7和U8的输出 电压可以调节到1.4V和3. 3V。 U18的5、 6、 11、 12脚短接后与外部5V电源 连接,23、 24脚短接后为1. 8V电源输出端,17、 18脚短接后作为模拟3. 3V 电源输出,该电源在电路中备用。CPLD逻辑控制电路采用通用的CPLD逻辑器件U5, Jl为标准的10针IDC 封装的插座,用于CPLD逻辑器件U5仿真时使用。U5的INPUT/GCLRn和 INPUT/0E1短接后接上拉电组,使能CPLD逻辑器件。U5的I/O管脚与DSP的低8位数据总线TED0-TED7连接,用于内部寄存器扩展,与TEA3-TEA8、 TEA22 连接,用于内部寄存器译码用,与TCE1、 TCE2、 TCAS/RE连接组成寄存器读写 时的逻辑控制和空间选择逻辑。EXT_INT4/GP4- EXT—INT7/GP7为DSP中断, EXT一INT4/GP4是外部同步触发信号中断,EXT—INT5/GP5用于串口中断, EXT—INT6/GP6为外部键盘按键按下时触发的中断,EXT—INT7/GP7备用。 PA19-PA20用于FLASH存储器U4的页选择,FLASH一CS为FLASH存储器U4的片 选信号。KEY1-KEY9为外部按键Kl-K9的监控端,在CPLD内部对按键信号取 "或",并与EXT—INT6/GP6连接。Trgs为3. 3V逻辑的外部同步触发信号输 入端,ErrorCon和ALTERCON分别为检测结果输出信号和报警信号控制端,为 服务电路使用。LEDl-LED8为8个指示灯的控制管脚。UART—CSA和UART—CSB 为串口电路并转串芯片Ull的两路串口片选控制管脚,UARTINTA和UARTINTA 为Ull的中断控制管脚,在CPLD内部取"与"逻辑后与中断管脚EXT—顶T5/GP5 连接。CPLD逻辑控制电路中CPLD器件U5的型号为EPM7128AET, U5的第92脚 与Ul的复位电路输出端连接。第99、 7、 98、 97脚分配给DSP中断管脚 EXT—INT4/GP4-EXTJNT7/GP7使用。第8-10、 12、 13脚与Ul的TEA22、 TCE2、 TCE1、 TWE、 TCAS/RE连接,第23-19、 17、 16、 14脚与Ul的TEA3-TEA8连接, 第24、 25、 27-32脚与U1的TED0-TED7连接。U5的第67-72、 75、 76分配给 8个指示灯控制用,40、 41、 42-50脚分配给按键K1-K9使用,第1、 2、 5、 7 脚分配给串口电路芯片Ull使用,第40、 52、 53分别作为外部同步触发信号、 报警控制信号、检测结果控制信号使用。U5的第33、 35-37脚分配给FLASH 存储器芯片U4作为页选择和片选信号使用。串口电路包括并转串芯片Ull和串口电平转换芯片U19, Ull采用地址线 TEA3-TEA5选择内部寄存器,由DSP通过低8位数据总线TED0-TED7进行设置。 UART—CSA和UART—CSB分别为串口 A和串口 B的片选,串口 A使用U19的第一 路通道,串口 B使用U19的第二路通道。芯片Ull的型号为TL16C752B,芯片U19的型号为MAX232CPE。 Ull的DO-D7脚与DSP芯片Ul的低8位数据总线连 接,AO-A2与DSP芯片U1的地址线A3-A5连接,RXA、 TXA、 RXB、 TXB分别与 U19的确12、 9、 11、 IO脚连接。芯片U19的其1、 3、 4、 5、 2、 6脚接外部 电解电容,14、 13脚作为串口A使用,7、 8脚作为串口B使用。服务电路中U12-U15为通用光耦芯片,U12接外部24V同步触发信号,并 把该信号转化为3. 3V逻辑的同步触发信号,该信号通过U15控制1个频闪灯 工作,另外与CPLD连接,作为图像采集和处理的同步触发信号。ALERTCON和 ErrorCon与CPLD连接,通过U13和U14转化为功率信号,与外部印刷设备连接,作为报警控制和异常结果控制信号。服务电路中光耦芯片U12、 U13、 U14和U15的型号为TLP52H, Q1-Q3 为大功率三极管,型号为TIP142。 U12的第2脚与外部同步触发信号连接,第 3脚与CPLD连接,同时与U15的第1脚连接,作为频闪灯的控制端,U15的第 3脚通过电阻与大功率三极管Ql连接,驱动频闪灯工作。U13的第1脚与CPLD 的ALTERTCON连接,第3脚通过电阻与大功率三极管Q3连接,驱动报警灯工 作。U14的第1脚与CPLD的ErrorCon连接,第3脚通过电阻与大功率三极管 Q2连接,Q2的第3脚作为输出与外部PLC连接,作为检测结果监控输出端。图像处理服务程序嵌入在DSP内部,由命令设置开始,系统上电后进入 主程序入口,对DSP硬件和CPLD寄存器进行初始化,然后对系统中用到全局 变量进行初始化。完成初始化之后,通过串口给液晶屏发送启动命令,进入工 作状态。图像处理服务程序等待键盘中断和外部同步触发信号中断,在中断函 数中设置相应的标志位。系统一直处于轮询状态,循环查询系统标志位,根据 系统状态标志位来调度各任务。DSP系统执行哪个任务是根据键盘的命令来决 定的。液晶屏与DSP系统之间的数据交换和命令传输都是通过异步串口来完 成。图像处理算法采用通用的中值滤波法对图像进行预处理,采用通用的二值 化方法对图像进行二值化,采用通用Sobd算法提取多色标志的边缘,然后使 用最小二乘和Hough边缘法检测套准标志图像中的边缘。
权利要求
1、套准偏差视频图像检测仪,其特征在于包括有视频解码电路、时钟电路、存储器电路、DSP电路、供电电路、CPLD逻辑控制电路、串口电路和服务电路;其中视频解码电路的输入端与N/P制摄像头相连,输出端与DSP电路相连;视频解码电路对PAL制式或NTSC制式图像进行解码,从模拟的数据流中提取帧起始信号、行起始信号和视频YUV信号,并将其传送给DSP,DSP以DMA方式将图像数据存储至存储器电路中;存储器电路用于存储图像数据,占用DSP的CE0空间,外扩2片SDRAM芯片和1片FLASH存储器芯片,FLASH存储器芯片用于程序存储和系统参数的掉电存储;CPLD逻辑控制电路分别与服务电路和DSP相连,用于实现寄存器的扩展和电路中的逻辑控制;串口电路包括2路串口,在DSP中映射为串口A和串口B,串口A与液晶屏相连,DSP将N/P制摄像头拍摄的图像送至液晶屏显示;串口B与PC机相连,用于系统调试;服务电路通过CPLD逻辑控制电路与DSP相连,服务电路接收外部同步触发信号和频闪灯控制,处理DSP发给印刷设备的检测结果信号和报警信号;DSP负责整个系统的图像采集和处理,当接收到外部同步触发信号时,激活频闪灯,摄像头拍摄此刻的图像,并以标准制式发送给DSP,DSP监测到触发信号后,开始采集图像,以DMA方式自动存储2场图像并合成为1帧,然后DSP调用图像处理方法识别图像特征,并把检测结果通过服务电路发送给印刷设备;时钟电路为DSP电路、存储器电路、视频解码电路和串口电路提供时钟;供电电路提供整体电路需要的电源。
全文摘要
套准偏差视频图像检测仪是一种用于快速运动印刷特征在线自动检测的仪器,该装置与PAL或NTSC制式的CCD或CMOS摄像头连接,在外部同步触发信号控制下采集运动图像,并利用图像处理技术在线检测高速运动目标特征的变化,可广泛应用于高速印刷机、折页机、装订机等印品质量的在线监控。系统包括视频解码电路、时钟电路、存储器电路、DSP电路、供电电路、CPLD逻辑控制电路、串口电路、服务电路和图像处理服务程序。该仪器采用高端DSP作为核心处理器,数据处理速度快,符合PAL制式和NTSC制式等标准格式的视频图像,可以标准制式CCD或CMOS摄像头直连,用于高速运动对象图像的检测。
文档编号G06T7/00GK101236109SQ20081005736
公开日2008年8月6日 申请日期2008年2月1日 优先权日2008年2月1日
发明者王跃宗 申请人:北京工业大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1