芯片的电源完整性的仿真方法和系统的制作方法

文档序号:6355795阅读:728来源:国知局
专利名称:芯片的电源完整性的仿真方法和系统的制作方法
技术领域
本发明涉及计算机应用领域,尤其涉及一种芯片的电源完整性的仿真方法和系 统。
背景技术
目前,随着高速信号速度不断攀升,芯片需求电流切换的速度也随之提高,加之印 制电路板(Printed Circuit Board, PCB)上元件密度越来越大,各种噪声通过地网络相互 传导耦合,严重影响信号质量,更会引起辐射电流造成EMI。这种噪声是动态的、随机的,在 实际测量中很难扑捉到其最差位置和最差情况。在实现本发明过程中,发明人发现现有技术至少存在如下问题以往的电源网络仿真方法是将地平面视为理想的零电位,电源电压是零电位的相 对值,而实际上地平面也是存在阻抗,变化的电流流过地平面引起的电压变化称为地弹噪 音。地平面上返回路径的阻抗越大,地弹噪音就越大,同时芯片电流切换速度越快地弹噪声 也越大,对芯片电源及信号的影响就越恶劣。为了保证芯片在高速运行情况下的信号质量, 就必须保证高速芯片的电源地满足规范要求。地噪声是电源规范的重要考量,由于原来所 有的仿真方法及测量方法全都假设地平面的所有电压是绝对理想的0V,降低了电源地的准 确度。

发明内容
本发明提供一种芯片的电源完整性的仿真方法和系统,要解决的问题是如何提高 电源完整性仿真的准确性。为解决上述技术问题,本发明提供了如下技术方案—种芯片的电源完整性的仿真方法,包括获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连接点在所述印 刷电路板的地平面对应的第二连接点;仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;以所述第一连接点的地电位为对应的第二连接点仿真得到的电位信息,仿真在同 一负载变化频率下所述芯片的电源完整性信息。优选的,所述方法还具有如下特点所述仿真所述芯片在一负载变化频率时每个第二连接点的电位信息和所述仿真 在同一负载变化频率下所述芯片的电源完整性信息的过程均以印刷电路板上电压控制模 块的地Pin脚对应位置的电位为零电位。一种芯片的电源完整性的仿真系统,包括获取装置,用于获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连 接点在所述印刷电路板的地平面对应的第二连接点;第一仿真装置,用于仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;第二仿真装置,用于以所述第一连接点的地电位为对应的第二连接点仿真得到的 电位信息,仿真在同一负载变化频率下所述芯片的电源完整性信息。优选的,所述方法还具有如下特点所述第一仿真装置和所述第二仿真装置均以印刷电路板上电压控制模块的地Pin 脚对应位置的电位为零电位。本发明提供的实施例,与现有技术不同的是,通过提取地平面的电阻电感网络,再 以地平面和电源平面的电阻电感网络进行仿真,克服了现有技术中设定地平面的电位均为 零带来的仿真误差,提高了仿真的准确度。


图1为本发明提供的芯片的电源完整性的仿真方法实施例的流程示意图;图2为本发明提供的芯片的电源完整性的仿真系统实施例的结构示意图。
具体实施例方式为使本发明的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对 本发明作进一步的详细描述。图1为本发明提供的芯片的电源完整性的仿真方法实施例的流程示意图。图1所 示方法实施例包括步骤101、获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连接点 在所述印刷电路板的地平面对应的第二连接点;其中所述第一连接点即芯片各个管脚与电源平面的连接位置;再根据所述第一连 接点,在地平面上找到与该第一连接点相同位置的第二连接点,其中所述第二连接点的电 位就是所述第一连接点的地电位。步骤102、仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;具体的,采用Sigrity公司的PowerDC软件提取地平面的电阻电感网络(RL-Net), 再获取每个第二连接点的电位信息。优选的,以印刷电路板上电压控制模块的地Pin脚对应位置的电位为零电位。当 然,也可以根据实际情况,将零电位的位置设置在其他位置。步骤103、以所述第一连接点的地电位为对应的第二连接点仿真得到的电位信息, 仿真在同一负载变化频率下所述芯片的电源完整性信息。其中步骤103和步骤102之间零电位的位置应当相同,当然仿真环境也应该一致。需要说明的是,本文所说的芯片可以是对于对电源质量要求很高的高速芯片(如 CPU、南北桥和SAS RAID卡等)。本发明提供的方法实施例,与现有技术不同的是,通过提取地平面的电阻电感网 络,再以地平面和电源平面的电阻电感网络进行仿真,克服了现有技术中设定地平面的电 位均为零带来的仿真误差,提高了仿真的准确度。图2为本发明提供的芯片的电源完整性的仿真系统实施例的结构示意图。图2所 示系统实施例包括
获取装置,用于获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连 接点在所述印刷电路板的地平面对应的第二连接点;第一仿真装置,用于仿真所述芯片在一负载变化频率时每个第二连接点的电位信 息;第二仿真装置,用于以所述第一连接点的地电位为对应的第二连接点仿真得到的 电位信息,仿真在同一负载变化频率下所述芯片的电源完整性信息。其中所述第一仿真装置和所述第二仿真装置均以印刷电路板上电压控制模块的 地Pin脚对应位置的电位为零电位。本发明提供的系统实施例,与现有技术不同的是,通过提取地平面的电阻电感网 络,再以地平面和电源平面的电阻电感网络进行仿真,克服了现有技术中设定地平面的电 位均为零带来的仿真误差,提高了仿真的准确度。本领域普通技术人员可以理解上述实施例的全部或部分步骤可以使用计算机程 序流程来实现,所述计算机程序可以存储于一计算机可读存储介质中,所述计算机程序在 相应的硬件平台上(如系统、设备、装置、器件等)执行,在执行时,包括方法实施例的步骤 之一或其组合。可选地,上述实施例的全部或部分步骤也可以使用集成电路来实现,这些步骤可 以被分别制作成一个个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电 路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。上述实施例中的各装置/功能模块/功能单元可以采用通用的计算装置来实现, 它们可以集中在单个的计算装置上,也可以分布在多个计算装置所组成的网络上。上述实施例中的各装置/功能模块/功能单元以软件功能模块的形式实现并作为 独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。上述提到的计算机 可读取存储介质可以是只读存储器,磁盘或光盘等。以上所述,仅为本发明的具体实施方式
,但本发明的保护范围并不局限于此,任何 熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵 盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求所述的保护范围为准。
权利要求
1.一种芯片的电源完整性的仿真方法,其特征在于,包括获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连接点在所述印刷电 路板的地平面对应的第二连接点;仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;以所述第一连接点的地电位为对应的第二连接点仿真得到的电位信息,仿真在同一负 载变化频率下所述芯片的电源完整性信息。
2.根据权利要求1所述的方法,其特征在于,所述仿真所述芯片在一负载变化频率时 每个第二连接点的电位信息和所述仿真在同一负载变化频率下所述芯片的电源完整性信 息的过程均以印刷电路板上电压控制模块的地Pin脚对应位置的电位为零电位。
3.—种芯片的电源完整性的仿真系统,其特征在于,包括获取装置,用于获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连接点 在所述印刷电路板的地平面对应的第二连接点;第一仿真装置,用于仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;第二仿真装置,用于以所述第一连接点的地电位为对应的第二连接点仿真得到的电位 信息,仿真在同一负载变化频率下所述芯片的电源完整性信息。
4.根据权利要求3所述的系统,其特征在于,所述第一仿真装置和所述第二仿真装置 均以印刷电路板上电压控制模块的地Pin脚对应位置的电位为零电位。
全文摘要
本发明提供一种芯片的电源完整性的仿真方法和系统,所述方法,包括获取芯片与印刷电路板的电源平面的第一连接点以及所述第一连接点在所述印刷电路板的地平面对应的第二连接点;仿真所述芯片在一负载变化频率时每个第二连接点的电位信息;以所述第一连接点的地电位为对应的第二连接点仿真得到的电位信息,仿真在同一负载变化频率下所述芯片的电源完整性信息。
文档编号G06F17/50GK102129496SQ20111005770
公开日2011年7月20日 申请日期2011年3月10日 优先权日2011年3月10日
发明者刘鹏, 鞠华方 申请人:浪潮(北京)电子信息产业有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1