电脑检错模块和方法

文档序号:6515245阅读:479来源:国知局
电脑检错模块和方法
【专利摘要】一种电脑检错模块和方法,适用于一电脑设备。该电脑检错模块至少包括一电源序列监控模块。该电源序列监控模块包括:一监听单元、一暂存器,以及一输出控制单元。该监听单元用于监听关于该电脑设备的多个电源序列信号,并产生一监听结果。该暂存器用于存储该监听结果。当该电源序列监控模块操作于一检错模式时,该输出控制单元根据存储的该监听结果产生一检测信号,并将该检测信号传送至一输出装置。
【专利说明】电脑检错模块和方法

【技术领域】
[0001]本发明关于一种电脑检错模块,特别是关于可简易地判断电脑设备为何无法开机的原因的电脑检错模块。

【背景技术】
[0002]当电脑开机发生异常时,电脑维修人员通常会直接将设置于主板(Mother Board)上的超级输入输出(Super Input/Output, S10)芯片进行拆卸更换。然而,大部分开机异常的原因通常未必是超级输入输出芯片所引起,而此类不必要的芯片拆卸动作将大幅增加电脑维修时间。
[0003]在现有技术中,通常使用检错卡(例如:Port80Debug Card)来检测无法开机的原因。然而,当遇到电脑主板无法上电(Power On)时,其基本输出输入系统(Basic Input/Output System,B1S)即不能正常启动,此时将无法使用一般检错卡来分析电脑故障原因。


【发明内容】

[0004]为了解决上述问题,本发明提供一种电脑检错模块,适用于一电脑设备,包括:一电源序列监控模块,包括:一监听单元,监听关于该电脑设备的多个电源序列(PowerSequence)信号,并产生一监听结果;一暂存器,存储该监听结果;以及一输出控制单元,其中当该电源序列监控模块操作于一检错模式时,该输出控制单元根据存储的该监听结果产生一检测信号,并将该检测信号传送至一输出装置。
[0005]另外,本发明提供一种电脑检错方法,包括下列步骤:当一电脑设备处于一异常状态或一无法开机状态时,通过一电脑检错模块,监听关于该电脑设备的多个电源序列(Power Sequence)信号,以产生一监听结果;通过该电脑检错模块,存储该监听结果;通过该电脑检错模块,根据一控制信号,判断是否要进入一检错模式;于该检错模式中,通过该电脑检错模块,根据存储的该监听结果产生一检测信号;以及于该检错模式中,通过该电脑检错模块,将该检测信号传送至一输出装置。

【专利附图】

【附图说明】
[0006]图1是根据本发明一实施例所述的电脑检错模块的示意图;
[0007]图2是根据本发明一实施例所述的电脑检错模块的示意图;
[0008]图3是根据本发明一实施例所述的电脑检错系统的示意图;
[0009]图4是根据本发明一实施例所述的电脑检错系统的示意图;
[0010]图5是根据本发明一实施例所述的多个电源序列信号的波形图;
[0011]图6是根据本发明另一实施例所述的多个电源序列信号的波形图;以及
[0012]图7是根据本发明一实施例所述的电脑检错方法的流程图。
[0013]主要元件标号说明
[0014]100、200?电脑检错模块300、400?电脑检错系统
[0015]110?电源序列监控模块112?电源序列单元
[0016]114?监听单元116?暂存器
[0017]118?输出控制单元130?输出装置
[0018]210?芯片组220?低脚位数接口
[0019]230?七段显示器250?主板
[0020]260?超级输入输出芯片(或嵌入式控制器)330?无线传输装置
[0021]360?检错工具370?显示装置
[0022]430?有线传输装置Al?电源序列信号
[0023]A2?检测信号A3?检错代码
[0024]A4?控制信号TC1、TC2?特定时间点
[0025]S710、S720、S730、S740、S750 ?步骤
[0026]Tl、T2、T3、T4、T5、T6、T7、T8、T9、T10、Til、T12、T13、T14、T15 ?监听时间点

【具体实施方式】
[0027]为让本发明的目的、特征和优点能更明显易懂,下文特举出本发明的具体实施例,并配合所附图式,作详细说明如下。
[0028]图1显示根据本发明一实施例所述的电脑检错模块100的示意图。电脑检错模块100适用于一电脑设备,例如:一台式个人电脑(Desktop Personal Computer,Desktop PC)或是一笔记本电脑(Notebook Computer, NB)。电脑检错模块100至少包括一电源序列监控模块110。在一些实施例中,电脑检错模块100还可包括一电源序列(Power Sequence)单元112和一输出装置130。更详细地说,电源序列监控模块110包括:一监听单元114、一暂存器116,以及一输出控制单元118。监听单元114用于监听关于该电脑设备的多个电源序列信号Al,并产生一监听结果。在一些实施例中,该多个电源序列信号Al来自该电脑设备的一主板(Mother Board)上的一芯片组(Chipset)(未显示)。在一些实施例中,电源序列单元112用于接收及传送关于该电脑设备的该多个电源序列信号Al,而监听单元114还用于监听电源序列单元112的运作,以确认是否有任何异常事件发生。暂存器116用于存储监听单元114的该监听结果。电源序列监控模块110可根据一控制信号(例如:一使用者输入信号)选择是否要进入一检错模式。当电源序列监控模块110操作于该检错模式时,输出控制单元118即根据存储的该监听结果产生一检测信号A2,并将检测信号A2传送至输出装置130。输出装置130可以是一显示装置或是一传输接口,其将于之后的实施例中作更详细说明。举例来说,当该电脑设备无法正常开机时,一电脑维修人员即可控制电源序列监控模块110进入该检错模式,并可根据输出的检测信号A2来进一步了解该电脑设备的故障原因。
[0029]图2显示根据本发明一实施例所述的电脑检错模块200的示意图。在图2的实施例中,电源序列监控模块I1和电源序列单兀112共同整合于一超级输入输出(SuperInput/Output, S10)芯片260内。在其他实施例中,电源序列监控模块110和电源序列单元112亦可共同整合于一嵌入式控制器(Embedded Controller, EC) 260内。如图2所示,电脑检错模块200还包括一芯片组210和一低脚位数(Low Pin Count, LPC)接口 220,而电脑检错模块200的一输出装置为一^t段显示器(7-Segment Display) 230。芯片组210耦接至一电脑设备的一中央处理单元(Central Processing Unit, CPU)(未显示),并与超级输入输出260(或嵌入式控制器260)的电源序列单元112进行沟通。低脚位数接口 220耦接于芯片组210和超级输入输出芯片260 (或嵌入式控制器260)之间,其中多个电源序列信号Al是在芯片组210和超级输入输出芯片260 (或嵌入式控制器260)之间经由低脚位数接口 220进行传递。在一些实施例中,芯片组210、低脚位数接口 220、超级输入输出芯片260 (或该嵌入式控制器260),以及七段显示器230皆设置于该电脑设备的一主板250上。电源序列监控模块110的监听单元114监听该多个电源序列信号Al的方式如同图1的实施例所述。当电源序列监控模块110操作于一检错模式时,输出控制单元118即根据存储的一监听结果产生一检测信号A2,其中检测信号A2可以包括一检错代码A3 (例如:阿拉伯数字0-9或是英文,但不仅限于此,其分别代表不同错误事件)。七段显示器230根据检测信号A2显示出检错代码A3,使得一电脑维修人员可通过目视七段显示器230直接判断该电脑设备的故障原因。在另一些实施例中,电脑检错模块200亦可包括多个七段显示器230,以显示更多位数数字。
[0030]图3显示根据本发明一实施例所述的电脑检错系统300的示意图。在图3的实施例中,电脑检错系统300的一输出装置为一无线传输装置330,其设置于一电脑设备的一主板250上。例如,无线传输装置330可以是一消费性红外线(Consumer Infrared, CIR)模块、一蓝牙(Bluetooth)模块,或是一 W1-Fi模块,但不仅限于此。如图3所示,电脑检错系统300还包括独立于主板250外的一检错工具360和一显示装置370。检错工具360与无线传输装置330之间建立一无线连接。更详细地说,检错工具360经由无线传输装置330传送一控制信号A4至一电源序列监控模块110的一输出控制单兀118,使得电源序列监控模块110进入一检错模式。电源序列监控模块110的监听单元114监听多个电源序列信号Al和产生一监听结果的方式如同图1的实施例所述。然后,当电源序列监控模块110操作于该检错模式时,输出控制单元118根据存储的该监听结果产生一检测信号A2。在一些实施例中,一电脑检错模块可同时包括一或多个输出装置(在图3仅显示一无线传输装置330),而一电源序列监控模块110的一输出控制单兀118根据一控制信号A4选定(Select)该一或多个输出装置的一者。控制信号A4可由一检错工具360所产生,或可根据一使用者输入信号而产生。在一些实施例中,输出控制单元118根据控制信号A4产生具有一特定数据格式的检测信号A2。在图3的实施例中,输出控制单元118根据控制信号A4产生具有一无线传输(例如:红外线传输)数据格式的检测信号A2。换言的,输出控制单兀118根据不同输出装置的选定结果而产生具有不同数据格式的检测信号A2。接着,输出控制单元118经由无线传输装置330传送检测信号A2至检错工具360,而检错工具360根据检测信号A2取得一检错代码A3。在一些实施例中,检错代码A3由检错工具360分析检测信号A2而产生。在其他实施例中,当检测信号A2传送至无线传输装置330时,检测信号A2已包括检错代码A3。换言的,检错代码A3亦可由电源序列监控模块110所直接产生。在此情况下,电源序列监控模块110更可根据不同输出方式来选择性地输出检错代码A3。显示装置370耦接至检错工具360,并用于显示检错代码A3。因此,一电脑维修人员可通过目视显示装置370直接判断该电脑设备的故障原因。
[0031]图4显示根据本发明一实施例所述的电脑检错系统400的示意图,图4与图3的差异在于,图3的无线传输装置330替换为图4的一有线传输装置430。在图4的实施例中,电脑检错系统400的一输出装置为有线传输装置430,其设置于一电脑设备的一主板250上。例如,有线传输装置430可以是一通用非同步收发传输器(Universal AsynchronousReceiver-Transmitter, UART)、一系统管理总线(System Management Bus, SM-Bus)、一通用串行总线(Universal Serial Bus,USB),或是一 PS/2接口,但不仅限于此。如图4所示,电脑检错系统400还包括一检错工具360和一显示装置370。检错工具360与有线传输装置430之间建立一有线连接。检错工具360根据电源序列监控模块110的检测信号A2取得一检错代码A3的方式如同图3的实施例所述。显示装置370耦接至检错工具360,并用于显示检错代码A3。因此,一电脑维修人员可通过目视显示装置370直接判断一电脑设备的故障原因。
[0032]在一些实施例中,一电脑检错模块可同时包括一或多个输出装置(例如:图2的七段显示器230、图3的无线传输装置330,或(且)图4的有线传输装置430),而一电源序列监控模块110的一输出控制单元118根据一控制信号A4选定(Select)该一或多个输出装置之一者。控制信号A4可由一检错工具360所产生,或可根据一使用者输入信号而产生。换言之,电源序列监控模块I1可选择不同输出方式来输出一检错代码A3,以利一电脑维修人员进行判读。
[0033]图5显示根据本发明一实施例所述的多个电源序列信号Al的波形图,其中横轴代表时间,而纵轴代表该多个电源序列信号Al的逻辑位准。在图5的实施例中,电源序列单元112 包括一进阶组态与电源接口(Advanced Configurat1n and Power Interface, ACPI)逻辑电路。输入及输出该进阶组态与电源接口逻辑电路的该多个电源序列信号Al可以包括:一 PS0N#信号、一 SLP_S3#信号或一 S3#信号、一 PS0UT#信号、一 PSIN#信号,或(且)一 3VSB信号,但不仅限于此。在一些实施例中,该SLP_S3#信号为Intel公司所生产的芯片组所特有,而该S3#信号为其他品牌的芯片组所有。一电源序列监控模块110的一监听单元114于多个监听时间点(例如:T1至T8,但不仅限于此)监听该多个电源序列信号Al的逻辑位准。图5以Intel公司所生产的芯片组为例。然而,对于不同厂牌的芯片组(例如:AMD公司),该进阶组态与电源接口逻辑电路的该多个电源序列信号的命名与作动皆有所不同,但仍然可以使用上述电源序列监控模块110于多个监听时间点对其进行监听。
[0034]在图5的实施例中,该进阶组态与电源接口逻辑电路可以依序地操作于一 G3模式、一 S5模式,以及一 SO模式。该G3模式代表一电脑设备尚未插电。该S5模式代表该电脑设备已插电但尚未启动一电源键。该SO模式代表该电脑设备已插电并已启动该电源键。如图5所不,于一第一特定时间点TCl时该电脑设备的该电源键被启动,而于一第二特定时间点TC2时该电脑设备的该电源键被关闭。在图5中,电源序列监控模块110的监听单元114被设定于八个监听时间点对特定的电源序列信号Al的逻辑位准进行监听,但监听时间点的设置及数量并不仅限于此。另外,在图5中,监听单元114可被设定在不同的电源模式下于多个监听时间点对多个电源序列信号Al的逻辑位准进行监听。举例来说,在图5中的监听单元114可在S5模式下和SO模式下进行监听。于图5中的八个监听时间点分别为:
(I)于该S5模式期间的一第一监听时间点Tl,监听该PSIN#信号;(2)于该S5模式期间的一第二监听时间点T2,监听该PSIN#信号,其中第二监听时间点T2位于第一特定时间点TCl之后;(3)于该S5模式期间的一第三监听时间点T3,监听该PS0UT#信号;(4)于该S5模式期间的一第四监听时间点T4,监听该PS0UT#信号,其中第四监听时间点T4位于第一特定时间点TCl之后;(5)于该S5模式期间的一第五监听时间点T5,监听该SLP_S3#信号;
(6)于该S5模式期间的一第七监听时间点T7,监听该PSON#信号;(7)由该S5模式转换到该SO模式后,于该SO模式期间的一第八监听时间点T8,监听该PSON#信号;以及(8)在由该SO模式转换到该S5模式后,于该S5模式期间的一第六监听时间点T6,监听该SLP_S3#信号。必须注意的是,以上(I)至(8)的监听时间点无须依次序执行,亦无须全部执行。对于非Intel公司所生产的芯片组,(5)、(8)的监听时间点可省略。上述八个监听时间点的设置条件仅为一举例,可不仅限于此。电源序列监控模块110所产生的一检测信号A2可指示出该多个电源序列信号Al的异常状况。举例来说,若于第四监听时间点T4时,该PSOUT#信号未拉低至逻辑0,则检测信号A2可指示一检错代码“4”,以代表上述异常状况。在一些实施例中,检测信号A2可指示出于那些监听时间点时该多个电源序列信号Al正常。在另一些实施例中,检测信号A2可指示出于那些监听时间点时该多个电源序列信号Al异常。在其他实施例中,检测信号A2亦可包括所有该多个电源序列信号Al的波形记录。因此,一电脑维修人员可通过分析电源序列监控模块110所产生的检测信号A2,快速地找出该电脑设备的一主板无法开机的原因。
[0035]图6显示根据本发明另一实施例所述的多个电源序列信号Al的波形图,其中横轴代表时间,而纵轴代表该多个电源序列信号Al的逻辑位准。在图6的实施例中,电源序列单兀112包括一深层睡眠(Deep Sleep ffell,DSff)逻辑电路。输入及输出该深层睡眠逻辑电路的该多个电源序列信号Al可以包括:一 V3A信号、一 SUSWARN#信号、一 SUSWARN_5VDUAL信号、一 5VDUAL (VBUS)信号、一 SUSACK# 信号、一 SLP_SUS# 信号、一 SLP_SUS_FET 信号、一RSMRST#信号、一 5VSB信号,或(且)一 3VSB信号,但不仅限于此。一电源序列监控模块110的一监听单元114于多个监听时间点(例如:T9至Τ15,但不仅限于此)监听该多个电源序列信号Al的逻辑位准。
[0036]在图6的实施例中,电源序列监控模块110的监听单元114被设定在七个监听时间点对特定的电源序列信号Al的逻辑位准进行监听,但监听时间点的设置及数量并不仅限于此。在图6中的七个监听时间点分别为:(9)于一第九监听时间点T9,监听该SUSWARN#信号;(10)于一第十监听时间点T10,监听该SUSWARN_5VDUAL信号;(11)于一第i^一监听时间点T11,监听该5VDUAL (VBUS)信号和该SUSACK#信号;(I2)于一第十二监听时间点T12,监听该SUSACK#信号;(13)于一第十三监听时间点T13,监听该SLP_SUS#信号;(14)于一第十四监听时间点T14,监听该SLP_SUS_FET信号;以及(15)于一第十五监听时间点T15,监听该RSMRST#信号。如图6所示,第九监听时间点T9至第十五监听时间点T15大致依时间顺序排列。必须注意的是,以上(9)至(15)的监听时间点无须依次序执行,亦无须全部执行。上述七个监听时间点的设置条件仅为一举例,可不仅限于此。电源序列监控模块110所产生的一检测信号A2可指示出该多个电源序列信号Al的异常状况。举例来说,若于第九监听时间点T9时,该SUSWARN#信号未拉低至逻辑0,则检测信号A2可指示一检错代码“9”,以代表上述异常状况。在一些实施例中,检测信号A2可指示出于那些监听时间点时该多个电源序列信号Al正常。在另一些实施例中,检测信号A2可指示出于那些监听时间点时该多个电源序列信号Al异常。在其他实施例中,检测信号A2亦可包括所有该多个电源序列信号Al的波形记录。因此,一电脑维修人员可通过分析电源序列监控模块110所产生的检测信号A2,快速地找出该电脑设备的一主板无法开机的原因。
[0037]在一些实施例中,当检测信号A2指示出于那些监听时间点上该多个电源序列信号Al有异常时,其可能因为电源序列信号Al间的时序(Timing)微小变化,或是某一电源序列信号上的逻辑位准不准确所致。此时,电脑维修人员可使用重置(Reset)信号来进行电源序列信号的重置,以查看是否在重置后即能正常开机。在一些实施例中,芯片中的重置信号有三种:第一种为系统时钟重置信号(RTCRST#),在主板上清除CMOS (ComplementaryMetal-Oxide-Semiconductor)或是将主板上的系统时钟电池断电后再重新上电可产生系统时钟重置信号;第二种为电脑主机重置信号(RSMRST#),将电脑主机上的主电源断电再重新上电,以产生电脑主机重置信号;第三种为软开机重置信号(PLTRST#),例如按下电脑主机上的重置按钮,或是可使用特定按键组合使电脑重新启动,以产生软开机重置信号,此时,电脑主机上的主电源无需断电。利用不同重置信号进行重置的效果,即是重置超级输入输出芯片中对应的电源区块(Power Plane)。
[0038]图7显示根据本发明一实施例所述的电脑检错方法的流程图。首先开始,在步骤S710,当一电脑设备处于一异常状态或一无法开机状态时,通过一电脑检错模块,监听关于该电脑设备的多个电源序列(Power Sequence)信号,以产生一监听结果。在步骤S720,通过该电脑检错模块,存储该监听结果。在步骤S730,通过该电脑检错模块,根据一控制信号,判断是否要进入一检错模式。若否,则流程结束。若是,在步骤S740,于该检错模式中,通过该电脑检错模块,根据存储的该监听结果产生一检测信号。最后,在步骤S750,于该检错模式中,通过该电脑检错模块,将该检测信号传送至一输出装置。必须注意的是,图1-6的实施例的任何一或多个细部特征均可套用至图7所示的该电脑检错方法,故在此不再重复说明。
[0039]相较于传统设计,本发明的电脑检错模块及方法至少具有下列优点:(I)能快速地检测一主板的多个电源序列信号(开机逻辑信号)是否正常;(2)若该主板无法开机,能立即找出异常原因;(3)能减少对于该主板上的一超级输入输出芯片的更换机率;(4)能以一简单电路实施;以及(5)能有效地降低检错成本和检错时间。
[0040]在本说明书以及申请专利范围中的序数,例如“第一”、“第二”、“第三”等等,彼此之间并没有顺序上的先后关系,其仅用于标示区分两个具有相同名字的不同元件。
[0041]本发明虽以较佳实施例揭露如上,然其并非用以限定本发明的范围,任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视申请专利范围所界定者为准。
【权利要求】
1.一种电脑检错模块,适用于一电脑设备,其特征在于,所述电脑检错模块包括: 一电源序列监控模块,包括: 一监听单元,监听关于该电脑设备的多个电源序列信号,并产生一监听结果; 一暂存器,存储该监听结果;以及 一输出控制单元,其中当该电源序列监控模块操作于一检错模式时,该输出控制单元根据存储的该监听结果产生一检测信号,并将该检测信号传送至一输出装置。
2.根据权利要求1所述的电脑检错模块,其特征在于,所述电脑检错模块还包括: 一电源序列单元,接收及传送关于该电脑设备的该多个电源序列信号。
3.根据权利要求2所述的电脑检错模块,其特征在于,该电源序列监控模块和该电源序列单兀共同整合于一超级输入输出芯片或是一嵌入式控制器内。
4.根据权利要求3所述的电脑检错模块,其特征在于,所述电脑检错模块还包括: 一芯片组,耦接至该电脑设备的一中央处理单元,并与该电源序列单元进行沟通;以及一低脚位数接口,耦接于该芯片组和该超级输入输出芯片或该嵌入式控制器之间,其中该芯片组、该低脚位数接口、该超级输入输出芯片或该嵌入式控制器,以及该输出装置皆设置于该电脑设备的一主板上。
5.根据权利要求1所述的电脑检错模块,其特征在于,该输出装置为一七段显示器。
6.根据权利要求5所述的电脑检错模块,其特征在于,该检测信号包括一检错代码,而该七段显示器根据该检测信号显示出该检错代码。
7.根据权利要求1所述的电脑检错模块,其特征在于,该输出装置为一无线传输装置或一有线传输装置。
8.根据权利要求7所述的电脑检错模块,其特征在于,该无线传输装置为一消费性红外线模块、一蓝牙模块,或是一 W1-Fi模块。
9.根据权利要求7所述的电脑检错模块,其特征在于,该有线传输装置为一通用非同步收发传输器、一系统管理总线、一通用串行总线,或是一 PS/2接口。
10.根据权利要求7所述的电脑检错模块,其特征在于,所述电脑检错模块还包括: 一检错工具,与该输出装置之间建立一无线连接或一有线连接,并根据该检测信号取得一检错代码。
11.根据权利要求10所述的电脑检错模块,其特征在于,该检错代码由该检错工具分析该检测信号而产生。
12.根据权利要求10所述的电脑检错模块,其特征在于,当该检测信号传送至该输出装置时,该检测信号已包括该检错代码。
13.根据权利要求10所述的电脑检错模块,其特征在于,所述电脑检错模块还包括: 一显示装置,耦接至该检错工具,并显示该检错代码。
14.根据权利要求10所述的电脑检错模块,其特征在于,该检错工具还传送一控制信号至该电源序列监控模块,使得该电源序列监控模块进入该检错模式,而其中该输出控制单元还根据该控制信号产生具有一特定数据格式的该检测信号及选定该输出装置。
15.根据权利要求14所述的电脑检错模块,其特征在于,所述电脑检错模块还包括: 多个输出装置,其中该输出控制单元还根据该控制信号选定该多个输出装置之一者。
16.根据权利要求1所述的电脑检错模块,其特征在于,该电源序列单元包括一进阶组态与电源接口逻辑电路。
17.根据权利要求16所述的电脑检错模块,其特征在于,该多个电源序列信号包括一PSON#信号、一 SLP_S3#信号或一 S3#信号、一 PSOUT#信号、一 PSIN#信号,以及一 3VSB信号,而其中该监听单元于多个监听时间点监听该多个电源序列信号的逻辑位准。
18.根据权利要求1所述的电脑检错模块,其特征在于,该电源序列单元包括一深层睡眠逻辑电路。
19.根据权利要求18所述的电脑检错模块,其特征在于,该多个电源序列信号包括一V3A 信号、一 SUSWARN# 信号、一 SUSWARN_5VDUAL 信号、一 5VDUAL (VBUS)信号、一 SUSACK# 信号、一 SLP_SUS# 信号、一 SLP_SUS_FET 信号、一 RSMRST# 信号、一 5VSB 信号,以及一 3VSB 信号,而其中该监听单元于多个监听时间点监听该多个电源序列信号的逻辑位准。
20.一种电脑检错方法,其特征在于,所述电脑检错方法包括下列步骤: 当一电脑设备处于一异常状态或一无法开机状态时,通过一电脑检错模块,监听关于该电脑设备的多个电源序列信号,以产生一监听结果; 通过该电脑检错模块,存储该监听结果; 通过该电脑检错模块,根据一控制信号,判断是否要进入一检错模式; 于该检错模式中,通过该电脑检错模块,根据存储的该监听结果产生一检测信号;以及 于该检错模式中,通过该电脑检错模块,将该检测信号传送至一输出装置。
21.根据权利要求20所述的电脑检错方法,其特征在于,该输出装置为一七段显示器、一无线传输装置,或是一有线传输装置。
22.根据权利要求20所述的电脑检错方法,其特征在于,所述电脑检错方法还包括: 通过该电脑检错模块的一进阶组态与电源接口逻辑电路,接收或传送该多个电源序列信号,其中该多个电源序列信号包括一 PSON#信号、一 SLP_S3#信号或一 S3#信号、一PSOUT#信号、一 PSIN#信号,以及一 3VSB信号。
23.根据权利要求20所述的电脑检错方法,其特征在于,所述电脑检错方法还包括: 通过该电脑检错模块的一深层睡眠逻辑电路,接收或传送该多个电源序列信号,其中该多个电源序列信号包括一 V3A信号、一 SUSWARN#信号、一 SUSWARN_5VDUAL信号、一5VDUAL (VBUS)信号、一 SUSACK# 信号、一 SLP_SUS# 信号、一 SLP_SUS_FET 信号、一 RSMRST#信号、一 5VSB信号,以及一 3VSB信号。
24.根据权利要求20所述的电脑检错方法,其特征在于,所述电脑检错方法还包括: 通过该电脑检错模块,于多个监听时间点监听该多个电源序列信号的逻辑位准。
【文档编号】G06F11/34GK104424086SQ201310476236
【公开日】2015年3月18日 申请日期:2013年10月12日 优先权日:2013年9月6日
【发明者】叶世豪, 颜士轩 申请人:新唐科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1