芯片加密器的制造方法

文档序号:6645868阅读:129来源:国知局
芯片加密器的制造方法
【专利摘要】芯片加密器,它涉及芯片加密【技术领域】。加密接口(1)、检测电路(2)均与单片机(9)连接,加密接口(1)与检测电路(2)连接,电源电路(3)、JTAG接口电路(4)与单片机(9)连接,数据存储器(5)、串口-USB转换电路(6)与单片机(9)连接,LCD显示电路(7)、基准电路(8)与单片机(9)连接,且基准电路(8)与检测电路(2)连接。它设计科学合理,可以起到良好的加密而无法被破解的作用,加密最大优势就是不可逆性,被烧录的芯片无法被解密,以充分保证开发者的相关软件著作权益,杜绝抄袭现象。
【专利说明】芯片加密器

【技术领域】
:
[0001]本实用新型涉及芯片加密【技术领域】,具体涉及一种芯片加密器。

【背景技术】
:
[0002]现在社会科技发展日新月异,越来越多的电子产品已经应用到人类生活、学习、工作、医疗、环境监测,航天军事等各个方面,作为控制电子产品工作的最核心部分那就是微型计算机即单片机,单片机的由用户编程来控制其执行功能,一种系列一种型号的单片机硬件结构都是相同的,不同的单片机硬件结构也基本相似,既然结构都相同或相似而又能实现各种不同的控制功能主要就是靠软件的编程,这也是这种电子产品的灵魂所在,同样的功能,同样的硬件,可以由不同的软件实现,软件是由开发者自行编写,格式不同,思想不同,而且依据开发者的编写能力,软件的稳定性及可靠性也不一样,所以开发者为了使自己开发的软件不被别人轻易获取和盗用,为了保护自己的著作权就需要对单片机加密,使得别人无法获取其执行的目标程序。
[0003]现有单片机其出厂时其硬件结构都已经带有加密功能,一般也就是通过加密位或熔断丝的方法进行加密,但此两种加密技术极被容易被破解,加密位加密可以通过紫外线照射方式破解,熔断丝可以通过开片重新接上熔断丝来读取程序的方式破解,所以都很难达到加密不被破解的目的。
实用新型内容:
[0004]本实用新型的目的是提供一种芯片加密器,它设计科学合理,可以起到良好的加密而无法被破解的作用,加密最大优势就是不可逆性,被烧录的芯片无法被解密,以充分保证开发者的相关软件著作权益,杜绝抄袭现象。
[0005]为了解决【背景技术】所存在的问题,本实用新型是采用以下技术方案:它包含加密接口、检测电路、电源电路、JTAG接口电路、数据存储器、串口 -USB转换电路、LCD显示电路、基准电路和单片机,加密接口、检测电路均与单片机连接,加密接口与检测电路连接,电源电路、JTAG接口电路与单片机连接,数据存储器、串口 -USB转换电路与单片机连接,LCD显不电路、基准电路与单片机连接,且基准电路与检测电路连接。
[0006]所述的单片机为STM32103系统的单片机。
[0007]所述的加密接口接芯片的引脚,CH-H控制引脚跟电源相接高电平有效,CH-L控制引脚跟地相接同样也是高电平有效,其中二极管为保护作用,防止引脚同时跟电源和地相接导致设备短路。
[0008]所述的电源电路可以产生8个等级的电压,以供在加密时可以选择不同的电压进行加密。
[0009]所述的JTAG接口电路主要用于调试STM32103单片机,可以支持在线仿真等操作。
[0010]所述的数据存储器主要用于批量加密时用户保存加密的相关参数。EPPROM具有保存的数据掉电后不丢失的特性。
[0011]所述的串口 -USB转换电路主要实现USB-串口操作,因为现在PC机上已经不带有硬件串口接口使用的都是标准的USB接口,而单片机上仍然利用串口进行通信,故通过此电路实现单片机跟PC机的串口通信,使PC端上设置好的配置参数可以下载到单片机及数据存储器内。
[0012]所述的IXD显示电路可接普通1620IXD显示器,显示用户配置的相关信息,及批量加密时,是否加密成功,加密成功个数等相关信息。
[0013]本实用新型分为在线加密方式和批量加密方式两种工作方式。在线工作方式需要用串口连接PC电脑,在PC电脑上需要装一个用于配置相关加密参数的软件,其主要作用就是用于选择要加密的引脚,对地烧还是对电源烧,烧录时电压,烧录的最大电流和最小电流。选择好后将相关配置后,直接用串口线将配置的参数下载到单片机中,单片机会立即用当前的参数去执行加密操作。批量加密方式同样也是利用PC机将参数选择配置好,只不过参数会被下载到数据存储器里面,此时再加密同样配置的芯片就不用PC机了单片机会直接从数据存储器里面调用已保存的参数执行相关脚的加密操作,这样就可以高效率的加密大批量的芯片。
[0014]本实用新型设计科学合理,可以起到良好的加密而无法被破解的作用,加密最大优势就是不可逆性,被烧录的芯片无法被解密,以充分保证开发者的相关软件著作权益,杜绝抄袭现象。

【专利附图】

【附图说明】
:
[0015]图1为本实用新型的结构示意图,
[0016]图2为本实用新型中加密接口的电路原理图,
[0017]图3为本实用新型中检测电路的电路原理图,
[0018]图4为本实用新型中电源电路的电路原理图,
[0019]图5为本实用新型中JTAG接口电路的电路原理图,
[0020]图6为本实用新型中数据存储器的电路原理图,
[0021]图7为本实用新型中串口 -USB转换电路的电路原理图,
[0022]图8为本实用新型中IXD显示电路的电路原理图;
[0023]附图标记:加密接口 1、检测电路2、电源电路3、JTAG接口电路4、数据存储器5、串口 -USB转换电路6、IXD显示电路7、基准电路8、单片机9。

【具体实施方式】
:
[0024]参照图1,本【具体实施方式】采用以下技术方案:它包含加密接口 1、检测电路2、电源电路3、JTAG接口电路4、数据存储器5、串口 -USB转换电路6、IXD显示电路7、基准电路8和单片机9,加密接口 1、检测电路2均与单片机9连接,加密接口 I与检测电路2连接,电源电路3、JTAG接口电路4与单片机9连接,数据存储器5、串口 -USB转换电路6与单片机9连接,IXD显示电路7、基准电路8与单片机9连接,且基准电路8与检测电路2连接。
[0025]所述的单片机9为STM32103系统的单片机。
[0026]所述的加密接口 I是由电阻一-电阻四R1-R4、三极管一 Ql、MOS管一 -MOS管二Q2-Q3、二极管一 Dl组成,电阻一 Rl的一端连接CHl-H端,其另一端与三极管一 Ql的基极连接,三极管一 Ql的发射极接地,三极管一 Ql的集电极分别与电阻二 R2的一端、MOS管一Q2的G极、二极管一 Dl的负极连接,电阻二 R2的另一端、MOS管一 Q2的D极连接电源VPP,MOS管一 Q2的S极与MOS管二 Q3的D极连接,其连接处为Port端,且Port端与单片机9连接,MOS管二 Q3的G极分别与二极管一 Dl的正极、电阻四R4的一端、电阻三R3的一端连接,电阻四R4的另一端与MOS管二 Q3的S极连接,电阻三R3的另一端与CHl-L端连接。
[0027]加密接口 I的Portl_Port40端接芯片的引脚,CH-H控制引脚跟电源相接高电平有效,CH-L控制引脚跟地相接同样也是高电平有效,其中二极管为保护作用,防止引脚同时跟电源和地相接导致设备短路。
[0028]所述的检测电路2是由MOS管三Q4、三极管二 Q5、电阻五-电阻十六R5-R16、电容一-电容五C1-C5、二极管二 - 二极管六D2-D6、运算放大器U1、比较器一 U2、比较器二 U3组成,MOS管三Q4的D极连接CHECK-1端,MOS管三Q4的G极分别与电阻五R5的一端、二极管二 D2的正极、二极管四D4的正极连接,电阻五R5的另一端连接VCC,M0S管三Q4的S极分别与电阻七R7的一端、电容一 Cl的一端、运算放大器Ul的同相输入端连接,电阻七R7的另一端、电容一 Cl的另一端均接地,运算放大器Ul的反相输入端分别与电阻六R6的一端、电阻八R8的一端连接,电阻八R8的另一端接地,电阻六R6的另一端分别与运算放大器Ul的输出端、电阻九R9的一端、电阻十RlO的一端连接,运算放大器Ul的两个电源端分别连接VCC和-5V电源,电阻十RlO的另一端分别与电容二 C2的一端、比较器一 U2的待测电压输入端连接,电容二 C2的另一端接地,比较器一 U2的参考电压输入端分别与电容三C3的负极、电阻i^一 Rll的一端连接,电阻i^一 Rll的另一端连接VREF-MAX端,电容三C3的正极、比较器一 U2的正极电源端连接VCC,比较器一 U2的负极电源端连接-5V电源,比较器一 U2的输出端分别与二极管二 D2的负极、二极管三D3的负极连接,二极管三D3的正极与电阻十二 R12串联,且电阻十二 R12连接VCC ;电阻九R9的另一端分别与二极管六D6的负极、电容四C4的一端、比较器二 U3的待测电压输入端连接,二极管六D6的正极分别与电阻十三R13的一端、三极管二 Q5的集电极连接,电阻十三R13的另一端连接VCC,三极管二 Q5的发射极接地,三极管二 Q5的的基极与电阻十六R16连接,且电阻十六R16连接START端;电容四C4的另一端、比较器二 U3的正极电源端连接VCC,比较器二 U3的参考电压输入端连接与电阻十四R14的一端、电容五C5的正极连接,电阻十四R14的另一端连接VREF-MIN端,比较器二 U3的负极电源端与电容五C5的负极、-5V电源连接,比较器二 U3的输出端分别与二极管四D4的负极、二极管五D5的负极连接,二极管五D5的正极分别与电阻十五R15的一端、单片机9的PASS端连接,电阻十五R15的另一端连接3V3 ;M0S管三Q4采用ME4410M0S管。
[0029]所有的引脚都是通过CHECK-L通过MOS管三Q4接地的,在初始化上电的时候加载MOS管三Q4栅极上为高电平,MOS管三Q4源极跟漏极导通,从引脚上流出的电流被送入运算放大器Ul,把微弱的电流进行放大后将信号送入比较器一 U2的反相输入端,正相输入端为VREF-MAX这个是经过DA转换来的参考电压,由于上面接了一个电解电容,故开始上电的时候比较器一 U2的正相输入端要大于VREF-MAX设置的电压,此时以恒定的大电流持续烧,当电容充满电后比较器一 U2正相输入端到达VREF-MAX设定值,此时反相输入端大于正向输入端输出低电平,MOS管三Q4栅极拉低,电路停止烧。比较器二 U3也为比较器但是不同的是输入信号从正相端输入,参考电压是反相输入端输入不过因为有电容五C5上电时会小于参考电压,这使得比最小的电流小的仍然能够通过,但上电一段时间后电容五C5充满电电压跟参考电压相同,故小于参考电压的电流则是输出端为低,MOS管三Q4栅极也被拉低,电路同时也停止工作,单片机9引脚PASS被拉低表明加密完成。检测电路2在加密的过程中起着极其至关的作用。
[0030]所述的电源电路3是由电阻十七-电阻二十七R17-R27、电感L1、二极管七D7、电容六-电容七C6-C7、DC/DC变换器U4、数字控制模拟电子开关U5,DC/DC变换器U4的DRC端与电阻十八R18的一端连接,DC/DC变换器U4的IPK端分别与电阻十七R17的一端、电阻十八R18的另一端、电感LI的一端连接,DC/DC变换器U4的VCC端、电阻十七R17的另一端均连接VCC ;电感LI的另一端分别与DC/DC变换器U4的SWC端、二极管七D7的正极连接,DC/DC变换器U4的SWE端、GND端均接地,TC端与电容六C6串联后接地,二极管七D7的负极分别与电阻十九R19的一端、VPP端、电容七C7的正极连接,电容七C7的负极接地,电阻十九R19的另一端与DC/DC变换器U4的CII端连接;数字控制模拟电子开关U5的X端、VSS端、互端接地,数字控制模拟电子开关U5的A0、A1、A2端分别连接SET1-V、SET2-V、SET3-V,数字控制模拟电子开关U5的VDD端连接VCC,数字控制模拟电子开关U5的VEE端连接-5V电源,数字控制模拟电子开关U5的Y0-Y7端分别与电阻二十R20-电阻二十七R27的一端串联,电阻二十R20-电阻二十七R27的另一端均与DC/DC变换器U4的CII端连接。它可以产生8个等级的电压,以供在加密时可以选择不同的电压进行加密。
[0031]所述的JTAG接口电路4是由电阻二十八-电阻三十五R28-R35、JTAG接口芯片CNl组成,电阻二十八R28-电阻三i^一 R31的一端分别与单片机9的TMS端、TDC端、TDI端、TRST端连接,电阻二十八R28-电阻三i^一 R31的另一端连接+3V3,电阻三十二 R32的一端连接单片机9的TCK端,电阻三十二 R32的另一端接地,JTAG接口芯片CNl的I脚、2脚均连接+3V3,JTAG接口芯片CNl的3脚、5脚、7脚、9脚、13脚、15脚分别对应连接单片机9的TRST端、TDI端、TMS端、TCK端、TDC端、REST端,JTAG接口芯片CNl的11脚与电阻三十三R33的一端连接,电阻三十三R33的另一端分别与电阻三十四R34的一端、电阻三十五R35的一端连接且接地,电阻三十四R34的另一端、电阻三十五R35的另一端分别与JTAG接口芯片CNl的17脚、19脚连接,JTAG接口芯片CNl的4脚、6脚、8脚、10脚、12脚、14脚、16脚、18脚、20脚均接地。JTAG接口电路4主要用于调试STM32103单片机,可以支持在线仿真等操作。
[0032]所述的数据存储器5是由存储器芯片W、电阻三十六R36和电阻三十七R37组成,存储器芯片U6的A0-A2端、GND端、WP端均接地,存储器芯片U6的VCC端分别与电阻三十六R36的一端、电阻三十七R37的一端、VCC连接,电阻三十六R36的另一端、电阻三十七R37的另一端分别与存储器芯片U6的SCL端、SDA端连接,SCL端、SDA端分别与单片机9的CLK-EE端、DAT-EE端连接。数据存储器5主要用于批量加密时用户保存加密的相关参数。EPPROM具有保存的数据掉电后不丢失的特性。
[0033]所述的串口 -USB转换电路6是由电阻三十八R38、二极管八D8、电容八-电容i^一C8-C11、晶振Y1、USB插座USBUUSB转串口芯片U7组成,USB插座USBl的VCC端连接VCC,USB插座USBl的D-端、D+端分别与USB转串口芯片U7的VD-端、VD+端连接,USB插座USBl的GND端、SHELL端均接地;USB转串口芯片U7的V3端与电容八C8的一端连接,电容八C8的另一端与USB转串口芯片U7的GND端连接且接地,USB转串口芯片U7的TXD端连接二极管八D8的负极,二极管八D8的正极与单片机9的RX端连接,USB转串口芯片U7的RXD端与电阻三十八R38的一端连接,电阻三十八R38的另一端与单片机9的TX端连接,USB转串口芯片U7的XO端分别与晶振Yl的一端、电容十ClO的一端连接,电容十ClO的另一端与电容十一 Cll的一端连接且接地,电容十一 Cll的另一端分别与晶振Yl的另一端、USB转串口芯片U7的Xl端连接,USB转串口芯片U7的VCC端分别与VCC、电容九C9的一端连接,电容九C9的另一端接地。
[0034]串口 -USB转换电路6主要实现USB-串口操作,因为现在PC机上已经不带有硬件串口接口使用的都是标准的USB接口,而单片机上仍然利用串口进行通信,故通过此电路实现单片机跟PC机的串口通信,使PC端上设置好的配置参数可以下载到单片机及数据存储器内。
[0035]所述的IXD显示电路7是由显示器PL1、电阻三十九-电阻五十二 R39-R52组成,显示器PLl的2脚分别与电阻三十九R39的一端、VCC连接,电阻三十九R39的另一端分别与显示器PLl的3脚、电阻四十R40的一端连接,电阻四十R40的另一端与显示器PLl的I脚连接且接地,显示器PLl的4脚分别与单片机9的RS端、电阻五十二 R52的一端连接,显示器PLl的5脚分别与单片机9的KW端、电阻五i^一 R51的一端连接,显示器PLl的6脚分别与单片机9的K端、电阻五十R50的一端连接,显示器PLl的7脚分别与单片机9的DO端、电阻四十九R49的一端连接,显示器PLl的8脚分别与单片机9的Dl端、电阻四十八R48的一端连接,显示器PLl的9脚分别与单片机9的D2端、电阻四十七R47的一端连接,显示器PLl的10脚分别与单片机9的D3端、电阻四十六R46的一端连接,显示器PLl的11脚分别与单片机9的D4端、电阻四十五R45的一端连接,显示器PLl的12脚分别与单片机9的D5端、电阻四十四R44的一端连接,显示器PLl的13脚分别与单片机9的D6端、电阻四十三R43的一端连接,显示器PLl的14脚分别与单片机9的D7端、电阻四十二 R42的一端连接,显示器PLl的15脚与电阻四i^一 R41串联,电阻四i^一 R41连接VCC,显示器PLl的16脚接地。可接普通1620LCD显示器,显示用户配置的相关信息,及批量加密时,是否加密成功,加密成功个数等相关信息。
[0036]本【具体实施方式】分为在线加密方式和批量加密方式两种工作方式。在线工作方式需要用串口连接PC电脑,在PC电脑上需要装一个用于配置相关加密参数的软件,其主要作用就是用于选择要加密的引脚,对地烧还是对电源烧,烧录时电压,烧录的最大电流和最小电流。选择好后将相关配置后,直接用串口线将配置的参数下载到单片机中,单片机9会立即用当前的参数去执行加密操作。批量加密方式同样也是利用PC机将参数选择配置好,只不过参数会被下载到数据存储器5里面,此时再加密同样配置的芯片就不用PC机了单片机会直接从数据存储器里面调用已保存的参数执行相关脚的加密操作,这样就可以高效率的加密大批量的芯片。
[0037]本【具体实施方式】设计科学合理,可以起到良好的加密而无法被破解的作用,加密最大优势就是不可逆性,被烧录的芯片无法被解密,以充分保证开发者的相关软件著作权益,杜绝抄袭现象。
【权利要求】
1.芯片加密器,其特征在于它包含加密接口(I)、检测电路(2)、电源电路(3)、JTAG接口电路(4)、数据存储器(5)、串口 -USB转换电路(6)、LCD显示电路(7)、基准电路⑶和单片机(9),加密接口(I)、检测电路⑵均与单片机(9)连接,加密接口(I)与检测电路(2)连接,电源电路⑶、JTAG接口电路(4)与单片机(9)连接,数据存储器(5)、串口 -USB转换电路(6)与单片机(9)连接,LCD显示电路(7)、基准电路⑶与单片机(9)连接,且基准电路⑶与检测电路⑵连接。
2.根据权利要求1所述的芯片加密器,其特征在于所述的单片机(9)为STM32103系统的单片机。
3.根据权利要求1所述的芯片加密器,其特征在于所述的加密接口(I)是由电阻一-电阻四(R1-R4)、三极管一(Ql)、MOS 管一 -MOS 管二(Q2-Q3)、二极管一(Dl)组成,电阻一(Rl)的一端连接CHl-H端,其另一端与三极管一(Ql)的基极连接,三极管一(Ql)的发射极接地,三极管一(Ql)的集电极分别与电阻二(R2)的一端、MOS管一(Q2)的G极、二极管一(Dl)的负极连接,电阻二(R2)的另一端、MOS管一(Q2)的D极连接电源VPP,MOS管一 (Q2)的S极与MOS管二(Q3)的D极连接,其连接处为Port端,且Port端与单片机(9)连接,MOS管二(Q3)的G极分别与二极管一(Dl)的正极、电阻四(R4)的一端、电阻三(R3)的一端连接,电阻四(R4)的另一端与MOS管二(Q3)的S极连接,电阻三(R3)的另一端与CHl-L端连接。
4.根据权利要求1所述的芯片加密器,其特征在于所述的检测电路(2)是由MOS管三(Q4)、三极管二(Q5)、电阻五-电阻十六(R5-R16)、电容一-电容五(C1-C5)、二极管二 - 二极管六(D2-D6)、运算放大器(Ul)、比较器一 (U2)、比较器二 (U3)组成,MOS管三(Q4)的D极连接CHECK-1端,MOS管三(Q4)的G极分别与电阻五(R5)的一端、二极管二(D2)的正极、二极管四(D4)的正极连接,电阻五(R5)的另一端连接VCC,MOS管三(Q4)的S极分别与电阻七(R7)的一端、电容一(Cl)的一端、运算放大器(Ul)的同相输入端连接,电阻七(R7)的另一端、电容一(Cl)的另一端均接地,运算放大器(Ul)的反相输入端分别与电阻六(R6)的一端、电阻八(R8)的一端连接,电阻八(R8)的另一端接地,电阻六(R6)的另一端分别与运算放大器(Ul)的输出端、电阻九(R9)的一端、电阻十(RlO)的一端连接,运算放大器(Ul)的两个电源端分别连接VCC和-5V电源,电阻十(RlO)的另一端分别与电容二(C2)的一端、比较器一(U2)的待测电压输入端连接,电容二(C2)的另一端接地,比较器一(U2)的参考电压输入端分别与电容三(C3)的负极、电阻^ (Rll)的一端连接,电阻i (Rll)的另一端连接VREF-MAX端,电容三(C3)的正极、比较器一(U2)的正极电源端连接VCC,比较器一(U2)的负极电源端连接-5V电源,比较器一(U2)的输出端分别与二极管二(D2)的负极、二极管三(D3)的负极连接,二极管三(D3)的正极与电阻十二(R12)串联,且电阻十二(R12)连接VCC;电阻九(R9)的另一端分别与二极管六(D6)的负极、电容四(C4)的一端、比较器二(U3)的待测电压输入端连接,二极管六(D6)的正极分别与电阻十三(R13)的一端、三极管二(Q5)的集电极连接,电阻十三(R13)的另一端连接VCC,三极管二(Q5)的发射极接地,三极管二(Q5)的的基极与电阻十六(R16)连接,且电阻十六(R16)连接START端;电容四(C4)的另一端、比较器二(U3)的正极电源端连接VCC,比较器二(U3)的参考电压输入端连接与电阻十四(R14)的一端、电容五(C5)的正极连接,电阻十四(R14)的另一端连接VREF-MIN端,比较器二(U3)的负极电源端与电容五(C5)的负极、-5V电源连接,t匕较器二(U3)的输出端分别与二极管四(D4)的负极、二极管五(D5)的负极连接,二极管五(D5)的正极分别与电阻十五(R15)的一端、单片机(9)的PASS端连接,电阻十五(R15)的另一端连接3V3 ;MOS管三(Q4)采用ME4410M0S管。
5.根据权利要求1所述的芯片加密器,其特征在于所述的电源电路(3)是由电阻十七-电阻二十七(R17-R27)、电感(LI)、二极管七(D7)、电容六-电容七(C6-C7)、DC/DC变换器(U4)、数字控制模拟电子开关(U5),DC/DC变换器(U4)的DRC端与电阻十八(R18)的一端连接,DC/DC变换器(U4)的IPK端分别与电阻十七(R17)的一端、电阻十八(R18)的另一端、电感(LI)的一端连接,DC/DC变换器(U4)的VCC端、电阻十七(R17)的另一端均连接VCC;电感(LI)的另一端分别与DC/DC变换器(U4)的SWC端、二极管七(D7)的正极连接,DC/DC变换器(U4)的SWE端、GND端均接地,TC端与电容六(C6)串联后接地,二极管七(D7)的负极分别与电阻十九(R19)的一端、VPP端、电容七(C7)的正极连接,电容七(C7)的负极接地,电阻十九(R19)的另一端与DC/DC变换器(U4)的CII端连接;数字控制模拟电子开关(U5)的X端、VSS端、互端接地,数字控制模拟电子开关(U5)的A0、A1、A2端分别连接SET1-V、SET2-V、SET3-V,数字控制模拟电子开关(U5)的VDD端连接VCC,数字控制模拟电子开关(U5)的VEE端连接-5V电源,数字控制模拟电子开关(U5)的Y0-Y7端分别与电阻二十(R20)-电阻二十七(R27)的一端串联,电阻二十(R20)-电阻二十七(R27)的另一端均与DC/DC变换器(U4)的CII端连接。
6.根据权利要求1所述的芯片加密器,其特征在于所述的JTAG接口电路(4)是由电阻二十八-电阻三十五(R28-R35)、JTAG接口芯片(CNl)组成,电阻二十八(R28)-电阻Si(R31)的一端分别与单片机(9)的TMS端、TDC端、TDI端、TRST端连接,电阻二十八(R28)-电阻三i^一 (R31)的另一端连接+3V3,电阻三十二(R32)的一端连接单片机(9)的TCK端,电阻三十二(R32)的另一端接地,JTAG接口芯片(CNl)的I脚、2脚均连接+3V3,JTAG接口芯片(CNl)的3脚、5脚、7脚、9脚、13脚、15脚分别对应连接单片机(9)的TRST端、TDI端、TMS端、TCK端、TDC端、REST端,JTAG接口芯片(CNl)的11脚与电阻三十三(R33)的一端连接,电阻三十三(R33)的另一端分别与电阻三十四(R34)的一端、电阻三十五(R35)的一端连接且接地,电阻三十四(R34)的另一端、电阻三十五(R35)的另一端分别与JTAG接口芯片(CNl)的17脚、19脚连接,JTAG接口芯片(CNl)的4脚、6脚、8脚、10脚、12脚、14脚、16脚、18脚、20脚均接地。
7.根据权利要求1所述的芯片加密器,其特征在于所述的数据存储器(5)是由存储器芯片(U6)、电阻三十六(R36)和电阻三十七(R37)组成,存储器芯片(U6)的A0-A2端、GND端、WP端均接地,存储器芯片(U6)的VCC端分别与电阻三十六(R36)的一端、电阻三十七(R37)的一端、VCC连接,电阻三十六(R36)的另一端、电阻三十七(R37)的另一端分别与存储器芯片(U6)的SCL端、SDA端连接,SCL端、SDA端分别与单片机(9)的CLK-EE端、DAT-EE端连接。
8.根据权利要求1所述的芯片加密器,其特征在于所述的串口-USB转换电路(6)是由电阻三十八(R38)、二极管八(D8)、电容八-电容i^一(C8-C11)、晶振(Yl)、USB插座(USBl)、USB转串口芯片(U7)组成,USB插座(USBl)的VCC端连接VCC,USB插座(USBl)的D-端、D+端分别与USB转串口芯片(U7)的VD-端、VD+端连接,USB插座(USBl)的GND端、SHELL端均接地;USB转串口芯片(U7)的V3端与电容八(C8)的一端连接,电容八(C8)的另一端与USB转串口芯片(U7)的GND端连接且接地,USB转串口芯片(U7)的TXD端连接二极管八(D8)的负极,二极管八(D8)的正极与单片机(9)的RX端连接,USB转串口芯片(U7)的RXD端与电阻三十八(R38)的一端连接,电阻三十八(R38)的另一端与单片机(9)的TX端连接,USB转串口芯片(U7)的XO端分别与晶振(Yl)的一端、电容十(ClO)的一端连接,电容十(ClO)的另一端与电容i^一(Cll)的一端连接且接地,电容i^一(Cll)的另一端分别与晶振(Yl)的另一端、USB转串口芯片(U7)的Xl端连接,USB转串口芯片(U7)的VCC端分别与VCC、电容九(C9)的一端连接,电容九(C9)的另一端接地。
9.根据权利要求1所述的芯片加密器,其特征在于所述的LCD显示电路(7)是由显示器(PLl)、电阻三十九-电阻五十二(R39-R52)组成,显示器(PLl)的2脚分别与电阻三十九(R39)的一端、VCC连接,电阻三十九(R39)的另一端分别与显示器(PLl)的3脚、电阻四十(R40)的一端连接,电阻四十(R40)的另一端与显示器(PLl)的I脚连接且接地,显示器(PLl)的4脚分别与单片机(9)的RS端、电阻五十二(R52)的一端连接,显示器(PLl)的5脚分别与单片机(9)的KW端、电阻五十一(R51)的一端连接,显示器(PLl)的6脚分别与单片机(9)的K端、电阻五十(R50)的一端连接,显示器(PLl)的7脚分别与单片机(9)的DO端、电阻四十九(R49)的一端连接,显示器(PLl)的8脚分别与单片机(9)的(Dl)端、电阻四十八(R48)的一端连接,显示器(PLl)的9脚分别与单片机(9)的D2端、电阻四十七(R47)的一端连接,显示器(PLl)的10脚分别与单片机(9)的D3端、电阻四十六(R46)的一端连接,显示器(PLl)的11脚分别与单片机(9)的D4端、电阻四十五(R45)的一端连接,显示器(PLl)的12脚分别与单片机(9)的D5端、电阻四十四(R44)的一端连接,显示器(PLl)的13脚分别与单片机(9)的D6端、电阻四十三(R43)的一端连接,显示器(PLl)的14脚分别与单片机(9)的D7端、电阻四十二(R42)的一端连接,显示器(PLl)的15脚与电阻四i^一 (R41)串联,电阻四i^一 (R41)连接VCC,显示器(PLl)的16脚接地。
【文档编号】G06F21/72GK203982392SQ201420436941
【公开日】2014年12月3日 申请日期:2014年8月5日 优先权日:2014年8月5日
【发明者】唐道成 申请人:唐道成
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1