用于内存访问的集成电路、处理方法、电子设备和介质与流程

文档序号:34188822发布日期:2023-05-17 14:33阅读:58来源:国知局
用于内存访问的集成电路、处理方法、电子设备和介质与流程

本公开涉及半导体技术,尤其是一种用于内存访问的集成电路、处理方法、电子设备和介质。


背景技术:

1、在智能驾驶领域,智能驾驶芯片的ddr(double data rate sdram(synchronousdynamic random access memory),双倍速率同步动态随机存储器)主要用于智能驾驶的感知预测功能,该功能当前对于功能安全等级的要求是asilb(automotive safetyintegrity level b,汽车安全完整性等级b),但随着智能驾驶功能中安全等级为asild(automotive safety integrity level d,汽车安全完整性等级d)的控制和决策功能的算法的演进,控制和决策功能算法需要的算力和存储需求越来越大,通过处理器(或处理器内部的核(core))和ram进行控制和决策算法的开发存在存储不够的问题,导致较高安全等级功能对应的较高安全等级存储不足。


技术实现思路

1、为了解决上述较高安全等级功能对应的较高安全等级存储不足等技术问题,提出了本公开。本公开的实施例提供了一种用于内存访问的集成电路、处理方法、电子设备和介质。

2、根据本公开实施例的一个方面,提供了一种用于内存访问的集成电路,包括:第一位宽转换模块,用于将处理器的第一写访问信号中的原待写数据按照第一预设转换方式转换为包括两份所述原待写数据的目标待写数据,基于所述目标待写数据确定转换后的第二写访问信号;第一内存控制模块,与所述第一位宽转换模块连接,用于将所述第二写访问信号中的所述目标待写数据转换为满足内存物理层接口所支持的第一协议的至少一组第一待写数据,基于每组所述第一待写数据确定对应的一组第三写访问信号,每组所述第一待写数据包括分别来自两份所述原待写数据的两份相同的第一待写数据,每组所述第三写访问信号包括两路第三写访问信号;内存物理层接口,与所述第一内存控制模块连接,用于将每组所述第三写访问信号转换为满足内存协议的两路第四写访问信号,并将各所述第四写访问信号传输至其对应的内存模块。

3、根据本公开实施例的另一个方面,提供了一种用于内存访问的处理方法,包括:将处理器的第一写访问信号中的原待写数据按照第一预设转换方式转换为包括两份所述原待写数据的目标待写数据,基于所述目标待写数据确定转换后的第二写访问信号;将所述第二写访问信号中的所述目标待写数据转换为满足内存物理层接口所支持的第一协议的至少一组第一待写数据,基于每组所述第一待写数据确定对应的一组第三写访问信号,每组所述第一待写数据包括分别来自两份所述原待写数据的两份相同的第一待写数据,每组所述第三写访问信号包括两路第三写访问信号;将每组所述第三写访问信号转换为满足内存协议的两个第四写访问信号,并将各所述第四写访问信号传输至其对应的内存模块。

4、根据本公开实施例的再一方面,提供一种计算机可读存储介质,所述存储介质存储有计算机程序,所述计算机程序用于执行本公开上述任一实施例所述的方法;或者,所述存储介质用于存储本公开上述任一实施例所述的集成电路的至少一个硬件逻辑电路需要存储的数据,以使所述硬件逻辑电路在工作时能够实现对应的功能。

5、根据本公开实施例的又一方面,提供一种电子设备,所述电子设备包括:处理器;用于存储所述处理器可执行指令的存储器;所述处理器,用于从所述存储器中读取所述可执行指令,并执行所述指令以实现本公开上述任一实施例所述的方法;或者,所述电子设备包括上述任一实施例所述的集成电路;其中,所述集成电路中的至少一个模块通过硬件逻辑电路实现。

6、基于本公开上述实施例提供的用于内存访问的集成电路、处理方法、电子设备和介质,通过将处理器的第一写访问信号进行位宽转换,将原待写数据转换为包括两份原待写数据的目标待写数据,进而基于目标待写数据确定转换后的第二写访问信号,通过第一内存控制模块和内存物理层接口将两份原待写数据写入到两个内存模块,以便于在读取数据时,可以从该两个内存模块读取相同的数据,通过两内存模块访问结果的一致性,保证较高安全等级功能的功能安全,实现内存控制器在只满足较低安全等级的场景下,也可完成较高安全等级功能的访问操作,从而可以将较低安全等级的内存用于较高安全等级功能,使得较高安全等级功能可以访问较低安全等级的内存,在保证功能安全的基础上为较高安全等级功能提供更大的存储支撑,有效满足较高安全等级功能的存储需求,解决较高安全等级存储不足等问题。

7、下面通过附图和实施例,对本公开的技术方案做进一步的详细描述。



技术特征:

1.一种用于内存访问的集成电路,包括:

2.根据权利要求1所述的集成电路,还包括:

3.根据权利要求2所述的集成电路,还包括:第二位宽转换模块和读数据校验模块;

4.根据权利要求3所述的集成电路,其中,所述读数据校验模块包括:

5.根据权利要求2所述的集成电路,还包括:

6.根据权利要求1所述的集成电路,其中,所述内存物理层接口,包括:

7.根据权利要求1所述的集成电路,其中,所述第一位宽转换模块具体用于:

8.一种用于内存访问的处理方法,包括:

9.一种计算机可读存储介质,所述存储介质存储有计算机程序,所述计算机程序用于执行上述权利要求8所述的用于内存访问的处理方法;或者,

10.一种电子设备,所述电子设备包括:


技术总结
本公开实施例公开了一种用于内存访问的集成电路、处理方法、电子设备和介质,其中,集成电路包括:第一位宽转换模块,用于将处理器的第一写访问信号转换为包括两份原待写数据的第二写访问信号;第一内存控制模块,用于将第二写访问信号中的目标待写数据转换为满足内存物理层接口所支持的第一协议的至少一组第一待写数据,确定对应的一组第三写访问信号,每组第一待写数据包括分别来自两份原待写数据的两份相同的第一待写数据;内存物理层接口,用于将每组第三写访问信号转换为满足内存协议的两路第四写访问信号,并将各第四写访问信号传输至其对应的内存模块。本公开实施例可以基于较低安全等级的内存有效满足较高安全等级功能的存储需求。

技术研发人员:沈君成,李世贤,张杰,李建军,余洪敏
受保护的技术使用者:地平线(上海)人工智能技术有限公司
技术研发日:
技术公布日:2024/1/12
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1