一种兼容不同类型计算节点pcie热插拔的io扩展板的制作方法

文档序号:10036204阅读:248来源:国知局
一种兼容不同类型计算节点pcie热插拔的io扩展板的制作方法
【技术领域】
[0001]本实用新型涉及一种1扩展板,具体地说是一种兼容不同类型计算节点PCIE热插拔的1扩展板。
【背景技术】
[0002]刀片服务器(准确的说应叫做刀片式服务器blade server)是指在标准高度的机架式机箱内可插装多个卡式的服务器单元,实现高可用和高密度。是一种HAHD(HighAvailability High Density,高可用高密度)的低成本服务器平台,是专门为特殊应用行业和高密度计算机环境设计的,其主要结构为一大型主体机箱,内部可插上许多“刀片”,其中每一块〃刀片〃实际上就是一块系统主板。它们可以通过〃板载〃硬盘启动自己的操作系统,如Windows NT/2000、Linux等,类似于一个个独立的服务器,在这种模式下,每一块母板运行自己的系统,服务于指定的不同用户群,相互之间没有关联。不过,管理员可以使用系统软件将这些母板集合成一个服务器集群。在集群模式下,所有的母板可以连接起来提供高速的网络环境,并同时共享资源,为相同的用户群服务。在集群中插入新的"刀片",就可以提高整体性能。而由于每块〃刀片〃都是热插拔的,所以,系统可以轻松地进行替换,并且将维护时间减少到最小。
[0003]刀片服务器灵活性大,可根据需求搭配不同的计算节点,但不同的计算节点对1扩展板的设计不尽相同:类型一计算节点可能从同一颗CPU扩展出两个支持热插拔的PCIE插槽,两个PCIE插槽热插拔均由同一颗CPU的总线控制;类型二计算节点可能分别从两颗CPU扩展出两个支持热插拔的PCIE插槽,两个PCIE插槽热插拔也分别由两颗CPU上的两组总线来控制;由于计算节点不同,故需要不同的1扩展板,使用不便且成本较高。如何能够使PCIE热插拔操作的1扩展板满足不同计算节点的需求是目前急需解决的技术问题。

【发明内容】

[0004]本实用新型的技术任务是提供一种兼容不同类型计算节点PCIE热插拔的1扩展板,来解决如何能够使PCIE热插拔操作的1扩展板满足不同计算节点的需求的问题。
[0005]本实用新型解决其技术问题所采用的技术方案是:一种兼容不同类型计算节点PCIE热插拔的1扩展板,包括设置在1扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一,控制器一与PCIE插槽一通过线缆连接;总线二连接CMOS器件二,CMOS器件二通过线缆连接控制器二和PCIE插槽二,控制器二与PCIE插槽二通过线缆连接;其特征在于:还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二 ;信号控制端引出信号采集端;输出端连接至总线二。
[0006]作为优选,所述信号控制端分为两路,一路引出信号采集端,另一路上设置有电阻;防止信号采集端采集到高频信号时,发生短路问题。
[0007]作为优选,所述多路选择器为2选I多路选择器。
[0008]作为优选,所述CMOS器件一和CMOS器件二的型号均为PCA9555。
[0009]其中,PCA9555由两个8位配置(输入或输出选择)、输入、输出和极性反转(高电平有效或低电平有效操作)寄存器组成。系统主器件可通过写入I/o配置位将I/O用作输入或输出。每个输入或输出的数据保留在对应的输入或输出寄存器中。通过极性反转寄存器可反转读取寄存器的极性。系统主器件可读取所有寄存器。
[0010]本实用新型的一种兼容不同类型计算节点PCIE热插拔的1扩展板和现有技术相比,具有以下有益效果:
[0011]1、通过多路选择器对其中一个PCIE插槽的总线来源进行选择,实现同一 1扩展板对不同类型计算节点的PCIE插槽热插拔操作的兼容,节省了人力物力成本,同时增强了服务器的简单易用性;
[0012]2、通过多路选择器从信号采集端接受的信号的高低,来控制总线二是与总线一连通还是与总线三连通,进而来兼容不同类型计算节点的PCIE插槽热插拔操作,实用方便,操作简单。
[0013]本实用新型具有设计合理、结构简单、使用方便、一物多用的特点,因而,具有很好的推广使用价值。
【附图说明】
[0014]下面结合附图对本实用新型进一步说明。
[0015]附图1为一种兼容不同类型计算节点PCIE热插拔的1扩展板的结构示意图;
[0016]附图2为实施例2的结构示意图;
[0017]附图3为实施例3的结构示意图。
[0018]图中:1、1扩展板,2、总线一,3、总线三,4、总线二,5、多路选择器,6、输入端一,7、输入端二,8、信号控制端,9、输出端,10、信号采集端,11、电阻,12、CMOS器件一,13、CMOS器件二,14、控制器一,15、控制器二,16、PCIE 插槽一,17、PCIE 插槽二,18、CPU 一,19、CPU二,20、线缆。
【具体实施方式】
[0019]下面结合附图和具体实施例对本实用新型作进一步说明。
[0020]实施例1:
[0021]如附图1所示,本实用新型的一种兼容不同类型计算节点PCIE热插拔的1扩展板,其结构包括设置在1扩展板I的总线一 2、总线二 4、总线三3、多路选择器5、CM0S器件一 12、CMOS器件二 13、PCIE插槽一 16、PCIE插槽二 17、控制器一 14和控制器二 15,多路选择器5为2选I多路选择器。多路选择器5上设置有输入端一 6、输入端二 7、信号控制端8和输出端9,总线一 2分为两路,一路连接至输入端一 6,总线三3连接至输入端二 7,信号控制端8分为两路,一路引出信号采集端10,另一路上设置有电阻11 ;输出端9连接至总线二 4。总线一 2的另一路与CMOS器件一 12连通,CMOS器件一 12通过线缆连接控制器一14和PCIE插槽一 16,控制器一 14与PCIE插槽一 16通过线缆连接;总线二 4连接CMOS器件二 13,CMOS器件二 13通过线缆连接控制器二 15和PCIE插槽二 17,控制器二 15与PCIE插槽二 17通过线缆连接,CMOS器件一 12和CMOS器件二 13的型号均为PCA9555。
[0022]具体工作过程:通过多路选择器5的信号控制端8接受到的信号,控制连通的线路总线二 4是与总线一 2连通还是总线三3连通,进而判断计算节点的类型。具体为:信号采集端10传送给信号控制端8的信号为高频信号时,总线二 4和总线三3连通。当信号采集端10传送给信号控制端8的信号为低频信号时,总线二 4与总线一 2连通。
[0023]实施例2:计算节点类型一
[0024]如附图2所示,将实施例1中的1扩展板I的总线一 2与CPU — 18的总线连通,信号采集端10接地即可。信号采集端10接地,信号控制端8接受的信号为低频信号,此时总线二 4与总线一 2连通,便可实现从CPU — 18扩展两个支持热插拔的PCIE插槽一 16和PCIE插槽二 17,PCIE插槽一 16和PCIE插槽二 17热插拔均有CPU — 18的总线控制。
[0025]实施例3:计算节点类型二
[0026]如附图3所示,将实施例1中的1扩展板I的总线一 2与CPU — 18的总线连通,总线三3与CPU 二 19的总线连通,信号采集端10连接至CPU 二 19的信号端。信号采集端10从CPU 二 19的信号端采集信号传送给信号控制端8,信号控制端8接受的信号为高频信号,此时总线二 4与总线三3连通,便可实现从CPU — 18和CPU 二 19扩展出的两个支持热插拔的PCIE插槽一 16和PCIE插槽二 17,PCIE插槽一 16和PCIE插槽二 17分别有CPU —18和CPU 二 19的总线控制。
[0027]通过上面【具体实施方式】,所述技术领域的技术人员可容易的实现本实用新型。但是应当理解,本实用新型并不限于上述的【具体实施方式】。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。
【主权项】
1.一种兼容不同类型计算节点PCIE热插拔的1扩展板,包括设置在1扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一,控制器一与PCIE插槽一通过线缆连接;总线二连接CMOS器件二,CMOS器件二通过线缆连接控制器二和PCIE插槽二,控制器二与PCIE插槽二通过线缆连接;其特征在于:还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二 ;信号控制端引出信号采集端;输出端连接至总线二。2.根据权利要求1所述的一种兼容不同类型计算节点PCIE热插拔的1扩展板,其特征在于:所述信号控制端分为两路,一路引出信号采集端,另一路上设置有电阻。3.根据权利要求1或2所述的一种兼容不同类型计算节点PCIE热插拔的1扩展板,其特征在于:所述多路选择器为2选I多路选择器。4.根据权利要求3所述的一种兼容不同类型计算节点PCIE热插拔的1扩展板,其特征在于:所述CMOS器件一和CMOS器件二的型号均为PCA9555。
【专利摘要】本实用新型公开了一种兼容不同类型计算节点PCIE热插拔的IO扩展板,属于IO扩展板,本实用新型要解决的技术问题为如何能够使PCIE热插拔操作的IO扩展板满足不同计算节点的需求。技术方案为:其结构包括设置在IO扩展板的总线一、总线二、CMOS器件一、CMOS器件二、PCIE插槽一、PCIE插槽二、控制器一和控制器二,总线一连接CMOS器件一,CMOS器件一通过线缆连接控制器一和PCIE插槽一;还包括总线三和多路选择器,所述多路选择器上设置有输入端一、输入端二、信号控制端和输出端,总线一还有一路连接至输入端一;总线三连接至输入端二;信号控制端引出信号采集端;输出端连接至总线二。
【IPC分类】G06F13/20, G06F1/18
【公开号】CN204945920
【申请号】CN201520756102
【发明人】赵现普, 姜开永
【申请人】浪潮电子信息产业股份有限公司
【公开日】2016年1月6日
【申请日】2015年9月28日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1