一种实现多路cpu通信的互连板的制作方法

文档序号:10318514阅读:427来源:国知局
一种实现多路cpu通信的互连板的制作方法
【技术领域】
[0001]本实用新型涉及CPU通信领域,具体地说是一种实现多路CPU通信的互连板。
【背景技术】
[0002]中央处理器(CPU,Central Processing Unit)是一块超大规模的集成电路,是一台计算机的运算核心(Core)和控制核心(Control Unit)。它的功能主要是解释计算机指令以及处理计算机软件中的数据。
[0003]中央处理器主要包括运算器(算术逻辑运算单元,ALU,Arithmetic Logic Unit)和高速缓冲存储器(Cache)及实现它们之间联系的数据(Data)、控制及状态的总线(Bus)。它与内部存储器(Memory )和输入/输出(1/0)设备合称为电子计算机三大核心部件。
[0004]数据处理节点可以包括多个CPU,在存在多个数据处理节点且节点中包含多个CPU的系统中,不同节点之间的CPU如何进行相互访问是一个核心技术,S卩CPU之间的互连为该系统的核心技术。目前数据处理节点之间可以采用全互连的方式实现CPU之间的互连,还可以通过互连模块的形式实现CPU之间的互连。如何能够实现多路CPU互连的功能,用于Kanas服务器连接多个CPU来实现多路CPU通信是目前现有技术中存在的技术问题。
[0005]

【发明内容】

[0006]本实用新型的技术任务是提供一种实现多路CPU通信的互连板,来解决如何能够实现多路CPU互连的功能,用于Kanas服务器连接多个CPU来实现多路CPU通信的问题。
[0007]本实用新型解决其技术问题所采用的技术方案是:一种实现多路CPU通信的互连板,包括互连板A,所述互连板A上设置有两组CK420,每组CK420包括四个⑶N,四个CON竖直排列,且两两交叉连接。
[0008]作为优选,所述互连板A为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接
□O
[0009]—种实现多路CPU通信的互连板,包括互连板B,所述互连板B上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接。
[0010]作为优选,所述互连板B为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接
□O
[0011]本实用新型的一种实现多路CPU通信的互连板和现有技术相比,具有以下有益效果:本实用新型提供一种实现多路CPU互连的功能,用于Kanas服务器连接多个CPU来实现多路CPU通信。每个CHJ主板的QPI总线和系统控制时钟通过互连板来实现不同主板的QPI通
?目O
[0012]本实用板卡新型可以实现8颗CPU同时工作,即同时处理运算,从而大幅度提高系统性能,从而达到CPU性能的最大化。通过这种互连方式还可以做4路CPU互连的冗余模式,即同时使用两块互连扳A或两块互连扳B来实现4路服务器的冗余模式。并且互连扳A以及互连扳B只有QPI互连方式不同,结构相同,可以实现多种CPU互联方式。每块板卡都有时钟芯片为CHJ提供时钟,可以为同一块主板在同一时间提供时钟,从而为主板提供时钟冗余。
[0013]本实用新型具有设计合理、结构简单、易于加工、体积小、使用方便、一物多用等特点,因而,具有很好的推广使用价值。
【附图说明】
[0014]下面结合附图对本实用新型进一步说明。
[0015]附图1为一种实现多路CPU通信的互连板A的结构示意图;
[0016]附图2为一种实现多路CPU通信的互连板B的结构示意图。
[0017]图中:1、互连扳A,2、互连扳B。
【具体实施方式】
[0018]下面结合附图和具体实施例对本实用新型作进一步说明。
[0019]实施例1
[0020]如附图1所示,本实用新型的一种实现多路CPU通信的互连板,其结构包括互连板AI,互连板A I上设置有两组CK420,每组CK420包括四个⑶N,四个CON竖直排列,且两两交叉连接。互连板A I为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接口。
[0021 ] 实施例2
[0022]如附图2所示,本实用新型的一种实现多路CPU通信的互连板,包括互连板B 2,互连板B 2上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接。互连板B 2为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接口。
[0023]通过上面【具体实施方式】,所述技术领域的技术人员可容易的实现本实用新型。但是应当理解,本实用新型并不限于上述的【具体实施方式】。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。
【主权项】
1.一种实现多路CPU通信的互连板,包括互连板A,其特征在于:所述互连板A上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接。2.根据权利要求1所述的一种实现多路CPU通信的互连板,其特征在于:所述互连板A为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接口。3.一种实现多路CPU通信的互连板,包括互连板B,其特征在于:所述互连板B上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接。4.根据权利要求3所述的一种实现多路CPU通信的互连板,其特征在于:所述互连板B为现场可编程门阵列FPGA互连扳,FPGA互连扳包括与预留互连接口对应的FPGA芯片,每个FPGA芯片至少提供一个对内互连接口和一个对外互连接口。
【专利摘要】本实用新型公开了一种实现多路CPU通信的互连板,属于CPU通信领域,本实用新型要解决的技术问题为如何能够实现多路CPU互连的功能,用于Kanas服务器连接多个CPU来实现多路CPU通信。技术方案为:(1)其结构包括互连板A,所述互连板A上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接;(2)其结构包括互连板B,所述互连板B上设置有两组CK420,每组CK420包括四个CON,四个CON竖直排列,且两两交叉连接。
【IPC分类】G06F15/163
【公开号】CN205230043
【申请号】CN201521050588
【发明人】李然
【申请人】浪潮电子信息产业股份有限公司
【公开日】2016年5月11日
【申请日】2015年12月16日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1