一种移位寄存器、栅极驱动电路及显示装置的制造方法

文档序号:9867782阅读:376来源:国知局
一种移位寄存器、栅极驱动电路及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,特别涉及一种移位寄存器、栅极驱动电路及显示装置。
【背景技术】
[0002]随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(Gate Driver on Array,GOA)技术将薄膜晶体管(Thin FilmTransisto^TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(Integrated Circuit,IC)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。
[0003]—般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。其中,各行栅线与显示面板中用于控制显示的显示晶体管的栅极相连,并控制是否导通这些显示晶体管,以控制是否写入显示信号。然而,由于每行栅线连接的显示晶体管数量逐增而受其电阻抗影响,以导致扫描信号的波形逐渐变形,造成不同位置上与显示晶体管对应的像素单元接收到的扫描信号不同,从而导致显示面板出现闪烁的问题。

【发明内容】

[0004]本发明实施例提供一种移位寄存器、栅极驱动电路及显示装置,用以输出具有削角波形的扫描信号,可以改善显示面板的闪屏影响。
[0005]因此,本发明实施例提供了一种移位寄存器,包括:输入模块、第一复位模块、节点控制模块、第一输出模块、第二输出模块以及削角控制模块;其中,
[0006]所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;
[0007]所述第一复位模块的第一端与复位信号端相连,第二端与所述第一节点相连,第三端与参考信号端相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;
[0008]所述节点控制模块的第一端与所述第一节点相连,第二端与第二节点相连;所述节点控制模块用于控制所述第一节点的电位与所述第二节点的电位相反;
[0009]所述第一输出模块的第一端与第一时钟信号端相连,第二端与所述第一节点相连,第三端与所述移位寄存器的驱动信号输出端相连;所述第一输出模块用于,在所述第一节点的控制下将所述第一时钟信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定;
[0010]所述第二输出模块的第一端与所述参考信号端相连,第二端与所述第二节点相连,第三端与所述驱动信号输出端相连;所述第二输出模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端;
[0011]所述削角控制模块的第一端与削角控制信号端相连,第二端与所述第一节点相连,第三端与所述驱动信号输出端相连;所述削角控制模块用于在所述第一节点处于浮接状态时,在所述第一节点和所述削角控制信号端的控制下使所述驱动信号输出端输出的电位逐渐改变。
[0012]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述节点控制模块包括:第一节点控制子模块和第二节点控制子模块;其中,
[0013]所述第一节点控制子模块的第一端与所述参考信号端相连,第二端与所述第一节点相连,第三端与所述第二节点相连;所述第一节点控制子模块用于在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点;
[0014]所述第二节点控制子模块的第一端与第二时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连;所述第二节点控制子模块用于仅在所述第二时钟信号端的控制下将所述第二时钟信号端的信号提供给所述第二节点,在所述第二时钟信号端和所述第一节点的同时控制下使所述第二时钟信号端与所述第二节点之间断路,以及在所述第一节点的控制下将所述参考信号端的信号提供给所述第二节点。
[0015]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第一节点控制子模块具体包括:第一开关晶体管;其中,
[0016]所述第一开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。
[0017]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第二节点控制子模块具体包括:第二开关晶体管、第三开关晶体管、第四开关晶体管和第五开关晶体管;其中,
[0018]所述第二开关晶体管的栅极和源极均与所述第二时钟信号端相连,漏极分别与所述第三开关晶体管的栅极、以及所述第四开关晶体管的漏极相连;
[0019]所述第三开关晶体管的源极与所述第二时钟信号端相连,漏极与所述第二节点相连;
[0020]所述第四开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连;
[0021]所述第五开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连。
[0022]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述输入模块具体包括:第六开关晶体管;其中,
[0023]所述第六开关晶体管的栅极和源极均与所述输入信号端相连,漏极与所述第一节点相连。
[0024]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第一复位模块具体包括:第七开关晶体管;其中,
[0025]所述第七开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述第一节点相连。
[0026]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第一输出模块具体包括:第八开关晶体管和电容;其中,
[0027]所述第八开关晶体管的栅极与所述第一节点相连,源极与所述第一时钟信号端相连,漏极与所述驱动信号输出端相连;
[0028]所述电容连接于所述第一节点与所述驱动信号输出端之间。
[0029]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第二输出模块具体包括:第九开关晶体管;其中,
[0030]所述第九开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。
[0031]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述削角控制模块具体包括:第十开关晶体管和电阻;其中,
[0032]所述第十开关晶体管的栅极与所述第一节点相连,源极与所述削角控制信号端相连,漏极与所述电阻的第一端相连;
[0033]所述电阻的第二端与所述驱动信号输出端相连。
[0034]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,还包括:第二复位模块;其中,
[0035]所述第二复位模块的第一端与所述复位信号端相连,第二端与所述参考信号端相连,第三端与所述驱动信号输出端相连;所述第二复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。
[0036]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第二复位模块具体包括:第十一开关晶体管;其中,
[0037]所述第十一开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。
[0038]相应地,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的上述任一种移位寄存器;其中,
[0039]第一级移位寄存器的输入信号端与帧触发信号端相连;
[0040]除第一级移位寄存器之外,其余各级移位寄存器的输入信号端分别与上一级移位寄存器的驱动信号输出端相连;
[0041]除最后一级移位寄存器之外,其余各级移位寄存器的复位信号端分别与下一级移位寄存器的驱动信号输出端相连。
[0042]相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述栅极驱动电路。
[0043]本发明实施例提供的上述移位寄存器、栅极驱动电路及显示装置,包括:输入模块、第一复位模块、节点控制模块、第一输出模块、第二输出模块以及削角控制模块;其中,输入模块用于在输入信号端的控制下将输入信号端的信号提供给第一节点;第一复位模块用于在复位信号端的控制下将参考信号端的信号提供给第一节点;节点控制模块用于控制第一节点的电位与第二节点的电位相反;第一输出模块用于在第一节点的控制下将第一时钟信号端的信号提供给驱动信号输出端,以及在第一节点处于浮接状态时,保持第一节点与驱动信号输出端之间的电压差稳定;第二输出模块用于在第二节点的控制下将参考信号端的信号提供给驱动信号输出端;削角控制模块用于在第一节点处于浮接状态时,在第一节点和削角控制信号端的削角控制信号的控制下使驱动信号输出端输出的电位逐渐改变。该移位寄存器通过设置削角控制模块,并且通过上述六个模块的相互配合,可以使输出的扫描信号的电位逐渐发生改变,以形成具有削角波形的扫描信号,当通过各级移位寄存器将该具有削角波形的扫描信号依次通过各行栅线输入到对应行中的各像素单元时,可以降低各像素单元的电阻抗影响,可以维持提供给每行中各像素单元的扫描信号的波形稳定,从而改善显示面板的闪屏影响。
【附图说明】
[0044]图1a为本发明实施例提供的移位寄存器的结构示意图之一;
[0045]图1b为本发明实施例提供的移位寄存器的结构示意图之二;
[0046]图2a为本发明实施例提供的移位寄存器的结构示意图之三;
[0047]图2b为本发明实施例提供的移位寄存器的结构示意图之四;
[0048]图3a为本发明实施例提供的移位寄存器的具体结构示意图之一;
[0049]图3b为本发明实施例提供的移位寄存器的具体结构示意图之二;
[0050]图4a为本发明实施例提供的移位寄存器的具体结构示意图之三;
[0051 ]图4b为本发明实施例提供的移位寄存器的具体结构示意图之四;
[0052]图5a为图3b提供的移位寄存器的电路时序图;
[0053]图5b为图4b提供的移位寄存器的电路时序图;
[0054]图6为本发明实施例提供的栅极驱动电路的结构示意图。
【具体实施方式】
[0055]下面结合附图,对本发明实施例提供的移位寄存器、栅极驱动电路及显示面板的【具体实施方式】进行详细地说明。
[0056]本发明实施例提供的一种移位寄存器,如图1a所不,包括:输入模块1、第一复位模块2、节点控制模块3、第一输出模块4、第二输出模块5以及削角控制模块6;其中,
[0057]输入模块I的第一端与输入信号端Input相连,第二端与第一节点A相连;输入模块I用于在输入信号端Input的控制下将输入信号端Input的信号提供给第一节点A;
[0058]第一复位模块2的第一端与复位信号端Reset相连,第二端与第一节点A相连,第三端与参考信号端VSS相连;第一复位模块2用于在复位信号端Reset的控制下将参考信号端VSS的信号提供给第一节点A;
[0059]节点控制模块3的第一端与第一节点A相连,第二端与第二节点B相连;节点控制模块3用于控制第一节点A的电位与第二节点B的电位相反;
[0060]第一输出模块4的第一端与第一时钟信号端CKl相连,第二端与第一节点A相连,第三端与移位寄存器的驱动信号输出端Output相连
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1