一种多芯片封装及制造方法

文档序号:6942190阅读:84来源:国知局
专利名称:一种多芯片封装及制造方法
技术领域
本发明涉及集成电路封装,具体涉及利于散热的多芯片封装。
背景技术
在反激式变换器的离线应用场合,开关器件和控制电路倾向于制作在同一个封装 体内以减小系统尺寸和提高性能。然而,开关器件产生较多的热量。为了使控制电路进行 可靠的工作,开关器件产生的热量必须及时散发出去。也就是说,含功率器件和普通器件的 封装体必须有良好的散热性。图1示出了传统的小外形封装(SOP)应用。在封装体10内,功率芯片11和普通 芯片12固定在引线框架16上。芯片之间以及芯片和引线框架16之间通过焊盘17上制作 的引线15进行连接和信号传递。芯片、引线框架16和引线15的外面用封装材料13包封, 而引脚14的一部分露出引线框架16外形成外露引脚141。该封装体10内功率器件产生的 热量主要通过两条途径向外散发。一个是通过封装材料13散发。另一个是通过引脚14及 其外露引脚141向外散发。封装材料13的散热通常并不理想,因为封装材料13 —般都不 是良好的热传导体,没有金属的导热性好。此外,外露引脚141的截面积太小,散热能力也 不高。在这种封装方式中,由于热量不能有效地向外散发,功率芯片11将形成高温结影响 系统工作的可靠性。另外,外露引脚141上的高温还会影响外露引脚141与印刷电路板的 连接强度。因此,对于含功率器件的多芯片封装体而言,需要提供一种具有更好散热性能的 封装方式。

发明内容
本发明公开了一种多芯片封装体,它包含功率芯片、普通芯片、功率芯片贴装盘和 普通芯片贴装盘,其中功率芯片贴装到功率芯片贴装盘,普通芯片贴装到普通芯片贴装盘。 所述功率芯片比所述普通芯片消耗更多的能量。功率芯片贴装盘、普通芯片贴装盘、功率芯 片和普通芯片被封装材料包封,将功率芯片贴装盘的背面暴露于封装材料的表面形成散热 面。其中功率芯片贴装盘和普通芯片贴装盘位于封装体内不同的深度。在一个实施例中,功率芯片包含开关器件集成电路。普通芯片包含控制器件集成 电路,控制功率芯片的运行。该封装体中的引线框架可包括基体部分、暴露部分和倾斜部分,其中基体部分包 含普通芯片贴装盘和引脚,暴露部包含功率芯片贴装盘,功率芯片贴装盘的一表面暴露在 封装材料表面。倾斜部分用于连接基体部分和暴露部分。其中基体部分平面和暴露部分平面相互 平行且距离大于零。引线框架材料可采用铜。在一种实施方式中,引线框架的外露引脚伸展方向和功率芯片贴装盘的散热面朝 向相反。这样,散热面可以方便地和热沉等散热体接触。在另一种实施方式中,外露引脚伸 展方向也可以和功率芯片贴装盘的散热面朝向相同。这样,散热面也可以和印刷电路板接触,通过印刷电路板上的覆铜等导热层实现散热。本发明也保护了一种引线框架,包括基体部分和暴露部分,其中基体部分包括至少一个芯片贴装盘,被封装材料包封;暴露部分也包括至少一个芯片贴装盘,一面贴装芯片 并位于所述封装材料内,另一面暴露于封装材料表面。本发明还保护一种多芯片封装制造方法,它包括制造引线框架,其中功率芯片贴 装盘和普通芯片贴装盘位于不同深度;将芯片贴装到芯片贴装盘;制作引线;将引线框架、 芯片和引线用封装材料包封以及切筋成形。在一种实施方式中,引线框架采用压模成型技 术将功率芯片贴装盘和普通芯片贴装盘制作于不同深度。本发明采用上述封装结构和/或方法,使含功率器件的多芯片封装体具有更好的 散热性能,其运行可靠性更高。


图1示出了现有技术的SOP封装结构。图2示出了本发明的一种散热型封装的截面图。图3示出了图2中封装体的立体图。图4为本发明的封装前多个芯片放置于引线框架上的俯视图实施例。图5示出了本发明的一个散热型封装的应用实施例,该实施例中使用了散热器。图6示出了另一种通过印刷电路板散热的应用实施例。图7示出了普通芯片可位于封装体内的不同深度。图8示出了本发明的一个引线框架实施例,该引线框架被弯曲使功率芯片贴装盘 位于封装体表面。图9示出了本发明的散热型封装的一个制造流程图实施例。图10为本发明的一个引线框架压模制造方法的示意图。
具体实施例方式图2为本发明的一个散热型封装体20实施例的截面示意图。图3示出了其对应 的立体图。封装体20包括一个引线框架26 (其外露引脚241位于封装体20外)、至少一个 普通芯片22和至少一个功率芯片21。其中功率芯片21比普通芯片22产生更多的热量。 这里的“芯片”是指在半导体基底上制作有集成电路的微型电子器件,亦称“裸片”。在一个 实施方式中,普通芯片22含控制器件,用于控制功率芯片21的工作状态,其中功率芯片21 可包含功率开关等功率器件。引线框架26包含功率芯片贴装盘211、普通芯片贴装盘221、 引脚24和连接结构等。引线框架26的功率芯片贴装盘211的一表面贴装有功率芯片21,另一表面203暴 露在封装体20的表面。这样,功率芯片21被拉到靠近封装体20的表面,而普通芯片22则 保留在封装体20的内部。这里的功率芯片21指消耗相对较多功耗的集成电路裸芯片,普 通芯片22指消耗相对较少功耗的集成电路裸芯片。功率芯片贴装盘211暴露于封装体20 外的散热面203可从图3看到。在一个实施方式中,引线框架26的材料为具有良好热传导性的金属,例如铜。在 本发明中,封装体20内的芯片不位于同一深度,其中功率芯片21位于封装体20表面,并使功率芯片贴装盘211的背面裸露在封装体20表面形成散热面203,而普遍芯片22则位于封 装体20内部,比如封装体20的中心平面附近。这里的“背面”指芯片贴装盘的贴装芯片一 面的相反面。相应地,引线框架26的功率芯片贴装盘211部分和引线框架26的其它部分 位于不同水平面上,参见图2的截面图。这里的功率芯片21可为电压变换器,它产生的热 量可容易地通过具有良好热传导性的功率芯片贴装盘211向外散发。而能耗较小的普通芯 片22和普通芯片贴装盘221被封装材料23包封在封装体20内部。这样,普通芯片22附 近温度较低,确保了普通芯片22内部的控制器件具有良好的机械可靠性和电可靠性。
此外,在一种实施方式中,芯片上的一部分焊盘27通过互连如引线25和引线框架 26连接,实现芯片和外部电路进行联系。芯片上的另一部分焊盘27通过引线25在功率芯 片21和普通芯片22之间进行连接,实现普通芯片22和功率芯片21之间的信号传递。在 另一种实施方式中,封装体20内的芯片之间也可以分别通过互连如引线25在芯片焊盘27 和引线框架26进行连接,再由引线框架26自身的连接实现。功率芯片21、普通芯片22、弓丨 线框架26的一部分和引线25 —起被封装材料23包封,露出功率芯片贴装盘211的背面 203和引脚24的外露引脚241部分,之后封装材料23被成型,形成封装体20。在一个实施 例里,功率芯片21可以为两个或更多,功率芯片21可贴装在同一功率芯片贴装盘211上, 也可贴装在不同的功率芯片贴装盘211上。普通芯片22也可以为多个,贴装在同一个或不 同的普通芯片贴装盘221上。图4所示为包封前芯片贴装在引线框架26上的俯视图实施例。引线框架26如斜 线填充的部分所示。该引线框架26包括功率芯片贴装盘211、普通芯片贴装盘221、引脚 24和其余的支撑连接结构461。支撑连接结构461也可包括封装过程中用于支撑引线框架 26的熔柄462。功率芯片21贴装在功率芯片贴装盘211上。功率芯片21表面制作有焊盘 27。普通芯片22贴装在普通芯片贴装盘221上。普通芯片22表面也制作有焊盘27。一部 分焊盘27通过互连如引线25和引线框架26的引脚24连接,实现芯片和外部电路的电连 接。另一部分焊盘27通过互连如引线25在不同的芯片间进行电互连。在本发明中,功率 芯片贴装盘211和引线框架26的其它部分位于不同的深度上。从该俯视图角度看,功率芯 片贴装盘211的位置比引线框架26的其它部分更低,使功率芯片贴装盘211的背面露出封 装材料23表面。虚线框45所示部分为封装材料包封区域,封装材料23将普通芯片贴装盘 221、功率芯片21、普通芯片22和引线25完全包封;封装材料23将功率芯片贴装盘211部 分包封,留出贴装芯片面的背面露出在封装材料23外面。图5所示为本发明的散热型封装体20的一个应用实施例。在这个实施例中,功率 芯片贴装盘211的散热面203和一个散热器51接触以利更好地散热。在这个实施方式中, 外露引脚241的伸展方向和散热面203朝向相反。外露引脚241可为表面贴装式的,也可 为直插或针脚式的。在图示的应用中,该系统包含散热型封装体20,散热器51和印刷电路 板52。印刷电路板52的上表面522和封装体20接触。外露引脚241插入印刷电路板的过 孔520,与印刷电路板52的下表面521连接。在这个实施例中,封装体20的外露引脚241 在图示中向下弯曲,和散热面203的朝向相反以利散热器51和散热面203的接触。在一种 实施方式中,散热面203和散热器51之间还可放置一层导热膜,使得接触更加完全,导热更 加有效。封装体20也可以采用表面贴装型引脚,引脚与散热面方向亦相反,印刷电路板与 引脚接触的表面印刷有导线。封装体20还可以采用球栅阵列引脚,将导体球种植在封装体20上与散热面203相反的表面。除了散热器,其它的散热板也可以使用在该应用系统中。图6示出了本发明的另一个散热型封装体应用实施例。该实施例中散热面203和 印刷电路板上制作的导热层接触。这样,功率芯片21通过散热面203和印刷电路板62上 的导热层散发热量,在一种实施方式中,该导热层采用覆铜实现。该实施例中外露引脚241 伸展方向和散热面203朝向一致。在一种实施方式中,见图6,封装体采用表面贴装型的小 外形封装(SOP)。从图中可见,外露引脚241和散热面203朝向一致,使得封装体的散热面 203和印刷电路板62的上表面611的导热层接触。电路可以印制在印刷电路板62的任一 面或两面。外露引脚241可采用贴装式、针脚式或球栅阵列式。在这个实施例中,印刷电路 板和散热面203之间也可放置导热膜以提高导热性能。前面举例了普通芯片22位于封装体的中心平面的实施例,在不同的实施例中,普 通芯片22也可位于封装体20的其它深度内,如图7所示。图8示出了本发明的引线框架实施例,该引线框架中的至少一个芯片贴装盘和其 它部分位于不同的深度内。图8为图4中沿A-A线的局部剖面图。该引线框架包括3个部 分,分别为裸露部分801、倾斜部分802和基体部分803。裸露部分801 —般为一个或多个 功率芯片贴装盘。倾斜部分802 —般作为连接部分连接基体部分803和裸露部分801,并与 基体部分803和裸露部分801呈一个角度,其中裸露部分801平面和基体部分803平面相 互平行。基体部分803为引线框架的其余部分,包括普通芯片贴装盘、引脚等。此外,如图 所示,引线25连接功率芯片21上的焊盘27和基体部分803上的焊盘。裸露部分801可包 含多个功率芯片贴装盘,每个功率芯片贴装盘也可贴装一至多个功率芯片。图9所示为本发明的一个散热型封装体的制作工艺流程图实施例。在步骤901,制 作引线框架,其中用于放置功率芯片的芯片贴装盘和放置普通芯片的芯片贴装盘位于不同 的水平面并相互平行。如图中实施例所示,引线框架包含芯片贴装盘、引脚和连接柄。引线 框架还可包括工艺中暂时起支撑作用的熔柄。功率芯片贴装盘是用于贴装功率芯片的承载 座,其中功率芯片比封装体内的其它集成电路芯片消耗的能量高。与其它普通芯片贴装盘 处于不同深度的功率芯片贴装盘可通过简单的压模成型实现,参加图10所示实施例。引线 框架的水平基架260放置于成啮合关系的上模101和下模102之间。当给上模101 —个冲 压力后,引线框架26的功率芯片贴装盘部分被冲压到与其它部分平行的处于不同深度的 位置。从图上看,功率芯片贴装盘处于引线框架26的下部分段261。功率芯片贴装盘的下 压使得它的外表面能暴露于封装体外以利于散热。功率芯片贴装盘的下移也可以采用其它 的方法实现。在一个实施例中,功率芯片贴装盘和引线框架基底平面间的距离取决于机械 强度要求,封装参数和其它因素。在步骤902,将芯片贴装到芯片贴装盘上。其中,功率芯片贴装到功率芯片贴装盘 上,普通芯片贴装到普通贴装盘上。参加图10,功率芯片贴装到引线框架26下部分段261 的上表面。功率芯片贴装盘和普通芯片贴装盘的不同深度决定功率芯片和普通芯片的贴装 深度的不同。在步骤903,引线耦接,将芯片间或芯片与引线框架间的焊盘通过引线耦接。该引 线一般为金丝,也可为铝丝或其它材料。引线耦接使得芯片之间或芯片和外部电路之间实 现电互连。在步骤904,引线框架的主体部分、芯片和引线被封装材料包封,同时封装材料成
7型,将外露引脚和功率芯片贴装盘的背面露出封装材料表面。封装材料可为塑料或陶瓷。在步骤905,对引线框架的外露出封装材料的外露引脚进行切筋成形,形成封装体成品。在其它的实施例中,芯片贴装盘可不作为引线框架的一部分,通过其它的成型方式和固定技术使功率芯片和普通芯片处于不同的深度,其中部分芯片贴装盘的外表面暴露 于封装体外。或可以理解为使用多个引线框架实现芯片贴装盘的不同深度,如使用两层引 线框架,其中一层引线框架包含普通芯片贴装盘和引脚;另一层引线框架包含功率芯片贴 装盘。在制作互连和封装过程中,两层引线框架固定于不同的水平来实现功率芯片贴装盘 暴露于封装材料表面,而普通芯片和普通芯片贴装盘则位于封装材料的内部。
权利要求
一种多芯片封装体,包含至少两个芯片、至少两个芯片贴装盘和封装材料,其中所述芯片贴装于所述芯片贴装盘上,所述芯片和所述芯片贴装盘被封装材料包封,并使部分所述芯片贴装盘的背面暴露于所述封装材料表面。
2.如权利要求1所述的封装体,其特征在于所述至少两个芯片包含至少一个功率芯片和至少一个普通芯片,所述功率芯片比所述 普通芯片消耗更多的能量;所述芯片贴装盘包含至少一个功率芯片贴装盘用于贴装所述功率芯片,以及至少一个 普通芯片贴装盘用于贴装所述普通芯片,其中所述功率芯片贴装盘的背面暴露于所述封装 材料表面形成散热面。
3.如权利要求2所述的封装体,其特征在于,所述功率芯片包含开关器件。
4.如权利要求2所述的封装体,其特征在于,所述普通芯片包含控制器件,控制所述功 率芯片的运行。
5.如权利要求2所述的封装体,其特征在于,所述普通芯片贴装盘位于封装体中心平 面附近。
6.如权利要求2所述的封装体,其特征在于包括引线框架,所述引线框架包括所述功 率芯片贴装盘、所述普通芯片贴装盘、引脚和连接结构。
7.如权利要求6所述的封装体,其特征在于,所述引线框架包括基体部分,包含所述普通芯片贴装盘和所述引脚;暴露部分,包含所述功率芯片贴装盘,其中所述功率芯片贴装盘的一表面暴露于所述 封装材料表面;倾斜部分,连接所述基体部分和暴露部分;其中所述基体部分平面和所述暴露部分平面相互平行且距离大于零。
8.如权利要求6所述的封装体,其特征在于,所述引线框架材料为铜。
9.如权利要求6所述的封装体,其特征在于,所述功率芯片上的一部分焊盘和所述普 通芯片上的一部分焊盘通过引线耦接,所述功率芯片和所述普通芯片上的另一部分焊盘和 所述引线框架通过引线耦接。
10.如权利要求6所述的封装体,其特征在于,所述功率芯片和所述普通芯片上的焊盘 和所述引线框架通过引线耦接。
11.如权利要求6所述的封装体,其特征在于,所述引脚包括露出于封装体材料外的外 露引脚,该外露引脚伸展方向和所述散热面朝向相反。
12.如权利要求11所述的封装体,其特征在于,所述散热面和散热器接触。
13.如权利要求12所述的封装体,其特征在于,所述散热面和所述散热器之间有导热膜。
14.如权利要求6所述的封装体,其特征在于,所述引脚包括露出封装材料外的外露引 脚,该外露引脚的伸展方向和所述散热面朝向相同。
15.如权利要求14所述的封装体,其特征在于,所述散热面和固定封装体的印刷电路 板的一个表面接触。
16.如权利要求15所述的封装体,其特征在于,所述散热面和所述印刷电路板的一个 表面之间有导热膜。
17.如权利要求11或14所述的封装体,其特征在于,所述封装体为直插式、针脚式、表 面贴装式或球栅阵列式。
18.一种引线框架,包括基体部分;暴露部分,一表面暴露于封装材料表面;其中所述基体部分平面和所述暴露部分平面相互平行且距离大于零。
19.如权利要求18所述的引线框架,其特征在于,所述暴露部分包括至少一个芯片贴 装盘,所述芯片贴装盘一面贴装芯片并位于所述封装材料内,另一面暴露于所述封装材料 表面;所述基体部分包括至少一个芯片贴装盘,被所述封装材料包封。
20.一种多芯片封装制造方法,包括制造含至少两个芯片贴装盘的引线框架,其中所述至少两个芯片贴装盘处于相互平行 的不同水平面上;将芯片贴装到所述芯片贴装盘;制作互连;将所述引线框架、所述芯片和所述互连用封装材料包封,其中部分芯片贴装盘背面和 所述引线框架的外露引脚暴露于所述封装材料表面;将外露引脚切筋成形。
21.如权利要求20所述的制造方法,其中所述引线框架采用压模成型技术使所述芯片 贴装盘处于相互平行的不同水平面上。
全文摘要
本发明公开了一种散热型的多芯片封装。在该封装体中,引线框架的一部分被弯曲使得部分表面暴露于封装体外。在该暴露面的反面贴装有功率芯片。这样,功率芯片的热量能容易地向外散发。
文档编号H01L23/367GK101887886SQ20101012993
公开日2010年11月17日 申请日期2010年3月23日 优先权日2009年4月6日
发明者任远程, 杨先庆, 蒋航, 邢正人 申请人:成都芯源系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1