放电电路的制作方法

文档序号:7348922阅读:447来源:国知局
放电电路的制作方法
【专利摘要】一种放电电路,用于控制设置于主板上的PWM芯片的放电操作,其中当电源供应器存在一电压未输出时,该PWM芯片接收低电平的控制信号,当该电源供应器输出所有的电压时,该PWM芯片接收高电平的控制信号,该放电电路包括第一电子开关、第二电子开关、第一电阻及一第二电阻,该第一电子开关的第一端用于接收该PWM芯片输出的控制信号,该第一电子开关的第二端接地,该第一电子开关的第三端通过该第一电阻与一待机电压相连,还与该第二电子开关的第一端相连,该第二电子开关的第二端接地,该第二电子开关的第三端通过该第二电阻与该PWM芯片的相位输出引脚相连。本发明放电电路可有效减少能量的浪费。
【专利说明】放电电路
【技术领域】
[0001]本发明涉及一种放电电路。
【背景技术】
[0002]主板漏电主要是由于待机电压正常输出时而系统电压还未被输出,从而导致了主板上电时序的紊乱,此时则可能存在主机漏电的情况。为了满足主板上电压时序要求,大部分设计人员就是加一个放电电阻,以进行放电操作。然而,放电电阻一直存在,主板工作时,放电电阻上仍会有电流流过,此时该放电电阻就有功耗产生,如此导致了能量的浪费,进而影响电源效率。

【发明内容】

[0003]鉴于以上内容,有必要提供一种可减少能量浪费的放电电路。
[0004]一种放电电路,用于控制一设置于主板上的PWM芯片的放电操作,其中当一电源供应器存在一电压未输出时,该PWM芯片的使能引脚及控制引脚接收一低电平的控制信号,当该电源供应器输出所有的电压时,该PWM芯片使能引脚及控制引脚接收一高电平的控制信号,该放电电路包括一第一电子开关、一第二电子开关、一第一电阻及一第二电阻,该第一电子开关的第一端用于接收该PWM芯片输出的控制信号,该第一电子开关的第二端接地,该第一电子开关的第三端通过该第一电阻与一待机电压相连,该第一电子开关的第三端还与该第二电子开关的第一端相连,该第二电子开关的第二端接地,该第二电子开关的第三端通过该第二电阻与该PWM芯片的相位输出引脚相连;当主板上的系统电压未输出而待机电压输出时,该PWM芯片的相位输出引脚输出漏电电压,该第一电子开关的第二端与第一电子开关的第三端截止,该第二电子开关的第二端与第三端连通,使得由PWM芯片的相位输出引脚所输出的漏电电压经由第二电阻及第二电子开关接地;当主板上的系统电压与待机电压均输出时,该PWM芯片无漏电电压输出,该第一电子开关的第二端与第三端连通,该第二电子开关的第二端与第三端截止,所述第二电阻上无电流流过。
[0005]上述放电电路在电源供应器未输出所有电压时通过该第二电子开关进行放电操作,在电源供应器输出所有电压时,控制该第二电阻无电源通过,如此达到了减少能量浪费的目的。
【专利附图】

【附图说明】
[0006]图1是本发明放电电路的第一实施方式的电路图。
[0007]图2是本发明放电电路的第二实施方式的电路图。
[0008]主要元件符号说明
【权利要求】
1.一种放电电路,用于控制一设置于主板上的PWM芯片的放电操作,其中当一电源供应器存在一电压未输出时,该PWM芯片的使能引脚及控制引脚接收一低电平的控制信号,当该电源供应器输出所有的电压时,该PWM芯片使能引脚及控制引脚接收一高电平的控制信号,该放电电路包括一第一电子开关、一第二电子开关、一第一电阻及一第二电阻,该第一电子开关的第一端用于接收该PWM芯片输出的控制信号,该第一电子开关的第二端接地,该第一电子开关的第三端通过该第一电阻与一待机电压相连,该第一电子开关的第三端还与该第二电子开关的第一端相连,该第二电子开关的第二端接地,该第二电子开关的第三端通过该第二电阻与该PWM芯片的相位输出引脚相连;当主板上的系统电压未输出而待机电压输出时,该PWM芯片的相位输出引脚输出漏电电压,该第一电子开关的第二端与第一电子开关的第三端截止,该第二电子开关的第二端与第三端连通,使得由PWM芯片的相位输出引脚所输出的漏电电压经由第二电阻及第二电子开关接地;当主板上的系统电压与待机电压均输出时,该PWM芯片无漏电电压输出,该第一电子开关的第二端与第三端连通,该第二电子开关的第二端与第三端截止,所述第二电阻上无电流流过。
2.如权利要求1所述的放电电路,其特征在于:该放电电路还包括一第三电阻、一第四电阻及一第五电阻,该第一电子开关的第一端通过该第三电阻与一电源相连,还通过该第四电阻接地,该第二电子开关的第三端还通过该第五电阻与该相位输出引脚相连。
3.如权利要求2所述的放电电路,其特征在于:该放电电路还包括一第六电阻、一二极管及一电容,该第一电子开关的第三端通过该第六电阻及该电容接地,该第二电子开关的第一端连接于该第六电阻与该电容的节点处,该二极管的阴极与该第一电子开关的第三端相连,阳极与该第二电子开关的第一端相连。
4.如权利要求3所述的放电电路,其特征在于:该第一及第二电子开关为N沟道场效应管,该第一及第二电子开关的第一端、第二端及第三端分别相当于N沟道场效应管的栅极、源极及漏极。
5.如权利要求3所述的放电电路,其特征在于:该第一及第二电子开关为NPN型三极管,该第一及第二电子开关的第一端、第二端及第三端分别相当于NPN型三极管的基极、发射极及集电极。
【文档编号】H02H9/04GK103904630SQ201210572935
【公开日】2014年7月2日 申请日期:2012年12月26日 优先权日:2012年12月26日
【发明者】周海清 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1