将8兆数据分配到4个2兆通道传输的网络适配器的制作方法

文档序号:7705482阅读:276来源:国知局
专利名称:将8兆数据分配到4个2兆通道传输的网络适配器的制作方法
技术领域
本实用新型涉及数字电视传输系统网络适配技术,具体地说涉及一种基于MPEG-2/DVB标准的能将8兆数据分配到4个2兆通道数字化传输网络适配装置。
本实用新型的目的是这样实现的,构造一种能将8兆数据分配到4个2兆通道传输的网络适配装置,该装置包括ASI异步串行输入接口单元(11)、可编程逻辑单元(12-14)、输入FIFO缓存单元(15),数字信号处理器(16)、输出FIFO缓存单元(18-21)、E1接口输出单元(22)、E2接口输出单元(23);还包括FLASH存储器(17)向所述数字信号处理器(16)提供下位机程序。其中各装置之间的连接关联安排为可编程逻辑单元(12-14)接收来自ASI异步串行输入接口单元(11)的并行数据流,输入FIFO缓存单元(15)接收来自可编程逻辑单元(12-14)的同步数据;数字信号处理器(16)接收来自输入FIFO缓存单元(15)缓存后的数据流。
具体地说,按照本实用新型提供的将8兆数据分配到4个2兆通道传输的网络适配装置,所述输入FIFO缓存单元(15)将来自包含在可编程逻辑单元(12-14)的同步模块(12)输出的同步数据流缓存后送到数字信号处理器(16),数据处理器(16)将其成帧后输出给输出FIFO缓存单元(18-21),所述的包含在可编程逻辑单元(12-14)中的控制模块(13)输出控制信号给数字信号处理器(16)。
按照本实用新型提供的将8兆数据分配到4个2兆通道传输的网络适配装置,所述输出FIFO缓存单元(18-21)将来自数字信号处理器(16)的成帧数据流缓存后送到包含在可编程逻辑单元(12-14)中的串并转换模块(14),串并转换模块(14)进行并串转换后输出串行数据给E1接口单元(22)或E2接口单元(23)。
实施本实用新型提供的将8兆数据分配到4个2兆通道传输的网络适配装置,由于E1接口是PDH、SDH和ATM等设备中的一个最基本的接口,标准的MPEG-2广播电视、会议电视、监控等传输速率为2-8Mbps。本实用新型可根据用户对图象质量的要求灵活选择传输的速率,不需要增加昂贵的光纤分复用设备,节约信道,节省资金。
图3是

图1框图中数字信号处理器(16)部分的电路原理图;图4是图1框图中ASI异步串行输入接口单元(11)部分和E2接口输出部分(23)的电路原理图;图5是图1框图中FLASH存储器部分(17)电路原理图;图6、7是图1框图中可编程逻辑芯片部分(12-14)的电路原理图;图8是图1框图中E1接口输出(22)部分电路原理图;图9是图1框图中输入FIFO缓存单元(15)和输出FIFO缓存单元(18-21)的电路原理图。
图3示出图1中的数字信号处理芯片(16)部分的电路原理图,如图所示,这部分主要包括型号为TMS320VC5402的集成电路。
图4示出图1中的ASI异步串行输入接口单元(11)部分和E2接口输出部分(23)的电路原理图,如图所示,ASI异步串行输入接口单元主要包括型号为CY7B933的集成电路,E2接口输出部分主要包括型号为TXC02050的集成电路。
图5示出图1中的FLASH存储器部分(17)的电路原理图,如图所示,这部分主要包括型号为SST39VF400A的集成电路。
图6、7示出图1中的可编程逻辑单元部分(12-14)的电路原理图,如图所示,这部分主要包括型号为EP1K30QC208-3的集成电路。
图8示出图1中的E1接口输出(22)部分电路原理图,如图所示,这部分主要包括型号为XRT82L24的集成电路。
由于当前的数字电视传输系统(SDH/PDH)中,有大量的E1网络资源。而本实用新型的装置提供了一种充分利用E1接口信道,在发送端把8M的TS流信号分接捆绑成4路标准E1接口速率数据流。这样在只传两三路或一路电视节目的情况下不需占用DS3(45M)接口、省去数字视音频复用器,有利于节省信道,提供图象、声音的质量和可靠性。该装置还可利用现有通信电话网的局间数字中继(E1口,速率为2048kbit/s)进行实时图像传输,例如用于电信系统对程控机房的实时图像监控,从而达到无人值守的要求。除此之外,在其它利用通信电话网实现远距离、集中、实时图像传输的领域也有着广泛的应用前景。
权利要求1.一种将8兆数据分配到4个2兆通道传输的网络适配装置,其特征在于,包括ASI异步串行输入接口单元(11)、可编程逻辑单元(12-14)、输入FIFO缓存单元(15),数字信号处理器(16)、输出FIFO缓存单元(18-21)、E1接口输出单元(22)、E2接口输出单元(23),还包括FLASH存储器(17)向所述数字信号处理器(16)提供下位机程序;其中各装置之间的连接关联安排为所述的可编程逻辑单元(12-14)接收来自ASI异步串行输入接口单元(11)的并行数据流;所述的输入FIFO缓存单元(15)接收来自可编程逻辑单元(12-14)的同步数据;所述的数字信号处理器(16)接收来自输入FIFO缓存单元(15)缓存后的数据流。
2.根据权利要求1所述的网络适配装置,其特征在于,所述输入FIFO缓存单元(15)将来自包含在可编程逻辑单元(12-14)的同步模块(12)输出的同步数据流缓存后送到数字信号处理器(16),数据处理器(16)将其成帧后输出给输出FIFO缓存单元(18-21),所述的包含在可编程逻辑单元(12-14)中的控制模块(13)输出控制信号给数字信号处理器(16)。
3.根据权利要求1所述的网络适配装置,其特征在于,所述输出FIFO缓存单元(18-21)将来自数字信号处理器(16)的成帧数据流缓存后送到包含在可编程逻辑单元(12-14)中的串并转换模块(14),串并转换模块(14)进行并串转换后输出串行数据给E1接口单元(22)或E2接口单元(23)。
专利摘要一种将8兆数据分配到4个2兆通道传输的网络适配器,包括ASI异步串行输入接口单元、输入FIFO缓存单元、数字信号处理器、可编程逻辑单元、输出FIFO缓存单元、E2接口输出单元、E1接口输出单元和FLASH存储器。数字信号处理器接收来自FIFO的6~8M TS信号,将其成帧后通过E2接口单元或4×E1接口单元输出到E2或E1网络上进行传输。
文档编号H04N7/015GK2547080SQ0223479
公开日2003年4月23日 申请日期2002年5月20日 优先权日2002年5月20日
发明者王久雨 申请人:北京数码视讯科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1