电力设备防盗数据处理终端的制作方法

文档序号:7670001阅读:270来源:国知局
专利名称:电力设备防盗数据处理终端的制作方法
技术领域
本实用新型属于电力设备的安全装置,特别涉及一种保证设备可 靠运行和工作人员安全的电力设备防盗数据处理终端。
技术背景目前,为了提髙电力设备的自身防盗水平和系统的自动化管理水 平,降低设备丢失成本、实现安全生产的目的。均采用现场机及软件 平台,其缺点是实时性差、可靠性低、造价高及不方便维护。 发明内容本实用新型的目的在于克服上述技术不足,提供一种具有实时性 强、可靠性高、造价低及维护方便,保证设备可靠运行的电力设备防 盗数据处理终端。本实用新型解决技术问题采用的技术方案是 一种由电源电路、 电量变换电路、通信模块电路、日历时钟电路、防盗釆集电路、报警 电路和自检及加密电路组成的电力设备防盗数据处理终端,其特点是 在系统中设置了 CPU控制电路、CPU控制电路包括ATMEGAs单 片机IC,、电阻排R,、电感L,、晶体振荡器Y,和电容C3 C6; IC,的 7脚接Y,和C3的一端,8脚接Y,另一端和C4一端,C3、 Q另一端 相接并接地,13脚接日历时钟电路中的曰历时钟芯片IC2的7脚和电 阻排Ri的4脚,12脚接IC2的6脚和R,的5脚,6、 4脚接R,的1
脚和电源,15、 16脚分别接自检及加密电路中的P2的4、 1脚和IC6 的5、 6脚,22、 19脚接地,18脚接Cs、 L,的一端,20脚接(36的 一端,Li的另一端接电源,C5、 C6的另一端接地,21脚接地,3、 5 脚接地;23脚接电量变换电路中的电阻AVRs和电容AVC3的一端, 24脚接电阻BVRg和电容BVQ的一端,25脚接电阻CVRs和电容 CVC3的 一端,26脚接电阻ATR 和电容ATC3 —端,27脚接电阻BIR^ 和电容BTC3—端,28脚接电阻C[R8和电容CIC3的一端,29脚接自检加密电路中的插排P2的5脚,11脚接报警电路中的电阻R2的一端,2脚接防盗信息采集电路中的与非门IC4的6脚和R,的7脚,l脚接 单稳态触发器IC5的7脚,32脚接R3的一端和光电耦合器IQ的4 脚;31脚接通信模块电路中的电阻TCR4、 TCR3的一端,30脚接通 信模块TCJ,的18脚,17脚接自检加密电路中的插排P2的3脚,14 脚接通信模块电路4的通信模块IC^的15脚。本实用新型的有益效果是该电力设备的防盗数据处理终端可根 据临近位置、接近、振动等防盗数据以及电流、电压等参数的变化、 电压等参数的变化,随时自动釆取措施,并釆用多种手段实时监测所 有位置、接近、振动等防盗数据和电流、电压等参数,保证设备可靠 运行和工作人员的安全;可靠性高、造价低及维护方便。


以下结合附图以实施例具体说明。图1示电力设备防盗数据处理终端框图。图2示图1的电源电路原理图。 图3示图1的电量变换电路原理图。 图4示图1的电量变换电路原理图。图5示图1的CPU控制、自检及加密、报警、日历时钟电路原 理图。图6示图1的通信模块、防盗信息采集电路原理图。 图中,l-电源电路;2-电量变换电路;3-CPU控制电路;4-通信 模块电路;5-日历时钟电路;6-防盗信息釆集电路;7-报警电路;8-自检及加密电路;Id-ATMEGA8单片机;Y,-晶体振荡器;L,-电感; PIQ、 PIQ-三端稳压器;PTC3-电源稳压器;Po-直流电源输入端; Prl2V蓄电池;BAT-电池;AI、 BI、 CI-A、 B、 C向电流输入端; AIS、 BIS、 CIS-电量变送器;AIICA、 BIICA、 CIICA-运算放大器; AnCB、 BI1CB、 CnCB-运算放大器;AV、 BV、 CV-A、 B、 C向电 压输入端;AVS、 BVS、 CVS-电量变送器;AVICA、 BVICA、 CVICA-运算放大器;AVICB、 BVICB、 CVICB-运往放大器;TCJ,-通信模块; SIM-手机卡;I(V日历时钟芯片;ICV光电耦合器;IQ-与非门;PP P2、 P4-插排;J广继电器;KV加密单片机;TCQ广三极管;PCD,、 PCD2、 AID,、 AID2、 AID3、 BID!、 BID2、 BID3、 CID,、 CID2、 CID3、 AVD'、 AVD2、 AVD3、 BVD,、 BVD2、 BVD3、 CVD,、 CVD2、 CVD3-二极管; TCD广发光二极管;PC!、 PC2、 PC3、 PC6、 AIC2、 BIC2、 CIC2、 AVC2、 BVC2、 CVC2、 C2、 C -电解电容;PC4、 PC5、 PC7、 PC8、 AId、 BIC!、 CId、 AIC3、 BIC3、 CIC3、 AVQ、 BVd、 CVC,、 AVC3、 BVC3、 CVC3、 C!、 C广CV电容;R广电阻排;PR,、 PR2、 PR3、 AIR2、 BIR2、 CIR2、 AIRs、 BIRs、 CIR 、 AVR!、 BVR'、 CVR,、 AVRg、 BVR8、 CVRg、 TCR!、 TCR3、 TCR4、 2R。 R2 R,-电阻;具体实施方式
参照附图, 一种由电源电路l、电量变换电路2、通信模块电路 4、曰历时钟电路5、防盗信息釆集电路6、报警电路7和自检及加密 电路8组成的电力设备防盗数据处理终端,其特点是在系统中设置了 CPU控制电路3、 CPU控制电路3包括ATMEGA8单片机IQ、电 阻排Ri、电感L,、晶体振荡器Y,和电容C广C6; IQ的7脚接Y,和 C3的一端,8脚接Y,另一端和Q—端,C3、 C4另一端相接并接地, 13脚接日历时钟电路5中的曰历时钟芯片IC2的7脚和电阻排Ri的4 脚,12脚接IC2的6脚和R,的5脚,6、 4脚接R,的l脚和电源,15、 16脚分别接自检及加密电路8中的P2的4、 1脚和IC6的5、 6脚, 22、 19脚接地,18脚接Cs、 Li的一端,20脚接C6的一端,L,的另 一端接电源,C5、 Q的另一端接地,21脚接地,3、 5脚接地;23脚 接电量变换电路2中的电胆AVRg和电容AVC3的一端,24脚接电阻 BVR8和电容BVC3的 一端,25脚接电阻CVRg和电容CVC3的 一端, 26脚接电阻ATR 和电容ATC3 —端,27脚接电阻BIRs和电容BTC3 一端,28脚接电阻CIR8和电容CIQ的一端,29脚接自检加密电路 中的插排P2的5脚,11脚接报警电路7中的电阻R2的一端,2脚接 防盗信息釆集电路6中的与非门IC4的6脚和R,的7脚,l脚接单稳 态触发器ICs的7脚,32脚接R3的一端和光电耦合器IC3的4脚;31 脚接通信模块电路4中的电阻TCR4、 TCR3的一端,30脚接通信模 块TC^的18脚,17脚接自检及加密电路8中的插排P2的3脚,14 脚接通信模块电路4的通信模块ICJ,的15脚。电源电路l (见附图2)包括:三端稳压器PId、 PIC2、电源稳 压器PIC3、直流电源输入端P。、蓄电池P3、 二极管PD,、 PD2,电解 电容PC广PC3、 PC6、电容PCt、 PC5、 PC7、 PQ和电阻PR广PR3; PIC, 的l脚接Pd的正极、PD2、 PD,、 PR,的一端、PC2的正极和PIC2的 3脚,2脚接Pd的负极和地,3脚接PC3的正极、PQ—端、PIC3的 4脚和防盗信息釆集电路6中的插排P4的l脚;Po的1脚接PD,的另 一端,2脚接地;P3的2脚接PRp PD2的另一端,l脚接地,PC3的 负极接PC4的另 一端和地,PIC2的1脚接地,2脚接PC6的正极、PC7、 PCs—端和电源,PQ负极接地,PC7、 PQ另一端接地,PIQ的2、 3 脚接地,1脚接PC5、 PR2、 PR3—端,5脚接PC5、 PR2另一端和通 信模块电路4中的ICJ,的1、 2、 3、 4、 5脚、TCD,的一端,PR3的 另一端接地。电量变换电路2(见附图3、 4)包括A、 B、 C向电压输入端AV、 BV、 CV、电量变送器AVS、 BVS、 CVS、运算放大器AVICA、 BVICA、 CVTCA、 运算放大器AIICB、 BIICB、 CIICB、 A、 B、 C向电流输 入端AI、 BI、 CI、电量变逆器ALS、 BLS、 CLS,运算放大器AIICA、 BIICA、 CIICA、运算放大器AVICB、 BVICB、 CVICB、 二极管AVDt、 AVD2、 AVD3、 BVD!、 BVD2、 BVD3、 CVD,、 CVD2、 CVD3、电解 电容AVC2、 BVC2、 CVC2、 AIC2、 BIC2、 CIC2、电容AVQ、 BVC!、 CVd、 AVC3、 BVC3、 CVC3、 AIQ、 BId、 CIC,、 AIC3、 BIC3、 CIC3、
电阻AVR广AVRs、 BVR广BVRg、 CVR广CVRs; R广AIRg、 BIR2~BIR8、 CIR2 CIR8; AV的1脚接AVS的2脚,2脚接AVR的一端,AVS的 1脚接AVR!的另 一端,3脚接AVR2、 AVDt 、 AVD2和AVR3的 一端, 4脚接AVR2、 AVD。 AVD2的另一端、地和AVICA的3脚;AVICA 的2脚接AVR3的另一端和AVR4的一端,4脚接地,1脚接AVD3的 一端,8脚接电源,AVD3的另一端接AVd—端、AVC2正极、AVR5 的一端和AVR4另一端,AVd接AVC2负极和地;AVICB的5脚接 AVR5另 一端,6脚接AVR6、 AVR7 —端,7脚接AVR7另 一端和AVR8 一端;AVR6另一端接地,AVQ另一端接地。BV的1脚接BVS的2 脚,2脚接BVR!的 一端;BVS的3脚接BVR2、 BVD,、 BVD2和BVR3 的一端,4脚接BVR2、 BVD!、 BVD2另一端、地和BVICA的3脚, 1脚接BVR,的另一端;BVICA的2脚接BVR3的另一端、BVR4 — 端,4脚接地,1脚接BVD3的一端,8脚接电源;BVD3的另一端接 BVR4另一端、BVd—端,BVC2正极、BVRs—端,BVd另一端接 BVC2负极和地;BVICB的5脚接BVRs的另一端,6脚接BV&、 BVR7—端,7脚接BVR7和BVRs另一端,BVC3另一端接地,BVR6 另 一端接地;CV的1脚接CVS的2脚,2脚接CVR,的 一端;CVS 的1脚接CVRi的另 一端,3脚接CVR2、 CVD,、 CVD2和CVR3 —端, 4脚接CVR2、 CVD,、 CVD2另一端、地和CVICA的3脚;CVICA 的2脚接CVR3另一端和CVR4—端,4脚接地,1脚接CVD3—端, 8脚接电源;CVD3另一端接CVd—端、CVR4另一端、CVC2正极 和CVR5 —端,CVd另一端接CVC2负极和地;CVICB的5脚接CVR5
的另 一端,7脚接CVR 、 CVR7 —端,6脚接CVR7另 一端和 一端,CV&另一端接地,CVC3另一端接地。AI的1、 2脚接AIS的 2、 1脚,AIS的3脚接AIR2、 AID,、 AID2、 AIR3的一端,4脚接AIR2、 AID, 、 AID2另 一端、地和AIICA的3脚,AIICA的2脚接AIR3另一 端和AIR4—端,4脚接地,1脚接AID3—端,8脚接是电源;AID3 另一端接AId、 AIRs—端和AIC2正极,AId另一端接AIC2的负极 和地;AIICB的5脚接AIRs的另一端,6脚接AIR6、 AIR7的一端, AIR6的另一端接地,7脚接AIR7另一端、AIRs—端,AIQ的另一端 接地;BI的1、 2脚接BIS的2、 1脚,BIS的3脚接BIR2、 BID,、 BID2、 BIR3的一端,4脚接BIR2、 BID!、 BID2另一端、地和BIICA 的3脚;BIICA的2脚接BIR3另一端和BIR4—端,4脚接地,l脚 接BID3的一端,8脚接是源;BID3的另 一端接BIQ、 BIR5 一端、BIC2 正极和BIR4另一端,Bld另一端接BIC2负极和地;BIICB的5脚接 BIRs另一端,6脚接BIR^、 BIR7的一端,7脚接BIRg—端和BIR7另 一端,BIR6另一端接地,BIC3—端接地。CI的1、 2脚分别接CIS 的2、 l脚;CIS的3脚接CIR2、 CID^ CID2、 CIR3的一端,4脚接 CIR2、 CID,、 CID2另 一端、地和CIICA的3脚;CIICA的2脚接CIR3 的另一端、CIR4—端,4脚接地,1脚接CID3—端,8脚接电源, CID3的另端接CId、 CIRs—端、CIC2的正极和CIR4的另一端,CIC, 的另一端接CIQ的负极和地;CI]:CB的5脚接CIRs另一端,6脚接 CIR^、 CIR7的一端,CIR6的另 一端接地,7脚接CIRg —端和CIR7的另一端,CIC3的另一端接地。
通信模块电路4 (见附图6)包括通信模块ICJ"手机卡SIM、 三极管TCQ!、发光二极管TCDp电阻TCR广TCR4, ICJ!的6、 7、 8、 9、 10脚接报警电路7中的P,的2脚和防盗信息采集电路8中ICS 的4脚,24、 28脚接SIM的3、 5脚,25、 26、 27、 29脚分别接SIM 的2、 6、 1、 4脚,29脚接地,32脚接TCR2的一端;TCQi的基极 接TCR,的另一端,发射极接地,集电极接TCR,一端,TCR1另一端 接TCDi的另一端。曰历时钟电路5(见附图5)包括日历时钟芯片IC2、电池BAT、 二极管D,、 D2、电解电容C2和电容Q; IC2的8脚接Dp D2、 d 的一端和Q的正极,4脚接C,另一端、C2的负极和地,Di另一端接 电源,D2另一端接BAT—端,BAT另一端接地防盗信息釆集电路6(见附图6)包括单稳态触发器IQ、与非门IQ、光电耦合器IC3、插排P4、电解电容C7和电阻R3 R7、 ZR,、J2; ICs的l、 4、 8脚接地,2脚R7—端和C7的正极,5脚接IC4的2 脚、3、 16脚接电源,R7的另一端接电源,C7负极接地。IQ的l脚 接Rs、 ZR,—端,3脚接8脚,4脚接5脚,7脚接地,9脚接2的1 脚和R6—端,R6另一端接电源,J2的2脚接地,14脚接电源;P4 的1脚接PIC,的3脚、PIC3的4脚、PC4的一端和PC3的正极,,2 脚接R4—端,3脚接地;IC3的l脚接R4另一端,2脚接3脚和地,R3另一端接电源。报警电路7(见附图5)包括插排P,、继电器J。三极管Q,、 二 极管03和电阻112; P,的1脚接J^的8、 9脚,2脚接P2的6脚;Q,
的基极接R2的另一端,发射极接地,集电极接D3的一端,J的16脚, D3的另一端接J、的l脚和电源,J、的4、 13脚接PId的l脚。自检及加密电路8 (见附图5)包括加密单片机TQ,插排P2; TC6的4脚接地,8脚接电源;P2的2脚接电源。
权利要求1、 一种由电源电路(l)、电量变换电路(2)、通信模块电路(4)、 日历时钟电路(5)、防盗信息采集电路(6)、报警电路(7)和自检 及加密电路(8)组成的电力设备防盗数据处理终端,其特征在于在 系统中设置了 CPU控制电路(3 )、 CPU控制电路(3 )包括ATMEGA8 单片机(Id)、电阻排(Ri)、电感(L,)、晶体振荡器(Y,)和电容(C广CJ; (IC》)的7脚接(Y。和(C3)的一端,8脚接(Y,)另 一端和(C4) 一端,(C3)、 (C4)另一端相接并接地,13脚接日历时 钟电路(5)中的日历时钟芯片(IC2)的7脚和电阻排(R,)的4脚, 12脚接(IC2)的6脚和(RJ的5脚,6、 4脚接(R!)的l脚和电 源,15、 16脚分别接自检及加密电路(8)中的插排(P2)的4、 1 脚和加密单片机(IC6)的5、6脚,22、 19脚接地,18脚接电容(Cs)、 电感(L。的一端,20脚接(C6)的一端,(L,)的另一端接电源,(C5)、 (C6)的另一端接地,21脚接地,3、 5脚接地;23脚接电量 变换电路(2)中的电阻(AVR8)和电容(AVC3)的一端,24脚接 电阻(BVR8)和电容(BVC3)的一端,25脚接电阻(CVR8)和电 容(CVC3)的一端,26脚接电阻(ATR8)和电容(ATC3) —端,27 脚接电阻(BIR )和电容(BTC3) —端,28脚接电阻(CIR8)和电 容(CIC3)的一端,29脚接自检加密电路中的插排(P2)的5脚,11 脚接报警电路(7)中的电阻(R2)的一端,2脚接防盗信息采集电 路(6)中的与非门(IC4)的6脚和(R,)的7脚,l脚接单稳态触发器(IC5)的7脚,32脚接电阻(R3)的一端和光电耦合器(IC3) 的4脚;31脚接通信模块电路(4)中的电阻(TCR4)、 ( TCR3)的 一端,30脚接通信模块(TCJ。的18脚,17脚接自检及加密电路(8) 中的插排(P2)的3脚,14脚接通信模块电路(4 )的通信模块(ICJ,) 的15脚。
专利摘要本实用新型属于电力设备的安全装置,特别涉及一种保证设备可靠运行和工作人员安全的电力设备防盗数据处理终端,由电源电路(1)、电量变换电路(2)、通信模块电路(4)、日历时钟电路(5)、防盗信息采集电路(6)、报警电路(7)和自检及加密电路(8)组成,在系统中设置了(CPU)控制电路(3)、(CPU)控制电路(3)包括(ATMEGA<sub>8</sub>)单片机(IC<sub>1</sub>)、电阻排(R<sub>1</sub>)、电感(L<sub>1</sub>)、晶体振荡器(Y<sub>1</sub>)和电容(C<sub>3</sub>~C<sub>6</sub>);电力设备的防盗数据处理终端自动采取措施,保证设备可靠运行和工作人员的安全;可靠性高、造价低及维护方便。
文档编号H04M11/04GK201039282SQ20072001220
公开日2008年3月19日 申请日期2007年5月18日 优先权日2007年5月18日
发明者刘家宁 申请人:刘家宁
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1