在数字视频广播系统中发送和接收前同步码的装置和方法

文档序号:7732371阅读:216来源:国知局
专利名称:在数字视频广播系统中发送和接收前同步码的装置和方法
技术领域
本发明一般涉及一种数字视频广播(DVB)系统。更具体地,本发明涉及在DVB系 统中用于发送和接收帧的组元当中的前同步码的装置和方法。
背景技术
一般,术语“数字广播系统”表示使用数字传输技术的广播系统,诸如数字音频广 播(DAB)、数字视频广播(DVB)和数字多媒体广播(DMB)。在其中,欧洲数字广播技术的DVB系统是不仅用于支持现有的数字广播而且支持 移动/便携的数字多媒体服务的传输标准。DVB系统能够复用基于运动图像专家组2传输流(MPEG-2TS)的广播数据,并且同 时发送基于IP的数据流。在DVB系统中,在复用到一个IP流之后能够发送各种服务。并 且,在接收所发送的IP流的数据之后,终端能够将其解复用为各个服务,解调各服务,并经 过用户终端的屏幕将它们输出。对此,用户终端需要指示由DVB系统提供的各种服务的类 型的信息和每一个服务包含的详细情况。图1是说明在传统DVB系统中的物理信道的帧结构的图。参考图1,帧结构能够大致划分为前同步码部分Pl和P2,以及主体部分BODY。前 同步码部分Pl和P2用于发送该帧的信令信息,而主体部分包括用于发送数据或有效负载 的部分。图1中的前同步码Pl的用途如下。首先,前同步码Pl用于扫描在接收器处的帧 的初始信号。第二,前同步码Pl用于检测频率偏移并且调谐接收器处的中心频率。第三, 前同步码Pl用于发送该帧的识别信息,以及发送快速傅立叶变换(FFT)大小和其他传输信 息。最后,前同步码Pl用于检测和校正接收器处的频率和时间同步。关于在图1的前同步码Pl的结构,其中发送信息的部分A被固定为IK的正交频分 复用(OFDM)码元而不管其中发送数据的有效负载的FFT大小,并且具有112 μ s的长度。当 其他部分B和C每一个包括1/2的保护间隔时,它们被添加到IK码元的两侧,并具有56 μ s 的长度。如图1所示,前同步码Pl的总长度是224 μ S。图2是说明在传统技术中发送前同步码序列的载波的位置的图。提供图2的绘图用于说明图1所示的IK OFDM码元的内部结构。如图2所示,IK OFDM码元包括853个载波。在构成IK OFDM码元的853个载波中,仅384个载波用于前同 步码序列的传输。图3是说明在传统DVB系统中用于发送前同步码的发送器的框图。在853个载波中用于前同步码序列的传输的载波的位置能够被预先确定。在图3 中,载波位置被预先确定并且存储在载波分发序列(CDS)表300中。调制信令序列(MSS)处理器310的操作如下。MSS处理器310接收第一序列(下 文中“Si”)和第二序列(下文中“S2”)并且产生序列的补集(CSS) 0 Sl和S2分别包括3 比特信息和4比特信息。由Sl和S2产生的CSS分别具有8和16种组合并且由Sl和S2
产生的CSSsi和CSSs2分别具有长度64和256。此类CSS的特征在于它们的峰-平均功率 比(PAPR)较低并且彼此正交。Sl和S2的信号能够被表示如表1所示,其中它们被表达为十六进制数。表 1 < 胃巾,FieldVal :{t, Sequence (Hexadecimal notation) 歹Ij ( +Tn 制符号)>其中序列Sl和S2经过相位偏移处理器325依靠MSS处理器310被输出为调制序 列的一系列过程如下。公式(1)表示在MSS处理器310中通过Sl和S2的组合产生的序列,并且该序列 由MSS_SEQ表示。MSS_SEQ = {CSSsl, CSSs2, CSSsJ......(1) 在公式⑴的MSS_SEQ在DBPSK调制器(或DBPSK映射器)320中通过差分 BPSK (DBPSK)调制。公式(2)表示DBPSK调制序列,它由MSS_DIEF表示。MSS_DIFF = DBPSK (MSS_SEQ)......(2)相位偏移处理器325通过向调制序列中的64个最高有效位(MSB)比特(或单元) 施加180°的相位偏移来输出最后调制的序列。除了 64个MSB比特外,相位偏移处理器325 不对剩余的比特施加相位偏移。由于64个MSB比特全部具有相同的偏移值,故该相位偏移 值不会影响在接收器的DBPSK解调器的解调过程。因此,在接收器处不需要该相位偏移过 程的逆过程。最后,相位偏移处理器325的输出如公式(3)定义的。MSS = {_MSS_DIFF383,382,...,咖,MSS_DIFF319,318,... , }......(3)通过MSS处理器310、DBPSK调制器320和相位偏移处理器325输出的序列,即,调 制序列,通过载波分配器330分配给用于Pl的384个有效的载波。在结构上,添加2个保护间隔以提高用于Pl的码元的鲁棒性,并且快速傅立叶逆
^变换(IFFT)处理器340和前同步码产生器350的操作大体上和图1的相同。图4是说明在传统DVB系统中用于接收前同步码的接收器的框图。参考图4,接收器中的前同步码检测器400检测前同步码并且将其输入到FFT处理 器410。FFT处理器410对检测的前同步码执行FFT并且输出结果到解复用器(DEMUX) 420。 接着,DEMUX 420解复用通过其发送前同步码的有效载波上的数据,并且输出解复用的数据 到DBPSK解调器430。DBPSK解调器430执行相位偏移处理器325的逆过程,即,执行DBPSK 解调,即在接收器中将该前同步码的MSB信号逆相位偏移64的长度,然后将结果输出到信 令检测器440。信令检测器440通过从解调后的序列中检测Sl和S2而输出期望的信息。图5是说明在传统DVB系统中用于接收前同步码的接收方法的流程图。参考图5,在步骤500该接收器执行初始化,并且在步骤505执行前同步码调谐。 在步骤510该接收器对接收到的信号执行保护间隔相关(GIC),并且在步骤515中确定是否 已经检测到前同步码Pl。当接收器在步骤515中未成功检测到前同步码Pl时,则接收器返 回步骤510。否则,当接收器已经检测到前同步码Pl时,接收器在步骤520中执行粗略时 间调整和精细频率偏移调整。接着,在步骤525,接收器执行功率相关以估计有效载波的功 率,并且在步骤530中再次确定是否已经检测到前同步码Pl。当检测前同步码Pl失败时, 接收器返回步骤510,而当接收器成功地检测到前同步码Pl时,在步骤535中,接收器执行 粗略频率偏移调整。之后,在步骤540中,接收器执行DBPSK解调,这是发送器中差分调制 方案的逆过程,在步骤545中计算前同步码之间的相关性,并且在步骤550中检测Sl和S2 的信号。由于上述传统的前同步码结构使用差分调制(S卩,DBPSK),因此非相干接收是可 能的。但是,互补序列的特性由于差分调制的执行而改变,造成PAPR的增加。因此,需要一 种在DVB系统中发送和接收帧的组元当中的前同步码的改进的装置和方法。

发明内容
本发明的一方面是解决至少以上所述的问题和/或不足并且提供至少以下所述 的优点。因此,本发明的一方面提供一种能够通过加扰降低前同步码的PAPR的装置和方法。依据本发明的一方面,提供一种在数字视频广播(DVB)系统中用于发送前同步码 的装置。该发送装置包括第一处理器,用于使用多个接收到的序列产生调制信令序列(MSS) 并且通过差分调制MSS输出调制序列;加扰器,用于通过将调制序列乘以加扰序列来加扰 该调制序列;和第二处理器,用于通过多个经分配的子载波的每一个接收经加扰的序列,用 于将接收到的序列转换为时域信号,以及产生和发送前同步码。依据本发明的另一方面,提供一种在数字视频广播(DVB)系统中用于发送前同步 码的方法。该发送方法包括使用多个接收到的序列产生调制信令序列(MSS);通过差分调 制该MSS来输出调制序列;通过将调制序列乘以加扰序列来加扰该调制序列;通过多个经 分配的子载波的每一个接收经加扰的序列;将接收到的序列转换为时域信号;以及产生和 发送前同步码。依据本发明的再一方面,提供一种在数字视频广播(DVB)系统中用于接收前同步 码的装置。该接收装置包括第一处理器,用于从接收到的信号中检测前同步码,用于将检测的前同步码转换为频域信号,以及用于解复用该频域信号;解扰器,用于通过将解复用的 序列乘以解扰序列来解扰经解复用的序列;和第二处理器,用于差分解调经解扰的序列和 从解调的序列中检测多个序列。依据本发明的再一方面,提供一种在数字视频广播(DVB)系统中用于接收前同 步码的方法。该接收方法包括从接收到的信号中检测前同步码;将检测的前同步码转换 为频域信号;解复用该频域信号;通过将解复用的序列乘以解扰序列来解扰经解复用的序 列;差分解调经解扰的序列;以及从解调的序列中检测多个序列。通过结合附图公开了本发明的示范实施例的以下详细描述,本发明的其他方面、 优点和显著特征对本领域的技术人员将变得明了。


通过结合附图的以下描述,本发明的示范实施例的以上和其他方面、特征和优点 将变得更明了,其中图1是说明在传统DVB系统中的物理信道的帧结构的图。图2是说明在传统技术中发送前同步码序列的载波的位置的图。图3是说明在传统DVB系统中用于发送前同步码的发送器的框图。图4是说明在传统DVB系统中用于接收前同步码的接收器的框图。图5是说明在传统DVB系统中用于接收前同步码的接收方法的流程图。图6是说明根据本发明的示范实施例的在DVB系统中用于发送前同步码的发送器 的框图。图7是说明用于公式(5)的PRBS编码器的示例的图。图8是说明根据本发明的示范实施例的在DVB系统中用于发送前同步码的发送方 法的流程图。图9是说明根据本发明的示范实施例的在DVB系统中用于接收前同步码的接收器 的框图。图10是说明根据本发明的示范实施例的在DVB系统中用于接收前同步码的接收 方法的流程图。贯穿附图,应该注意到相似参考数字用于说明相同或相似的部件、特征和结构。
具体实施例方式提供参考附图的以下说明以助于由权利要求及其等价物定义的本发明的示范实 施例的完整理解。这包括各种具体细节以助于该理解但是这些细节将被看作仅仅是示例性 的。因此,本领域的普通技术人员将认识到在不背离本发明的范围和精神的情况下,可以对 这里所述的实施例进行各种改变和修改。同样,出于清楚和简洁之故,公知的功能和结构的 说明被省去。在以下说明和权利要求中使用的术语和单词不局限于文献学的含义,而仅由发明 人使用来实现本发明的清楚和一致的理解。因此,对本领域的那些技术人员显然的是,本发 明的示范实施例的以下说明是提供仅用于说明由权利要求及其等价物定义的本发明的目 的而非用于限制的目的。
应该理解单数形式“一”、“一个”以及“该”也包含复数形式,除非上下文清楚地指 示出来。因此,例如,参考“一个元件表面”包括参考一个或多个此类表面。对于术语“基本上”,它意味着所述的特征、参数或值不需要精确地获得,而是可以 在数量上出现偏差或变化,这包括例如公差、测量误差,测量精度限制和本领域技术人员公 知的其他因素,而这些不会阻碍特征意图提供的效果。本发明涉及其中发送信令信息的前同步码,并且更具体地,涉及经过它发送初始 信息的前同步码P1。本发明的示范实施例提供一种用于解决上述问题,即前同步码的互补 序列的峰-平均功率比(PAPR)由于差分调制的使用而增加的方法。现在将在以下给出本发明的示范实施例的说明。表2示出其中在前同步码Pl中没有应用差分调制方案的情况下的前同步码的 PAPR0当通过Sl和S2的组合产生128个前同步码信号时,最大的PAI3R是10. 29dB,最小的 PAPR 是 6. 72dB,而平均 PAPR 是 8. 2IdB。表2 但是,表3示出其中应用差分调制方案的情况下的前同步码的PAPR。在这种情况 中,前同步码的最大的PAPR是10. 50dB,最小的PAPR是7. 14dB,而平均PAPR是7. 14dB。如 上所述,从表2和表3之间的比较可见PAI^R增加,因为互补序列的特性由于差分调制方案 的使用而彼此存在差异。根据表2和表3,能够理解由于差分调制的影响,该平均PAI^R增加 7 0. 42dB。表 3 作为解决由于差分调制造成的增加PAPR的问题的方法,即,用于PAPR降低的方 法,DVB系统能够应用加扰。图6是说明根据本发明的示范实施例的在DVB系统中用于发送前同步码的发送器 的框图。参考图6,发送器包括CDS表600、MSS处理器610、DBPSK调制器620、相位偏移处 理器630、加扰器635、载波分配器640、IFFT处理器650和前同步码产生器660。由于⑶S 表600、MSS处理器610、DBPSK调制器620、相位偏移处理器630、载波分配器640、IFFT处 理器650和前同步码产生器660在操作方面基本上等同于图3的传统发送器的⑶S表300、 MSS处理器310、DBPSK调制器320、相位偏移处理器325、载波分配器330、IFFT处理器340 和前同步码产生器350,故略去它们的详细描述。根据本发明的示范实施例的加扰器635能够阻止通过MSS处理器610产生的序列 的补集(CSS)的PAI3R通过DBPSK调制器620和相位偏移处理器630而增加。换句话说,在 示范实施例中,加扰器635通过将从相位偏移处理器630输出的调制序列乘以加扰序列而 产生新的序列。当执行将来自于MSS处理器610的信号改变为任意形式的操作时,加扰器 635能够利用任意的序列来操作。加扰器635的输出MSS_SCR表达为公式(4)。MSS_SCR = SCR(MSS)......(4)在公式(4)中,术语“SCR”表示加扰器635的加扰操作。新的序列通过将输入到 加扰器635的调制序列乘以加扰序列而产生。例如,当长度为K的BSPK序列作为调制序列 输入时,即,当Utl, -I1, -I2,13,-.., Ik-J作为调制序列输入时,甚至该加扰序列能够利用长 度为K的任意BSPK序列产生。当加扰序列是{-1。,I1, -I2, -I3, ... , -Ik-J时,加扰器635 通过将调制序列{1。,-I1, -I2,13,. . .,Ik-J 乘以加扰序列{-1。,I1, -I2, -I3,. . .,-Ik-J 而产 生{-1。,-IijI2, -I3, ... , -Ik-J作为新的长度为K的BSPK序列。也即,加扰器635通过使 用公式(4)将调制序列乘以加扰序列而产生新序列MSS_SCR。加扰器635将在DBPSK调制器620和相位偏移处理器630中调制的序列(即,表 示为1或-1的长度为384的调制序列)乘以在加扰器635中使用的长度为384的加扰序 列来执行加扰。在以下示范实施例中将更详细地描述该加扰序列。加扰器635产生加扰序列以降低前同步码Pl的PAPR。在DVB系统中,使用如公 式(5)定义的伪随机二进制序列(PRBS),并且加扰器635能够使用现有的PRBS产生加扰序 列。1+X14+X15..........(5)图7是说明用于公式(5)的PRBS编码器的示例的图。参考图7,PRBS寄存器710接收初始值序列(100010111100101),并且产生PRBS 序歹Ij (1110100011100100011100100. · ·)。初始值和长度为384的PAPR加扰序列如表4所不。表 4
10 表4的加扰序列用作用于降低前同步码Pl的PAPR的加扰器的加扰序列。在图7 的PRBS编码器中,利用表4的初始值产生的长度为384的序列从值0或1转换为值1或_1, 并且在加扰器635中乘以从相位偏移处理器输出的调制序列,由此降低PAPR。表5示出在使用用于PAPR降低的加扰的本发明的示范实施例中128个前同步码 Pl的PAPR。能够注意到最大PAPR是9. IOdB,最小PAPR是6. 71dB,而平均PAPR是8. OldB0 与表3相比,在最大PAPR处能够获得1. 4dB的增益。表5 在示范实施方式中,通过上述的加扰器635产生新的序列。此外,每一个加扰序列 能够存储在查找表中用于今后使用,或能够在需要时被确定。作为示例,在图6的DBPSK调 制器620的输出能够存储在查找表中,加扰器635的输出能够存储在查找表中,或者全部块 600到635的输出能够存储在查找表中用于加扰器635的操作。图8是说明根据本发明的示范实施例的在DVB系统中用于发送前同步码的发送方 法的流程图。参考图8,在步骤801,发送器接收Sl和S2,并且在步骤803,通过选择对应于Sl和 S2的序列来产生MSS。在步骤805发送器差分调制MSS,以及在步骤807对64个MSB比特 应用180°相位偏移。在步骤809,发送器通过将按照公式(5)产生的加扰序列乘以在步骤 807中调制的序列来执行加扰。在步骤811,发送器通过每一个分配的子载波接收加扰后的 序列。接着,在步骤813,发送器通过对经过分配的子载波接收到的加扰后的序列执行IFFT 来产生时域信号。最后,在步骤815,发送器产生具有图1所述的结构的前同步码。由于加扰器635执行的加扰操作是在DBPSK调制之后进行的,故与在DBPSK调制 之前执行加扰操作相比,本发明的示范实施例在Sl和S2的检测性能上更稳定。换句话说, 本发明的示范实施例在Sl和S2的检测性能上是鲁棒的。图9是说明根据本发明的示范实施例的在DVB系统中用于接收前同步码的接收器 的框图。参考图9,接收器包括前同步码检测器900、FFT处理器910、DEMUX920、解扰器930、 DBPSK解调器940和信令检测器950。由于前同步码检测器900、FFT处理器910、DEMUX 920、 DBPSK解调器940和信令检测器950在操作上基本上和图4所示的前同步码检测器400、FFT 处理器410、DEMUX420、DBPSK解调器430和信令检测器440相同,故略去其详细说明。根据本发明的示范实施例的解扰器930对通过解复用通过其发送前同步码的有 效载波上的数据获得的序列执行加扰器635的逆处理。也就是说,解扰器930通过将解复 用的序列乘以解扰序列来执行解扰。解扰序列具有和解复用序列的长度相同的长度。解扰 序列按照基本上和上述的加扰序列相同的方式能够被预先确定和存储在查找表中,或能够 使用PRBS产生。图10是说明根据本发明的示范实施例的在DVB系统中用于接收前同步码的接收 方法的流程图。
参考图10,在步骤1000接收器执行初始化,并且在步骤1005执行前同步码的调 谐。在步骤1010接收器对接收到的信号执行保护间隔相关(GIC),并且在步骤1015确定 是否已经检测到前同步码Pl。当在步骤1015接收器未成功检测到前同步码Pl时,接收器 返回步骤1010。但是,当接收器已经检测前同步码Pl时,接收器在步骤1020中执行粗略时 间调整和精细频率偏移调整。之后,在步骤1025,接收器执行功率相关以估计有效载波的功 率,然后在步骤1030中再次确定是否已经检测到前同步码Pl。当在步骤1030接收器未成 功检测到前同步码Pl时,接收器返回步骤1010,以及当接收器成功接收前同步码Pl时,在 步骤1035接收器执行粗略频率偏移调整。接下来,在步骤1040中,接收器使用根据本发明 的示范实施例的解扰序列执行解扰,以及在步骤1045,执行差分解调,这是发送器中的差分 调制方案的逆过程。之后,在步骤1050中,接收器确定在前同步码之间的相关性,并且在步 骤1055中检测Sl和S2的信号。如前所述显然可知,本发明的示范实施例在DVB系统中在发送作为物理信道之一 的前同步码时使用差分调制,因此通过使用加扰解决PAPR的增加问题来降低前同步码Pl 的 PAPR。尽管已经参考本发明的具体示范实施例示出和描述本发明,但是本领域技术人员 将理解在不背离由所附权利要求及其等价物限定的本发明的精神和范围的情况下,这里 可以在形式和细节上进行各种改变。
权利要求
一种在数字视频广播(DVB)系统中用于发送前同步码的装置。该装置包括第一处理器,用于使用多个接收到的序列产生调制信令序列(MSS),并且通过差分调制该MSS来输出调制序列;加扰器,用于通过将该调制序列乘以加扰序列来加扰该调制序列;和第二处理器,用于通过多个经分配的子载波的每一个来接收该经加扰的序列,将接收到的序列转换为时域信号,以及产生和发送该前同步码。
2.根据权利要求1所述的装置,其中该第一处理器包括 MSS处理器,用于使用多个接收到的序列产生MSS ;和差分调制器,用于差分调制该MSS。
3.根据权利要求1所述的装置,其中第二处理器包括载波分配器,用于通过多个经分配的子载波的每一个接收经加扰的序列; 快速傅立叶逆变换(IFFT)处理器,用于将通过多个经分配的子载波的每一个接收到 的经加扰的序列转换为时域信号;和前同步码产生器,用于产生和发送该前同步码。
4.根据权利要求1所述的装置,其中该调制序列和加扰序列具有相同的长度。
5.根据权利要求1所述的装置,其中该加扰序列是使用伪随机二进制序列(PRBS)产生的。
6.根据权利要求1所述的装置,其中该加扰序列存储在查找表中。
7.根据权利要求1所述的装置,其中,MSS的差分调制包括差分二进制相移键控 (DBPSK)调制。
8.一种在数字视频广播(DVB)系统中用于发送前同步码的方法。该方法包括 使用多个接收到的序列产生调制信令序列(MSS);输出调制序列;通过将该调制序列乘以加扰序列来加扰该调制序列; 通过多个经分配的子载波的每一个接收经加扰的序列; 将接收到的序列转换为时域信号;以及 产生和发送该前同步码。
9.根据权利要求8所述的方法,其中输出调制序列包括差分调制MSS。
10.根据权利要求8所述的方法,其中发送前同步码包括 通过多个经分配的子载波的每一个接收经加扰的序列;将通过多个经分配的子载波的每一个接收到的经加扰的序列转换为时域信号;以及 产生和发送该前同步码。
11.根据权利要求8所述的方法,其中该调制序列和加扰序列具有相同的长度。
12.根据权利要求8所述的方法,还包括使用伪随机二进制序列(PRBS)产生该加扰序列。
13.根据权利要求8所述的方法,还包括将该加扰序列存储在查找表中。
14.根据权利要求9所述的方法,其中,MSS的差分调制包括使用差分二进制相移键控 (DBPSK)调制。
15.一种在数字视频广播(DVB)系统中用于接收前同步码的装置,该装置包括第一处理器,用于从接收到的信号中检测前同步码,将检测的前同步码转换为频域信 号,以及解复用该频域信号;解扰器,用于通过将解复用的序列乘以解扰序列来解扰解复用后的序列;知 第二处理器,用于差分解调该经解扰的序列,并从解调后的序列中检测多个序列。
16.根据权利要求15所述的装置,其中该第一处理器包括 前同步码检测器,用于从接收到的信号中检测前同步码;快速傅立叶变换(FFT)处理器,用于将前同步码转换为频域信号;以及 解复用器,用于解复用通过其发送该前同步码的有效载波上的数据。
17.根据权利要求15所述的装置,其中该第二处理器包括 差分解调器,用于差分解调该经解扰的序列;和信令检测器,用于从该解调后的序列中检测该多个序列。
18.根据权利要求15所述的装置,其中该解复用后的序列和解扰序列具有相同的长度。
19.根据权利要求15所述的装置,其中该解扰序列是使用伪随机二进制序列(PRBS)产 生的。
20.根据权利要求15所述的装置,其中该解扰序列存储在查找表中。
21.根据权利要求15所述的装置,其中该差分解调包括差分二进制相移键控(DBPSK)解调。
22.—种在数字视频广播(DVB)系统中用于接收前同步码的方法,该方法包括 从接收到的信号中检测前同步码;将检测的前同步码转换为频域信号; 解复用该频域信号;通过将解复用的序列乘以解扰序列来解扰该解复用的序列; 差分解调经解扰的序列;以及 从解调后的序列中检测多个序列。
23.根据权利要求22所述的方法,其中解复用该频域信号包括解复用通过其发送该 前同步码的有效载波上的数据。
24.根据权利要求22所述的方法,其中该解复用后的序列和解扰序列具有相同的长度。
25.根据权利要求22所述的方法,还包括使用伪随机二进制序列(PRBS)产生该解扰序列。
26.根据权利要求22所述的方法,还包括将该解扰序列存储在查找表中。
27.根据权利要求22所述的方法,其中经解扰的序列的差分解调包括使用差分二进制 相移键控(DBPSK)解调。
全文摘要
提供一种在数字视频广播(DVB)系统中用于发送前同步码的装置和方法。该装置包括第一处理器,用于使用多个接收到的序列产生调制信令序列(MSS)并且通过差分调制MSS输出调制的序列。该装置也包括加扰器,用于通过将调制的序列乘以加扰序列来加扰该调制的序列。第二处理器,用于通过多个经分配的子载波的每一个接收经加扰的序列,将接收到的序列转换为时域信号,以及产生和发送前同步码。
文档编号H04H20/86GK101933261SQ200980103435
公开日2010年12月29日 申请日期2009年1月29日 优先权日2008年1月29日
发明者尹圣烈, 明世澔, 权桓准, 李学周, 林妍周, 郑鸿实, 金宰烈 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1