视频降减的系统和方法

文档序号:7767816阅读:424来源:国知局
专利名称:视频降减的系统和方法
技术领域
本文中的实施例大体而言是关于视频处理,且更特定而言是关于视频的二维降减。
背景技术
在许多应用中遭遇到缩放二维信号数据(例如,视频框)。最常见状况为需要在屏幕上以与视频源不同的分辨率显示视频。存在现今可用的具有不同分辨率的许多显示器 (诸如,VGA (480 X 640)、QVGA (240 X 320))及用于不同环境中的许多其它显示器。在13. 5MHz下操作模拟电视(TV)接收器(例如)针对逐行倒相(PAL)模拟TV系统产生具有720像素/行及288行的Y/C分量信号(针对其它模拟TV系统获得不同尺寸, 例如,国家电视系统委员会(NTSC)信号具有704像素/行及242行/场)。对于QVGA分辨率上的显示器(320像素/行,240行/场),需要水平缩放来以9/4的降低取样比将720个像素降减成320个像素(针对NTSC,需要为11/5的其它降低取样比)。且,为了藉由目标显示器接收所需数目的行/图片,在NTSC的状况下可藉由移除第一行及最后一行来使用裁剪(cropping)。在PAL的状况下,需要垂直缩放(因为裁剪将移除图片的实质部分)。每一 288行应产生240行(亦即,6/5的降低取样比)。存在若干方式来降低取样一给定信号。一种做法为简单地丢弃像素。举例而言, 若需要使用比率q/p的降减(其中P <q),则一种简单做法将仅为自每q个样本(或垂直方向上的行)选择P个样本(或垂直方向上的行)。虽然此方法极简单,但经重新缩放的信号数据将受样本及行之间的混迭及不均勻间隔影响。另一种做法使用一般重新取样结构, 其中信号在两个方向上以P重新取样且接着藉由应用一低通滤波器滤波以移除藉由升高取样引起的影像及藉由随后以q降低取样的区块引起的混迭。然而,此做法尤其在垂直维度上为复杂的,且需要海量存储器及处理资源。

发明内容
鉴于前述,本文中的一实施例提供一种用于降减视频信号数据至一任意大小的系统,该系统包含一天线,其接收视频信号数据;一模拟至数字转换器,其耦接至该天线且将该天线所接收的模拟信号数据转换成数字信号数据;一存储器,其储存视频降减指令; 及一视频降减处理器,其耦接至该存储器及该模拟至数字转换器,其中该视频降减处理器在自该存储器读取这些视频降减指令且执行这些降减指令之后将该数字视频信号数据划分成多个区块,其中每一区块包含多个像素元素;且循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内均勻地间隔的多个新像素。在此系统中,该多个区块可包含如根据模拟视频信号数据传输的国家电视系统委员会(NTSC)标准、模拟视频信号数据传输的逐行倒相(PAL)标准及视频信号数据传输的带记忆的按顺序传送彩色与存储(SECAM)标准中的至少一个所传输的单一水平行。另外,来自该多个像素元素的每一像素元素可包含一像素对,且该多个新像素中的每一新像素是自该像素对产生。此外,该新像素可按照(l_d)*Ml+d*M2来计算,其中Ml为该像素对的一第一像素,M2为该像素对的一第二像素,且d为一距该像素对的一开始点的所计算的距离。此外,距该开始点的该所计算的距离为一距该像素对的一第一像素的所计算的距离。另外,距该开始点的该所计算的距离可取决于一预计算值r,且该预计算值r是按照q/ρ-Ι来计算, 其中q为该区块中的像素的一数目,且P为一新区块中的像素的一数目。另外,距该开始点的该所计算的距离可按照(d+r)而取决于该预计算值r,其中d为距该开始点的该所计算的距离。此外,在d> 1时,该视频降减处理器可跳到另一像素对,其中d为距该开始点的该所计算的距离。此系统可进一步包含一耦接至该降减处理器的抗混迭滤波器,其中该抗混迭滤波器滤波该数字视频信号数据以产生经滤波的视频信号数据且移除该数字视频信号的一混迭效应,其中该混迭效应之该移除为该降减的一先决条件。此外,该视频降减处理器可耦接至该抗混迭滤波器,该视频降减处理器在自该存储器读取这些视频降减指令且执行这些降减指令之后降减该经滤波的视频信号数据。另外,该视频缩放处理器可包含一数字信号处理器。此外,在此系统中,该多个区块可包含如根据模拟视频信号数据传输的NTSC标准、模拟视频信号数据传输的PAL标准及视频信号数据传输的SECAM标准中的至少一个传输的水平行的一垂直区块。此外,来自该多个像素元素的每一像素元素可包含一水平行对, 且该多个个新像素中的每一新像素是自该水平行对产生。此外,该多个新像素中的每一新像素可按照(l_d)*Ll+d*L2来计算,其中Ll为该水平行对的一第一水平行,L2为该水平行对的一第二水平行,且d为一距该水平对的该第一行的所计算的距离。本文中的另一实施例提供一种降减视频信号数据以产生均勻地间隔的经降减的视频信号数据的方法,该方法包含提供视频信号数据;将该视频信号数据划分成多个区块,其中每一区块包含多个像素区块对;循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内间隔的多个新像素区块对;及针对该多个像素区块对中的每一像素区块对,自该像素区块对计算一新像素区块。在此方法中,该新像素区块可按照(l-d)*Ml+d*M2来计算,其中Ml为该像素区块对的一第一像素区块,M2为该像素区块对的一第二像素区块,且d为一距该像素区块对的一开始点的所计算的距离。此外,距该开始点的该所计算的距离可取决于一预计算值r,且该预计算值r是按照q/ρ-Ι来计算,其中q为该区块中的行的一数目,且P为一新区块中的行的一数目。此外,该多个区块可包含如根据模拟视频信号数据传输的NTSC标准、模拟视频信号数据传输的PAL标准及模拟视频信号数据传输的SECAM标准中的至少一个传输的一单一水平行。另外,该多个区块可包含如根据模拟视频信号数据传输的NTSC标准、模拟视频信号数据传输的PAL标准及模拟视频信号数据传输的SECAM标准中的至少一个传输的水平行的一垂直区块,且一像素区块包含一单一水平行。本文中的另一实施例提供一种编码有一以计算机可读取指令撰写的方法的计算机可读取媒体,该等计算机可读取指令在由一视频降减设备执行时指导该视频降减设备执行该方法,该方法包含将数字视频信号数据划分成多个区块,其中每一区块包含多个像素或行对;循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内均勻地间隔的多个新像素或行;及针对该多个像素或行对中的每一像素对,自该像素或行对计算一新像素或行。当结合以下描述及附图考虑时将更好地了解并理解本文中的实施例的这些及其它态样。然而,应理解,以下描述是以说明而非限制的方式给出,尽管其指示了较佳实施例及其众多具体细节。在不脱离本文中的实施例的精神的情况下可在本文中的实施例的范畴内作出许多改变及修改,且本文中的实施例包括所有这些修改。


将参看附图自下文详细描述更好地理解本文中的实施例,其中图1说明根据本文中的一实施例的用于降减视频信号数据的设备的示意图;图2为说明根据本文中的一实施例的一较佳方法的流程图;图3说明根据本文中的一实施例降减水平行的示意图;图4说明根据本文中的一实施例垂直降减水平行的示意图;及图5说明根据本文中的实施例使用的计算机架构的示意图。
具体实施例方式参考非限制性实施例来更充分地解释本文中的实施例及其各种特征及有利细节, 这些非限制性实施例说明于附图中且详述于以下描述中。省略对熟知组件及处理技术的描述以免不必要地混淆本文中的实施例。本文中所使用的实施例仅意欲促进理解可实践本文中的实施例的方式且进一步使熟习此项技术者能够实践本文中的实施例。因此,该等实施例不应被理解为限制本文中的实施例的范畴。本文中的实施例提供可按照任意缩放因子使用以适合不同目标显示器的高效二维降减系统及方法。现参看附图且更特定而言参看图1至图5,展示较佳实施例,其中遍及诸图,类似参考字符一致地表示对应特征。为在效率与复杂性/成本之间进行权衡,本文中描述的实施例可基于线性地内插连续样本或行以产生均勻地间隔的信号数据。图1说明根据本文中的一实施例的用于降减视频信号数据的设备的示意图。降减设备1包括天线10、模拟至数字转换器(「ADC」)20、 视频降减处理器30及显示装置40。另外,虽然在图1中未示,但一抗混迭滤波器可耦接至视频降减处理器30以在水平降低取样之前滤波数字视频信号数据以便防止混迭。如熟习此项技术者所知,额外组件可并入至降减设备1中而无需过度实验。这些辅助组件的实施例包括(但不限于)数字信号处理器、数字至模拟转换器、随机存取存储器、只读存储器等。另外,降减设备1描述许多可能装置种类中的一个装置种类。举例而言,尽管降减设备ι包括视频降减处理器30,但具有视频降减处理器30的降减设备1表示一个装置种类,其它装置种类包括(但不限于)以数字信号处理器、通用处理器、场可程序化门阵列装置(「FPGA」)或可重新组态计算装置替换视频降减处理器30的装置。因此,举例而言,视频降减处理器可自存储器(在图1中未示)读取视频降减指令,且执行这些视频降减指令。图1中展示的其它组件亦可由其它组件代替以描述额外装置种类。另外,本文中描述的实施例可限于一个装置种类或可包括所有装置种类。降减设备1经由天线10接收模拟视频信号数据。举例而言,天线10在13. 5MHz的取样频率下接收视频信号数据,该视频信号数据包括(例如)具有针对PAL的720像素/ 水平行及288行/场的Y/C分量信号数据。天线10耦接至ADC 20,其中ADC 20将所接收的模拟视频信号数据转换成数字视频信号数据。ADC 20耦接至视频降减处理器30,视频降减处理器30执行下文描述的指令,这些指令指导视频降减处理器30将数字视频信号数据降减至一任意大小。如下文进一步详细地描述,视频降减处理器30可支持降减至分数比, 同时维持输出样本/行之间的均勻间隔。视频降减处理器30耦接至显示装置40以显示经降减的数字视频信号数据。参看图1,图2说明根据本文中的一实施例的方法45的流程图。如图2中展示,方法45可表示由视频降减处理器30或其它装置种类执行的指令(如上文描述),或这些指令可储存于计算机可读取媒体上。如下文进一步详细地描述,方法45可对视频信号数据降低取样以支持分数比,同时维持输出样本/行之间的均勻间隔。在图2中,方法45的步骤50 将变量「ds」设定为floor (q/p),其中floor (q/p)可包括将一地板函数应用于q/P比率。 变量「ds」可指示一额外降减因子,该额外降减因子将在以q/p降减之后应用于视频信号数据。另外,变量「q」及「P」可指示「q」个像素的输入应产生「P」个像素。换言之,比率q/p 指示自每q像素区块产生P个像素的需要。另外,如熟习此项技术者所知,地板函数亦可被称为最大整数或整体函数,且非负值的地板值可被称为该值的整数部分或整数值。在步骤60中,图2的方法将变量ρ更新成「p*ds」。在步骤70中,将输入向量(例如,如自天线10接收且由ADC 20转换成数字输入,两者均在图1中展示)划分成各自具有 q个像素的「η」个区块。然后,在步骤80中,将变量「r」设定为「q/ρ-Ι」,其中r表示在更新距离变量d时使用的步长。步骤90对「η」个区块的集合中的具有q个像素的每一区块执行动作区块,且开始两个处理循环中的第一个。步骤100将变量「d」初始化为「0」,其中变量「d」可指示距每一对连续元素的开始点的距离。步骤110接着对每一对连续元素执行计算,其中这些元素可分别被给定变量名称 「Ml」及「M2」。在下文论述的实施例中,元素可为像素或行。此外,在考虑一对连续元素时, 本文中描述的一个实施例使用一开始点作为一对连续元素(Ml及M2)中的第一元素(Ml)。 步骤120接着执行一线性内插计算以导出一新值,例如,新值「M」可藉由参考上述变量计算 「(l-d)*Ml+d*M2」而产生。在执行此计算之后,步骤130接着将变量「d」更新成「d+r」。在步骤140中,当变量「d」大于1时,则将变量「d」重设为「d-Ι」,且图2的方法跳过下一对。 然后,在步骤150中,图2的方法判定在当前正处理的q区块中是否还存在元素对,且若存在,则方法返回至步骤110。否则,图2的方法返回至步骤90。在下文参看图3及图4进一步详细地描述图2的方法。参看图1及图2,图3说明根据本文中的一实施例的降减水平行的示意图。图3假设一水平视频信号数据将以因子 9/4降减(或降低取样),亦即,自每一 9像素区块,将产生4个像素。在图3中展示水平行 160、170及180。另外,每一水平行分别包括多个像素(例如,165、175及185)。行160至行170的变换自每9个连续点区块产生8个点。行170至行180的随后变换为以因子2对行170降低取样。应用图2中展示的方法45,步骤70将一输入列向量(例如,水平行160) 划分成η个9像素区块,且设定η = 80 = 720/9,其中720为水平行160中的像素的数目 (例如,根据传输模拟视频信号数据的PAL标准的水平行的大小)。然后,步骤80将变量r 设定为(q/p)_l,或更具体而言,设定r = (9/8)-1 = 1/8,其中q为9个像素,ρ为8个像素。接着,在步骤90中,针对每q个像素点(例如,9个像素点)进行以下步骤初始化d = 0(其中d为距每一对连续元素的第一元素的距离)。然后,针对每一对连续像素元素,给定变量名称Ml及M2,方法45执行以下计算(例如,经由视频降减处理器30)产生新的点M =(l_d)*Ml+d*M2且更新d = rem(d+r, 1)。这些计算在图3中展示为变换16 至165p, 其将行160中的9个像素165变换成行170上的8个均勻地间隔的像素175。行170接着藉由计算185a(例如,藉由丢弃行170中每两个相继像素中的一个)降低取样至行180以产生4个均勻间隔的像素185。在图3中的每一水平行(160、170及180)之间为一系列刻点标记165a,其表示水平行的一较精细分辨率标尺,且可用以计量在降减之后输出像素应位于何处。参看图1至图3,图4说明根据本文中的一实施例的垂直降减水平行的示意图。图 4假设垂直视频信号数据将以因子6/5降减(或降低取样),亦即,自视频信号数据的每6 个水平行,产生5个均勻地间隔的水平行。图4展示经降低取样至5个水平行(例如,192a 至192e)的区块的6个水平行的区块190及6个水平行的后续区块190a。虽然在图4中未示,但所展示的每一水平行包括多个像素。区块190至区块198的变换自每6个连续水平行产生5个水平行。在图4中,针对每一对连续水平行(例如,水平行194及水平行196), 藉由计算(l_d)*Ll+d*L2产生一新的水平行(例如,水平行19 ),其中Ll为水平行194, L2为水平行L2,且d为距每一对连续水平行的第一行(Li)的距离。藉由本文中的实施例提供的技术可实施于集成电路芯片(图中未示)上。芯片设计是以图形计算机程序设计语言产生,且储存于计算机储存媒体(诸如,磁盘、磁带、实体硬盘机或诸如在储存存取网络中的虚拟硬盘机)中。若设计者不制造芯片或用以制造芯片的光微影屏蔽,则设计者藉由实体构件(例如,藉由提供储存该设计的储存媒体的复本)或以电子方式(例如,经由因特网)直接地或间接地将所得设计传输至这些实体。所储存的设计接着转换成用于制造光微影屏蔽的适当格式(例如,GDSII),这些光微影屏蔽典型地包括待形成于晶圆上的所述芯片设计的多个复本。利用该等光微影屏蔽来界定待蚀刻或以其它方式处理的晶圆(和/或其上的层)的区域。所得集成电路芯片可由制造商以原始晶圆形式(亦即,作为具有多个未封装芯片的单一晶圆)、作为裸晶粒或以一经封装形式散布。在以经封装形式散布的状况下,芯片安装于单芯片封装(诸如,塑料载体,其具有附着至母板或其它较高阶载体的引线)中或多芯片封装(诸如,陶瓷载体,其具有表面互连或内埋互连中的一个或两个)中。在任何状况下, 芯片接着与其它芯片、离散电路组件和/或其它信号处理装置整合作为(a)中间产品(诸如母板)或(b)最终产品的一部分。最终产品可为包括集成电路芯片的任何产品,自玩具及其它低端应用延伸至具有显示器、键盘或其它输入装置,及中央处理器的进阶计算机产品。本文中的实施例可包括硬件及软件组件。以软件实施的实施例包括(但不限于) 韧体、常驻软件、微码等。此外,本文中的实施例可采用可自计算机可使用或计算机可读取媒体存取的计算机程序产品的形式,该媒体提供由计算机或任何指令执行系统使用或结合计算机或任何指令执行系统使用的程序代码。出于此描述的目的,计算机可使用或计算机可读取媒体可为可包含、储存、传达、传播或输送用于由指令执行系统、设备或装置使用或结合指令执行系统、设备或装置使用的程序的任何设备。该媒体可为电子、磁性、光学、电磁、红外线或半导体系统(或设备或装置)或传播媒体。计算机可读取媒体的实施例包括半导体或固态存储器、磁带、抽取式计算机磁盘、 随机存取存储器(RAM)、只读存储器(ROM)、硬磁盘及光盘。光盘的当前实施例包括紧密光盘-只读存储器(⑶-ROM)、紧密光盘-读取/写入(⑶-R/W)及数字激光视盘(DVD)。适合于储存和/或执行程序代码的数据处理系统将包括直接或经由系统总线间接地耦接至存储器组件的至少一个处理器。存储器组件可包括在程序代码的实际执行期间所使用的本机存储器、大容量储存器及高速缓存,高速缓存提供对至少某一程序代码的临时储存,以便减少在执行期间必须自大容量储存器撷取程序代码的次数。输入/输出(I/O)装置(包括(但不限于)键盘、显示器、指针装置等)可直接或经由介入的I/O控制器耦接至系统。网络配接器亦可耦接至系统以使数据处理系统能够经由介入的私用或公用网络而耦接至其它数据处理系统或远程打印机或储存装置。调制解调器、缆线调制解调器及以太网络卡仅为当前可用的网络配接器类型中的少数几种。参看图1至图4,在图5中描绘用于实践本文中的实施例的硬件环境的更一般表示。此示意图说明根据本文中的实施例的信息处置/计算机系统的硬件组态200。硬件组态200包含至少一个处理器或中央处理单元(CPU) 210。这些CPU 210经由系统总线212互连至诸如随机存取存储器(RAM) 214、只读存储器(ROM) 216及输入/输出(I/O)配接器218 的各种装置。I/O配接器218可连接至诸如磁盘单元211及磁带机213的周边装置或可由系统读取的其它程序储存装置。该系统可读取该等程序储存装置上的本发明的指令,且遵循这些指令来执行本文中的实施例的方法。该系统进一步包括一使用者接口配接器219,该使用者接口配接器219将键盘215、鼠标217、扬声器224、麦克风222及/或诸如触控屏幕装置(图中未示)的其它使用者接口装置连接至总线212以收集使用者输入。另外,通信配接器220将总线212连接至数据处理网络225,且显示配接器221将总线212连接至显示装置223,举例而言,显示装置223可体现为诸如监视器、打印机或传输机的输出装置。对实施例之前述描述将充分地揭露本文中的实施例的一般性质,以至于其它人在不脱离一般概念的情况下可藉由应用当前的知识来针对各种应用容易地修改和/或调适这些实施例,且因此,这些调适及修改应且意欲包含在所揭示实施例的等效物的意义及范围内。应理解,本文中所使用的词组或术语是出于达成描述而非限制的目的。因此,虽然已按照较佳实施例描述了本文中的实施例,但熟习此项技术者将认识到在所附权利要求的精神及范畴内,可在作出修改的情况下实践本文中的实施例。
权利要求
1.一种用于将视频信号数据降减至一任意大小的系统,该系统包含一天线,其接收视频信号数据;一模拟至数字转换器,其耦接至该天线且将该天线所接收的模拟信号数据转换成数字信号数据;一存储器,其储存视频降减指令;及一视频降减处理器,其耦接至该存储器及该模拟至数字转换器,其中该视频降减处理器在自该存储器读取这些视频降减指令且执行这些降减指令之后将该数字视频信号数据划分成多个区块,其中每一区块包含多个像素元素;及循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内均勻地间隔的多个新像素。
2.如权利要求1所述的系统,其中该多个区块包含如根据模拟视频信号数据传输的国家电视系统委员会(NTSC)标准、模拟视频信号数据传输的逐行倒相(PAL)标准及视频信号数据传输的按顺序传送彩色与存储(SECAM)标准中的至少一个所传输的一单一水平行。
3.如权利要求1所述的系统,其中来自该多个像素元素的每一该像素元素包含一像素对,且该多个新像素中的每一新像素是自该像素对产生。
4.如权利要求3所述的系统,其中该新像素是按照(l-d)*Ml+d*M2来计算,其中Ml为该像素对的一第一像素,M2为该像素对的一第二像素,且d为一距该像素对的一开始点的所计算的距离。
5.如权利要求4所述的系统,其中距该开始点的该所计算的距离为一距该像素对的一第一像素的所计算的距离。
6.如权利要求5所述的系统,其中距该开始点的该所计算的距离取决于一预计算值r, 且该预计算值r是按照q/ρ-Ι来计算,其中q为该区块中的像素的一数目,且P为一新区块中的像素的一数目。
7.如权利要求6所述的系统,其中距该开始点的该所计算的距离按照(d+r)而取决于该预计算值r,其中d为距该开始点的该所计算的距离。
8.如权利要求7所述的系统,其中在d> 1时,该视频降减处理器跳到另一像素对,其中d为距该开始点的该所计算的距离。
9.如权利要求1所述的系统,其进一步包含一耦接至该降减处理器的抗混迭滤波器, 其中该抗混迭滤波器滤波该数字视频信号数据以产生经滤波的视频信号数据且移除该数字视频信号的一混迭效应,其中该混迭效应的该移除为该降减的一先决条件。
10.如权利要求9所述的系统,其中该视频降减处理器耦接至该抗混迭滤波器,该视频降减处理器在自该存储器读取这些视频降减指令且执行这些降减指令之后降减该经滤波的视频信号数据。
11.如权利要求1所述的系统,其中该视频缩放处理器包含一数字信号处理器。
12.如权利要求1所述的系统,其中该多个区块包含如根据模拟视频信号数据传输的国家电视系统委员会(NTSC)标准、模拟视频信号数据传输的逐行倒相(PAL)标准及视频信号数据传输的按顺序传送彩色与存储(SECAM)标准中的至少一个所传输的水平行的一垂直区块。
13.如权利要求12所述的系统,其中来自该多个像素元素的每一该像素元素包含一水平行对,且该多个新像素中的每一新像素是自该水平行对产生。
14.如权利要求13所述的系统,其中该多个新像素中的每一新像素是按照 (l-d)*Ll+d*L2来计算,其中Ll为该水平行对的一第一水平行,L2为该水平行对的一第二水平行,且d为一距该水平对的该第一行的所计算之距离。
15.一种降减视频信号数据以产生均勻地间隔的经降减的视频信号数据的方法,该方法包含提供视频信号数据;将该视频信号数据划分成多个区块,其中每一区块包含多个像素区块对;循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内间隔的多个新像素区块对;及针对该多个像素区块对中的每一像素区块对,自该像素区块对计算一新像素区块。
16.如权利要求15所述的方法,其中该新像素区块是按照(l-d)*Ml+d*M2来计算,其中 Ml为该像素区块对的一第一像素区块,M2为该像素区块对的一第二像素区块且d为一距该像素区块对的一开始点的所计算之距离。
17.如权利要求15所述的方法,其中距该开始点的该所计算的距离取决于一预计算值 r,且该预计算值r是按照q/ρ-Ι来计算,其中q为该区块中的行的一数目,且P为一新区块中的行的一数目。
18.如权利要求15所述的方法,其中该多个区块包含如根据模拟视频信号数据传输的国家电视系统委员会(NTSC)标准、模拟视频信号数据传输的逐行倒相(PAL)标准及模拟视频信号数据传输的按顺序传送彩色与存储(SECAM)标准中的至少一个所传输的一单一水平行。
19.如权利要求15所述的方法,其中该多个区块包含如根据模拟视频信号数据传输的国家电视系统委员会(NTSC)标准、模拟视频信号数据传输的逐行倒相(PAL)标准及模拟视频信号数据传输的按顺序传送彩色与存储(SECAM)标准中的至少一个所传输的水平行的一垂直区块,且一像素区块包含一单一水平行。
20.一种编码有一以计算机可读取指令撰写的方法的计算机可读取媒体,该等计算机可读取指令在由一视频降减设备执行时指导该视频降减设备执行该方法,该方法包含将数字视频信号数据划分成多个区块,其中每一区块包含多个像素或行对;循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内均勻地间隔的多个新像素或行;及针对该多个像素或行对中的每一像素对,自该像素或行对计算一新像素或行。
全文摘要
一种用于降减信号数据的系统及方法,其中该系统包括一天线,其接收视频信号数据;一模拟至数字转换器,其耦接至该天线且将该天线所接收的模拟信号数据转换成数字信号数据;一存储器,其储存视频降减指令;及一视频降减处理器,其耦接至该存储器及该模拟至数字转换器,其中该视频降减处理器在自该存储器读取这些视频降减指令且执行这些降减指令之后将该数字视频信号数据划分成多个区块,其中每一区块包含多个像素元素;且循环遍历该多个区块,且针对该多个区块中的每一区块,产生一新区块,其中该新区块包含在该新区块内均匀地间隔的多个新像素。
文档编号H04N5/44GK102202191SQ20101057603
公开日2011年9月28日 申请日期2010年11月30日 优先权日2010年3月27日
发明者穆罕默德·阿德·伊尔-萨拉姆·阿里, 纳比尔·尤瑟夫·华希利, 艾美德·拉加·伊尔瑟夫 申请人:新港传播媒介公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1