一种半双工三线制通信电路的制作方法

文档序号:7906031阅读:419来源:国知局
专利名称:一种半双工三线制通信电路的制作方法
技术领域
本实用新型涉及一种应用电路,具体的涉及一种半双工三线制通信电路。
背景技术
现有的半双工三线制通信电路中,但大多结构复杂,而结构复杂的电阻一方面成 本会有所提高,另外一方面,电路结构一旦复杂化后,其背后的不稳定因素也在增加,如此 便在无形之中降低了产品合格率。

实用新型内容为克服现有技术中的不足,本实用新型的目的在于提供一种结构简单的半双工三 线制通信电路。为了解决上述技术问题,实现上述目的,本实用新型采用了如下技术方案一种半双工三线制通信电路,包括一单排针座J1,所述单排针座Jl的第一引脚接 电源,所述单排针座Jl的第三引脚接地,所述单排针座JI的第一引脚与第三引脚之间跨接 有极性电容Cl和普通电容C2,所述单排针座Jl的第二引脚连接一光耦ICl的一输出端, 所述光耦ICl 一输入端通过一电阻Rl连接一控制芯片的一输入输出端口 Pl. 0 ;所述所述 单排针座Jl的第二引脚还通过一电阻R2连接有另一光耦IC2的一输入端,所述光耦IC2 的一输出端连接一上拉电阻R3,并引出一接线端连接在所述控制芯片的另一输入输出端口 Pl. 1。进一步的,所述光耦ICl的另一输入端与所述光耦IC2的另一输入端互联后接电 源;所述光耦ICl的另一输出端与所述光耦IC2的另一输出端都接地。本实用新型的半双工三线制通信电路的工作过程如下当控制芯片的输入输出端口 Pl. 0发送一个低电平“0”时,光耦ICl导通则单排针 座Jl的第二引脚的电位被拉低,从而单排针座JI的第二引脚输出低电平。由于光耦ICI的 导通则光耦IC2也被导通,使得控制芯片的输入输出端口 Pl. 1电位拉低“0”。当当控制芯 片的输入输出端口 Pi. 0发送一个高电平“1”时,光耦ICl截止,则单排针座Jl的第二引脚 的电位被拉高,从而单排针座Jl的第二引脚的输出高电平。由于光耦ICl截止则光耦IC2 也截止,使得控制芯片的输入输出端口 Pl. 1电位被拉高“1”。本实用新型具有以下优点本实用新型的半双工三线制通信电路结构简单,使用方便。上述说明仅是本实用新型技术方案的概述,为了能够更清楚了解本实用新型的技 术手段,并可依照说明书的内容予以实施,以下以本实用新型的较佳实施例并配合附图详 细说明如后。本实用新型的具体实施方式
由以下实施例及其附图详细给出。

图1为本实用新型的半双工三线制通信电路的电路原理图。2/2页图中标号说明1、单排针座Jl的第一引脚,2、单排针座Jl的第二引脚,3、单排针 座Jl的第三引脚。
具体实施方式
以下结合附图和实施例对本实用新型的技术实施过程做进一步说明。参见图1所示,一种半双工三线制通信电路,包括一单排针座Jl,所述单排针座Jl 的第一引脚1接电源,所述单排针座Jl的第三引脚3接地,所述单排针座Jl的第一引脚1 与第三引脚3之间跨接有极性电容Cl和普通电容C2,所述单排针座Jl的第二引脚2连接 一光耦ICl的一输出端,所述光耦ICl 一输入端通过一电阻Rl连接一控制芯片的一输入输 出端口 Pl. 0 ;所述所述单排针座Jl的第二引脚2还通过一电阻R2连接有另一光耦IC2的 一输入端,所述光耦IC2的一输出端连接一上拉电阻R 3,并引出一接线端连接在所述控制 芯片的另一输入输出端口 Pl. 1。进一步的,所述光耦ICl的另一输入端与所述光耦IC2的另一输入端互联后接电 源;所述光耦ICl的另一输出端与所述光耦IC2的另一输出端都接地。上述实施例只是为了说明本实用新型的技术构思及特点,其目的是在于让本领域 内的普通技术人员能够了解本实用新型的内容并据以实施,并不能以此限制本实用新型的 保护范围。凡是根据本实用新型内容的实质所作出的等效的变化或修饰,都应涵盖在本实 用新型的保护范围内。
权利要求1.一种半双工三线制通信电路,包括一单排针座J1,所述单排针座JI的第一引脚(1) 接电源,所述单排针座Jl的第三引脚C3)接地,所述单排针座Jl的第一引脚(1)与第三引 脚(3)之间跨接有极性电容Cl和普通电容C2,其特征在于所述单排针座Jl的第二引脚 (2)连接一光耦ICl的一输出端,所述光耦ICl 一输入端通过一电阻Rl连接一控制芯片的 一输入输出端口 Pl. 0 ;所述所述单排针座Jl的第二引脚(2)还通过一电阻R2连接有另一 光耦IC2的一输入端,所述光耦IC2的一输出端连接一上拉电阻R3,并引出一接线端连接在 所述控制芯片的另一输入输出端口 Pl. 1。
2.根据权利要求1所述的半双工三线制通信电路,其特征在于所述光耦ICl的另一 输入端与所述光耦IC2的另一输入端互联后接电源;所述光耦ICl的另一输出端与所述光 耦IC2的另一输出端都接地。
专利摘要本实用新型公开了一种半双工三线制通信电路,包括一单排针座J1,所述单排针座J1的第一引脚接电源,所述单排针座J1的第三引脚接地,所述单排针座J1的第一引脚与第三引脚之间跨接有极性电容C1和普通电容C2,所述单排针座J1的第二引脚连接一光耦IC1的一输出端,所述光耦IC1一输入端通过一电阻R1连接一控制芯片的一输入输出端口P1.0;所述所述单排针座J1的第二引脚还通过一电阻R2连接有另一光耦IC2的一输入端,所述光耦IC2的一输出端连接一上拉电阻R3,并引出一接线端连接在所述控制芯片的另一输入输出端口P1.1。本实用新型的电路结构简单,使用方便。
文档编号H04L5/16GK201878160SQ20102059007
公开日2011年6月22日 申请日期2010年11月3日 优先权日2010年11月3日
发明者胡国良, 魏王江 申请人:苏州合欣美电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1