一种ts码流传输系统的制作方法

文档序号:7906548阅读:591来源:国知局
专利名称:一种ts码流传输系统的制作方法
技术领域
本实用新型涉及数字电视信号传输系统,尤其涉及数字电视单频网络系统中的TS 码流传输系统。
背景技术
传统的码流传输系统包括传输前端、传输终端,信源传输方式有光纤、微波和网络 等,根据传输方式不同传输前端可以是光调制器、微波调制器或者网络服务器,对应的传输 终端可以是光解调器、微波解调器、计算机终端。码流传输系统一方面要求信源传输系统为 完全透明传输,所谓透明传输是指不管传输过程如何,发送方发送的数据是什么样的比特 组合,接收方将收到与此完全一样的数据。另一方面,为满足传输链路对数据速率的要求, 传统的码流传输系统中的传输前端会根据传输物理链路的要求,在TS码流中插入空包,传 输终端在接收到插入空包的码流后,通常需要去除一定的空包以恢复原TS码流,然后再将 恢复后的TS码流送至发射机激励器。这样的传输系统中,一种情况是传输终端输出码流的 码流速率已经发生变化,另一种情况是传输终端按照单频网适配器输出的码流速率输出码 流,但传输终端不能区分单频网适配器输出码流中的空包和传输前端插入的空包,这样便 会滤除单频网适配器输出码流中的空包或者保留传输前端在码流中插入的空包,结果导致 不同的站点滤除不同的空包。显然这两种情况都将破坏整个传输系统的透明性,从而导致 单频网组网失败。例如,在一个传输媒介为光纤的国标地面数字电视码流传输系统中,单频网适配 器安放在中心机房,单频网适配器输出码流通过光纤传输至各个站点,单频网适配器输出 码流速率为21.6576Mb/s。为了适应网络传输的需要,传输前端(传输媒介为光纤的单频网 传输系统的传输前端为光调制器)会在码流中插入空包,使码流速率变为38Mb/s。而各个 站点的传输终端(传输媒介为光纤的单频网传输系统的传输终端为光解调器)将一部分空 包滤除,使码流速率保持在21. 6576Mb/s。由于传输终端不能区分单频网适配器输出码流中 的空包和传输前端插入的空包,将单频网适配器输出码流中的空包滤除或保留传输前端在 码流中插入的空包,导致各不同站点滤除的空包不一致,从而破坏单频网传输系统透明性 以及各个站点对码流一致性的要求。

实用新型内容针对上述问题,本实用新型提供了一种既能满足码流速率调整,又不会破坏整个 传输系统透明性的TS码流传输系统。本实用新型采用了以下方案,包括传输前端、传输终 端,码流预处理器与码流恢复器。所述码流预处理器的输出端与传输前端输入端连接,传输前端输出端与传输网络 有信号连接。所述传输终端的输入端与传输网络有信号连接,传输终端输出端与码流恢复器的 输入端连接。[0007]所述码流预处理器包括第一串并转换芯片、第一 FPGA芯片、第一并串转换 芯片;所述第一串并转换芯片输出端与第一 FPGA芯片的一组通用I/O 口连接,第一并串转 换芯片的输入端与第一 FPGA芯片的另一组通用I/O 口连接。所述码流恢复器包括第二串并转换芯片、第二 FPGA芯片、第二并串转换芯 片与时钟产生电路;所述第二串并转换芯片输出端与第二 FPGA芯片的一组通用I/O 口连 接,第二并串转换芯片的输入端与第二 FPGA芯片的另一组通用I/O 口连接,时钟产生电路 的输出端与第二 FPGA的时钟输入引脚连接。下面结合工作原理分析本实用新型优点。本实用新型在单频网适配器和传输前端之间加入码流预处理器,在传输前端和发 射机激励器之间插入码流恢复器。码流预处理器将单频网适配器输出的TS流中空包的PID 更换为码流中未使用的PID,本文中以OxlFFE为例进行说明,码流预处理器输出的码流送 入传输前端,传输前端在码流中插入PID为OxlFFF的空包,调整码流速率以满足物理链路 传输要求,然后传输前端将TS码流调制后输出给传输网络。传输终端从传输网络接收到信 号后,解调出TS码流信号并按照设置滤除一定数量的PID为OxlFFF的空包,再将TS码流 传输给码流恢复器,码流恢复器将接收到的TS码流中的PID为OxlFFF的空包完全滤除,并 找到PID为OxlFFE的包,将其PID还原为OxlFFF。将经过以上操作的TS码流送入码流恢 复器中的缓冲区,然后将缓冲区中的TS码流按照设定的时钟输出,经码流恢复器处理后的 码流信号送至发射机的激励器。本实用新型增加的码流预处理器及码流恢复器使传输终端 在滤除空包时,能清楚区分单频网适配器输出码流中的空包和传输前端插入的空包,在码 流传输给发射机激励器前只滤除传输前端插入的空包,保证了各站点传输码流的一致性, 也保证了传输系统的透明性。

图1显示了传统的单频网传输系统结构框图。图2显示了本实用新型结构框图。图3为码流预处理器原路框图。图4为码流恢复器原理框图。
具体实施方式
以下结合附图和实施例对本实用新型作进一步说明。结合图2、图3。在一个传输媒介为光纤的国标地面数字电视单频网传输系统中, 单频网适配器安放在中心机房,单频网适配器输出码流通过光纤传输至各个站点。单频网 适配器向码流预处理器的串并转换芯片传输码流速率为21. 6576Mb/sTS码流,串并转换芯 片将串行的数据转换为并行数据,通过码流预处理器中FPGA芯片的一组通用I/O 口将并行 数据传输给FPGA芯片,FPGA芯片将接收到TS码流数据包存放在其缓存区中,同时在数据 包中寻找包头的同步字节0x47,从而找到包头,然后定位到包头的第2、3字节,即数据包中 的PID,将其内容改为OxlFFE,之后FPGA芯片通过另一组通用I/O 口将TS码流数据包并行 输出给并串转换芯片,并串转换芯片将并行的TS码流数据包转换为串行数据后,输出给传 输前端(在本实施例中为光调制器),传输前端根据物理链路对码流速率的要求在TS码流中插入PID为OxlFFF的空包,使码流速率变为38Mb/s,并将处理后的TS码流调制后输出给传 输系统。结合图2、图4。传输终端(在本实施例中为光解调器)接收到传输系统的输出的调 制信号后,首先对调制信号进行解调,恢复TS码流信号,然后再根据设定(为方便调试,将 光解调器的输出码流速率设置为25Mb/s)滤除TS码流中一部分PID为OxlFFF的空包,再 将处理后的TS码流传输给码流恢复器的串并转换芯片,串并转换芯片将串行的码流数据 转换为并行数据,通过码流恢复器中FPGA芯片的一组通用I/O 口将并行数据传输给FPGA 芯片,FPGA芯片将接收到TS码流数据包存放在其缓存区中,同时在数据包中寻找包头的同 步字节0x47,从而找到包头,然后定位到包头的第2、3字节,即数据包中的PID,查询将其内 容,若为OxlFFF,则将该数据包滤除,若PID内容为OxlFFE,则该PID内容改为OxlFFF,再将 处理后的数据包存在缓冲区,最后,FPGA芯片在时钟电路产生的时钟信号控制下通过另一 组通用I/O 口将TS码流数据包并行输出给并串转换芯片,并串转换芯片将并行的TS码流 数据包转换为串行数据后,传输发射机激励器。以上所述仅为本实用新型的具体实施方式
,但本实用新型的保护范围并不局限于 此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化 或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利 要求界定的保护范围为准。
权利要求1.一种TS码流传输系统,包括传输前端、传输终端,其特征在于,还包括码流预处理器 与码流恢复器;所述码流预处理器的输出端与传输前端输入端连接,传输前端输出端与传输网络 有信号连接;所述传输终端的输入端与传输网络有信号连接,传输终端输出端与码流恢复器的 输入端连接。
2.根据权利要求1所述的一种TS码流传输系统,其特征在于,所述码流预处理器包括 第一串并转换芯片、第一 FPGA芯片、第一并串转换芯片;所述第一串并转换芯片输出端与 第一 FPGA芯片的一组通用I/O 口连接,第一并串转换芯片的输入端与第一 FPGA芯片的另 一组通用I/O 口连接。
3.根据权利要求1所述的一种TS码流传输系统,其特征在于,所述码流恢复器包括第 二串并转换芯片、第二 FPGA芯片、第二并串转换芯片与时钟产生电路;所述第二串并转换 芯片输出端与第二 FPGA芯片的一组通用I/O 口连接,第二并串转换芯片的输入端与第二 FPGA芯片的另一组通用I/O 口连接,时钟产生电路的输出端与第二 FPGA的时钟输入引脚连 接。
专利摘要本实用新型公开了一种TS码流传输系统,涉及数字电视单频网络传输系统。旨在更加有效的保证单频网传输系统的透明性。本实用新型采用了以下技术方案在单频网适配器与传输前端之间插入码流预处理器,在传输终端与发射机激励器之间插入码流恢复器。码流预处理器用于区分标志单频网适配器输出的空包,使之与传输前端为了适应系统要求的码率而插入的空包的PID内容不同,码流恢复器用于区分单频网适配器输出的空包与传输前端插入的空包,并将传输前端插入的空包滤除。本实用新型能清楚区分单频网适配器输出码流中的空包和传输前端插入的空包,只滤除传输前端插入的空包,保证了传输系统的透明性。本实用新型可用于数字电视单频网络系统。
文档编号H04N5/38GK201898583SQ20102061538
公开日2011年7月13日 申请日期2010年11月19日 优先权日2010年11月19日
发明者汤善武 申请人:成都凯腾四方数字广播电视设备有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1