应用于dPMR标准的4FSK码元同步器的制作方法

文档序号:7843381阅读:203来源:国知局
专利名称:应用于dPMR标准的4FSK码元同步器的制作方法
技术领域
本发明属于无线通信领域,涉及通信中的解调,特别是一种应用于dPMR标准的 4FSK码元同步器,可应用于dPMR数字无线系统的4FSK调制解调。
背景技术
dPMR是ETSI (欧洲电信联盟)2008年提出的数字对讲机标准,信道间隔6. 25KHz, 单工通信模式,采用4FSK调制,提供两种业务语音业务和数据业务。dPMR调制器经过2-4 电平变换,使每个符号携带2比特信息,符号速率为2400sym/s,信息速率为4. 8Kb/s。dPMR是4电平,每个符号携带2bit信息,4FSK调制,所以在每个符号的最佳采样点,是离散的4种电平。4FSK符号与比特的对应关系如表I所示表I4FSK Deviation
权利要求
1.一种应用于dPMR标准的4FSK码元同步器,其特征在于包括采样量化模块,该模块用M倍本地参考时钟对基带信号采样,将每个符号周期划分为M 个相位,M为正整数;鉴相模块,用于对采样值做硬判决,计算对应相位的相位误差;以及数字频率合成模块,用于找出最小误差相位,与上一次锁定的最小误差相位比较,得到相位跳动值O,用该相位跳动值0校正符号同步时钟。
2.根据权利要求I所述的码元同步器,其特征在于所述鉴相模块包括存储子模块,用于存储连续L个符号周期内的采样值;以及计算子模块,通过公式
3.根据权利要求I所述的码元同步器,其特征在于该码元同步器还包括数字滤波模块,用于对所述鉴相模块计算得到的相位误差做平滑滤波。
4.根据权利要求I所述的码元同步器,其特征在于所述数字频率合成模块包括状态判断子模块,用于根据上一次锁定的最小误差min^O,判定码元同步器当前的状态;以及范围确定子模块,用于根据码元同步器当前的状态以及上一次锁定的最小误差相位确定相位搜索范围。
5.根据权利要求4所述的码元同步器,其特征在于所述码元同步器的状态包括同步态和失步态,在失步态下搜索全部相位,在同步态下搜索部分相位。
6.根据权利要求4所述的码元同步器,其特征在于所述状态判断子模块将上一次锁定的最小误差min(err)与设定值ERRsym比较,当所述最小误差min(err)大于所述设定值 ERRsyn。时判定码元同步器当前处于失步态,否则判定码元同步器当前处于同步态。
7.根据权利要求I所述的码元同步器,其特征在于该码元同步器还包括4-2电平转换模块,用于将恢复的4FSK符号转换为比特信息,以及输出码元同步时钟。
全文摘要
一种应用于dPMR标准的4FSK码元同步器,包括采样量化模块,该模块用M倍本地参考时钟对基带信号采样,将每个符号周期划分为M个相位,M为正整数;鉴相模块,用于对采样值做硬判决,计算对应相位的相位误差;以及数字频率合成模块,用于找出最小误差相位,与上一次锁定的最小误差相位比较,得到相位跳动值σ,用该相位跳动值σ校正符号同步时钟。本码元同步器能够适合连续相位调制的基带信号同步,而且当通信数据较长时也能够保证同步时钟正确。
文档编号H04L7/033GK102594543SQ201210080068
公开日2012年7月18日 申请日期2012年3月23日 优先权日2012年3月23日
发明者权进国, 林孝康, 陈曦, 陈海飞 申请人:清华大学深圳研究生院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1