接收设备、接收方法、程序和接收系统的制作方法

文档序号:7989296阅读:123来源:国知局
接收设备、接收方法、程序和接收系统的制作方法
【专利摘要】本技术涉及一种能够在短时间内开始数据的解码的接收设备、接收方法、程序和接收系统。根据本技术的一方面的接收设备包括:解调单元,构造为解调用于传输关于数据的传输控制信息和待传输的数据的调制信号;第一解码单元,构造为对通过利用解调单元执行的解调获得的传输控制信息解码;存储单元,构造为存储通过利用解调单元执行的解调获得的数据;和第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。本技术能够被应用于接收DVB-C2的OFDM信号的接收器。
【专利说明】接收设备、接收方法、程序和接收系统
【技术领域】
[0001]本技术特别地涉及一种能够在短时间内开始数据的解码的接收设备、接收方法、程序和接收系统。
【背景技术】
[0002][DVB-C2]
[0003]存在作为欧洲第二代有线数字广播标准的DVB-C2 (非专利文件I)。在DVB-C2中,定义称为C2帧的帧,并且以C2帧为单位传输数据。
[0004]图1是表示C2帧的帧结构的示图。图1的水平方向表示时间。
[0005]C2帧包括一至八个作为OFDM (正交频分复用)码元的前导码元和预定数量的数据码元。前导码元布置在C2帧的前部,并且数据码元布置在前导码元之后。
[0006]前导码元是用于传输称为LI信令部分2数据(LI信息)的传输控制信息的码元。数据码元是用于传输TS(传输流)等(诸如,节目数据)的码元。针对每个数据片划分数据码元。
[0007]执行接收器中的接收处理以在具有3408个载波的固定带宽的调谐窗口中接收信号。适合所希望的数据片的信号的接收的调谐窗口的中心位置(中心频率)由传输侧通过LI信息指定。
[0008]接收器执行接收的OFDM信号的解调处理(包括诸如正交解调和均衡的处理),并对通过解调处理获得的信号执行解码处理(诸如,LDPC解码和BCH解码)。基于通过解码处理获得的LI信息,利用数据码元传输的数据被解码。例如,在OFDM解调之后,利用数据码元传输的数据被去交错,但去交错的模式根据LI信息中所包括的信息而不同。
[0009]如上所述,为了对利用数据码元传输的数据解码,需要在对利用数据码元传输的数据解码之前对利用前导码元传输的LI信息解码并获得LI信息。以下,利用数据码元传输的数据将会根据需要被称为主线数据。
[0010]引用列表
[0011]非专利文件
[0012]非专利文件1:DVB_C2规范[数字视频广播(DVB);用于有线系统的第二代数字传输系统的帧结构信道编码和调制(DVB-C2)]DVB文件A138
[0013]非专利文件2:DVB-C2实施指南[数字视频广播(DVB);第二代数字有线传输系统的实施指南(DVB-C2) JETSI TS102991vl.1.2

【发明内容】

[0014]由本发明解决的问题
[0015]图2是表示直至主线数据的解码的开始的顺序的例子的示图。图2的水平方向表示时间。
[0016]如图2中所示,前导码元根据它的次序被解调,并且最后的前导码元的解调完成,通过解调获得的LI信息的解码开始。甚至在LI信息的解码的开始和解码的结束之间,执行解调处理的解调单元把通过数据码元的解调获得的主线数据输出到执行解码处理的解码单元。
[0017]如上所述,利用数据码元传输的主线数据的解码需要LI信息。在LI信息的解码的开始和解码的结束之间从解调单元输出的主线数据不能被解码单元解码。
[0018]由于这个原因,根据在DVB-C2实施指南中描述的方法,需要等待对主线数据解码,直至获得在用于获得LI信息的C2帧之后的C2帧的数据码元(非专利文件2)。如图3中所示,当从第一 C2帧获得LI信息时,一获得第二帧中的第一数据码元,就能够如利用阴影所示从利用第一数据码元传输的主线数据开始解码。
[0019]然而,根据这种方法,存在从LI信息的解码完成的时间到主线数据的解码开始的时间的与C2帧时间段相等的延迟。
[0020]LI信息不是固定的而是可变化的,但根据这种方法,能够使用新的LI信息解码的数据是利用随后的C2帧中的数据码元传输的主线数据,因此,无法无缝地跟随LI信息的变化。当已经从预定C2帧获得尚未改变的LI信息并且LI信息在当前C2帧中改变时,则基于尚未改变的LI信息执行在当前C2帧中利用数据码元传输的主线数据的解码。
[0021]考虑到这种情况而提出本技术,并且本技术快速地开始数据的解码。
[0022]问题的解决方案
[0023]根据本技术的一方面的接收设备包括:解调单元,构造为解调用于传输关于数据的传输控制信息和待传输的数据的调制信号;第一解码单元,构造为对通过利用解调单元执行的解调获得的传输控制信息解码;存储单元,构造为存储通过利用解调单元执行的解调获得的数据;和第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。
[0024]该接收设备可以是IC芯片、包括IC芯片的部件或由包括IC芯片的部件构成的设备。存储单元可以是易失性存储单元或非易失性存储单元。
[0025]调制信号可包括按照传输的次序排列的用于传输传输控制信息的信号和用于传输数据的信号。在这种情况下,存储单元能够存储在传输控制信息正被解码的同时获得的数据。
[0026]当第一解码单元完成传输控制信息的解码时,第二解码单元能够开始对数据解码。
[0027]调制信号是DVB-C2的OFDM信号,传输控制信息是利用前导码兀传输的LI信息,并且数据是利用数据码元传输的数据。
[0028]根据本技术的一方面,解调用于传输关于数据的传输控制信息和待传输的数据的调制信号,并且对通过解调获得的传输控制信息解码。存储通过解调获得的数据,并且基于解码的传输控制信息对存储的数据解码。
[0029]发明的效果
[0030]根据本技术,能够快速地开始数据的解码。
【专利附图】

【附图说明】
[0031]图1是表示C2帧的帧结构的示图。[0032]图2是表示用于开始主线数据的解码的顺序的示图。
[0033]图3是表示用于开始主线数据的解码的顺序的另一示图。
[0034]图4是表示根据本技术的实施例的接收设备的解码顺序的例子的示图。
[0035]图5是表示LI信息的变化的示图。
[0036]图6是表示接收设备的结构的例子的方框图。
[0037]图7是表示LI信息的参数的示图。
[0038]图8是表示主线解码单元的结构的例子的方框图。
[0039]图9是表示数据片的提取的例子的示图。
[0040]图10是用于解释接收设备的操作的流程图。
[0041]图11是表示接收系统的结构的例子的方框图。
[0042]图12是表示计算机的硬件的结构的例子的方框图。
【具体实施方式】
[0043]以下将解释用于执行本技术的实施例。应该注意的是,将按照下面的次序进行解释。
[0044]1.解码顺序
[0045]2.接收设备的结构和操作
[0046]3.变型
[0047]<解码顺序>
[0048]图4是表示根据本技术的实施例的接收设备的解码顺序的例子的示图。图4的水平方向表不时间。
[0049]在如图4中所示的接收设备中,前导码元根据它的次序被解调,并且最后的前导码元的解调完成,LI信息的解码开始。C2帧包括一至八个前导码元和预定数量的数据码元,这些码元按照传输的次序排列。
[0050]与LI信息的解码并行地,开始把通过解调在前导码元之后的第一数据码元获得的主线数据写入到缓冲器。持续把主线数据写入到缓冲器,直至完成通过解调C2帧中的最后的数据码元获得的主线数据的写入。
[0051]当LI信息的解码完成时,与把通过解调数据码元获得的主线数据写入到缓冲器中并行地如下执行解码,写入到缓冲器中的主线数据被按照这种次序读取,即首先写入的数据被首先读取,并且基于已被解码的LI信息执行解码。位于接收设备中的缓冲器是FIFO(先入先出)类型存储器。
[0052]持续从缓冲器读取主线数据和主线数据的解码,直至写入到缓冲器的通过解调C2帧中的最后的数据码元获得的主线数据的解码完成。
[0053]如上所述,在该接收设备中,作为解调的结果从解调单元输出的主线数据在所谓的等待状态下被保存在缓冲器中,直至LI信息的解码完成,并且当LI信息的解码完成时,主线数据被依次解码。
[0054]因此,该接收设备不丢失主线数据,并且能够开始利用与用于获得LI信息的C2帧相同的C2帧中所包括的第一数据码元传输的主线数据的解码。不需要等待直至在用于获得LI信息的C2帧之后的C2帧的数据码元,因此,能够快速地开始主线数据的解码。[0055]另外,该接收设备能够无缝地跟随LI信息的变化。如图5中所示,将会考虑LI信息在当前C2帧中改变的情况。假设已经从在当前C2帧之前的C2帧获得尚未改变的LI信息并且基于尚未改变的LI信息执行紧接在前的C2帧的主线数据的解码。
[0056]利用某一 C2帧中的前导码元传输的LI信息被应用于利用同一 C2帧中的数据码元传输的主线数据。被应用改变的LI信息的主线数据是利用图5的C2帧中的数据码元传输的主线数据。在图5的例子中,在当前C2帧的前一 C2帧(在改变之前)的LI信息中,所希望的数据片的带宽是宽度W1,但在当前C2帧的LI信息中,所希望的数据片的带宽是宽度W2。
[0057]通过把主线数据存储到缓冲器直至LI信息的解码完成,因此,该接收设备使用改变的LI信息开始存储在缓冲器中的利用当前C2帧中的数据码元传输的主线数据的解码。改变的LI信息能够被应用于利用当前C2帧中的数据码元传输的主线数据和在其之后的主线数据,并且可无缝地跟随LI信息的变化。
[0058]当如参照图3所解释等待随后的C2帧中的数据码元时,改变的LI信息能够被应用于在从其获得改变的LI信息的当前C2帧之后的C2帧中的主线数据。在这种情况下,无法无缝地跟随LI信息的变化。
[0059]<接收设备的结构和操作>
[0060][接收设备的结构的例子]
[0061]图6是表示根据本技术的实施例的接收设备的结构的例子的方框图。
[0062]图6的接收设备I是能够接收DVB-C2的OFDM信号的设备。接收设备I如参照图4所解释执行数据的解码。
[0063]接收设备I包括:0FDM解调单元11、LI解码单元12、缓冲器13和主线解码单元
14。OFDM解调单元11接收通过把频率转换应用于由未示出的RF调谐器接收的调谐窗口中的RF信号获得的IF信号作为接收的信号。
[0064]OFDM解调单元11对接收的信号(0FDM信号)执行正交解调。OFDM解调单元11对通过应用正交解调获得的代表每个码元(诸如,前导码元和数据码元)的时域的基带信号执行FFT计算。OFDM解调单元11均衡通过FFT计算获得的频域的基带信号,并输出均衡的信号。OFDM解调单元11执行接收的信号的正交解调、FFT计算、均衡等作为解调处理。
[0065]通过前导码元的解调处理获得的LI信息被从OFDM解调单元11提供给LI解码单元12,并且通过数据码元的解调处理获得的主线数据被从OFDM解调单元11提供给缓冲器13。
[0066]当LI解码单元12从OFDM解调单元11接收LI信息时,LI解码单元12开始对LI信息解码。基于BCH码和LDPC码执行LI信息的解码。当LI信息的解码完成时,LI解码单元12把关于LI信息中所包括的数据片的信息以及解码完成标记输出到主线解码单元14。
[0067]图7是表示LI信息的参数的示图。将会解释主要参数。
[0068]第三行的START_FREQUENCY表示用作C2系统的开始位置的频率。开始位置由绝对频率代表,OHz是开始点。第四行的C2_BANDWIDTH表示C2系统的带宽。第六行的C2_FRAME_LENGTH表示C2帧中所包括的数据码元的数量。第八行的NUM_DSLICE表示C2帧中所包括的数据片的数量。针对每个数据片描述从第十行到第四十行的每个参数。
[0069]第十一行的DSLICE_ID表示C2系统中的数据片的ID。第十二行的DSLICE_TUNE_POS表示相对于由START_FREQUENCY代表的频率的用作用于接收数据片的调谐点的位置(中心频率)。第十三行的DSLICE_OFFSET_LEFT表示相对于调谐点的在数据片的左端的频率。第十四行的DSLICE_OFFSET_RIGHT表示相对于调谐点的在数据片的右端的频率。第十五行的DSLICE_TI_DEPTH表示时间交错的深度。
[0070]返回到关于图6的解释,缓冲器13存储从OFDM解调单元11提供的主线数据。当LI信息的解码完成时,开始存储在缓冲器13中的主线数据的读取。缓冲器13可以是易失性存储器(诸如,RAM),或者可以是非易失性存储器(诸如,闪存)。
[0071]当LI信息的解码完成并且从LI解码单元12提供解码完成标记时,主线解码单元14开始读取存储在缓冲器13中的主线数据。主线解码单元14基于由LI解码单元12提供的LI信息的参数对从缓冲器13读取的主线数据解码,并把作为解码的结果获得的主线数据输出到位于后一级的处理单元(诸如,MPEG解码器)。基于BCH码和LDPC码执行主线解码单元14对主线数据的解码。
[0072]图8是表示主线解码单元14的结构的例子的方框图。主线解码单元14包括:数据片提取单元21、频率去交错器22、时间去交错器23和纠错单元24。
[0073]数据片提取单元21基于从LI解码单元12提供的LI信息的参数提取所希望的数据片的信号。
[0074]图9是表示由数据片提取单元21执行的数据片的提取的例子的示图。图9的水平方向表示频率。当利用栅格状对角线指示的带宽是所希望的数据片的带宽时,在所希望的数据片的带宽的左端的位置Kds,min由下面的表达式(I)表示,并且在其右端的位置Kds, max由下面的表达式(2)表示。Dx表示由GI (保护间隔)长度确定的参数。当GI间隔是1/64时,Dx是12,并且当GI间隔是1/128时,Dx是24。
[0075]Kds, min=(DSLICE_TUNE_POS+DSLICE_OFFSET_LEFT)*Dx+START_FREQUENCY...(I)
[0076]Kds, max= (DSLI CE_TUNE_P0S + DSLICE_0FFSET_RIGHT) *Dx + START_FREQUENCY-1...(2)
[0077]用于数据片的提取的DSLICE_TUNE_POS、DSLICE_OFFSET_LEFT、DSLICE_0FFSET_RIGHT、START_FREQUENCY是由LI解码单元12提供的LI信息的参数。数据片提取单元21把提取的数据片的数据输出到频率去交错器22。
[0078]频率去交错器22沿频率方向对由数据片提取单元21提供的数据片的数据进行去交错,并把通过沿频率方向对数据进行去交错获得的数据输出到时间去交错器23。
[0079]时间去交错器23沿时间方向对由频率去交错器22提供的数据片的数据进行去交错。沿时间方向去交错的模式由由LI解码单元12提供的DSLICE_TI_DEPTH指定。时间去交错器23把通过沿时间方向对数据进行去交错获得的数据输出到纠错单元24。
[0080]纠错单元24纠正由时间去交错器23提供的数据片的数据的错误,并输出已被纠正错误的数据。
[0081]如上所述,主线解码单元14使用LI信息中所包括的各种参数对主线数据解码。
[0082][接收设备的操作]
[0083]现在,参照图10中的流程图,将解释具有以上结构的接收设备I的操作。
[0084]当接收设备I启动并且命令开始接收DVB-C2信号时,开始图10的处理。根据需要,每个步骤中的处理与另一步骤中的处理并行地或者在另一步骤中的处理之前或者在另一步骤中的处理之后执行。
[0085]在步骤SI中,OFDM解调单元11开始对接收的信号的解调。OFDM解调单元11把通过前导码元的解调处理获得的LI信息输出到LI解码单元12。
[0086]在步骤S2中,当LI解码单元12接收到通过最后的前导码元的解调处理获得的数据时,LI解码单元12开始对LI信息的解码。
[0087]在步骤S3中,OFDM解调单元11对在最后的前导码元之后接收到数据码元执行解调处理,并开始把主线数据写入到缓冲器13。持续把主线数据写入到缓冲器13,直至完成通过最后的数据码元的解调处理获得的数据的写入。
[0088]在步骤S4中,LI解码单元12确定LI信息的解码是否完成,并等待直至它确定LI信息的解码完成。当LI信息的解码被确定为完成时,LI解码单元12把解码完成标记和LI信息的参数输出到主线解码单元14。
[0089]在步骤S5中,当主线解码单元14从LI解码单元12接收解码完成标记和LI信息参数时,主线解码单元14读取存储在缓冲器13中的主线数据,并开始对读取的主线数据的解码。其后,主线解码单元14持续执行主线数据的读取和读取的主线数据的解码。
[0090]作为以上处理的结果,接收设备I能够快速地开始主线数据的解码。甚至当LI信息改变时,接收设备I也能够无缝地跟随该变化。
[0091]〈变型〉
[0092]当从LI解码单元12输出解码完成标记时,从缓冲器13读取主线数据。替代地,主线数据的读取的时刻可以不同,只要能够使用由LI解码单元12解码的LI信息对主线数据解码即可。例如,在自从由LI解码单元12提供解码完成标记以后的预定时间段之后,主线数据可被从缓冲器13读取,并且主线数据可被解码。
[0093][接收系统的结构的例子]
[0094]图11是表示应用接收设备I的接收系统的结构的例子的方框图。
[0095]图11的接收系统101包括:调谐器111、解调单元112、信号处理单元113和输出单元114。
[0096]调谐器111接收经传输路径(诸如,地面数字广播、卫星数字广播、CATV网络和互联网)传输的信号,并把信号输出到解调单元112。
[0097]解调单元112对由调谐器111提供的信号执行传输路径解码处理(包括解调处理和纠错处理),并把通过传输路径解码处理获得的数据输出到信号处理单元113。图6的结构包括解调单元112。
[0098]信号处理单元113根据需要对通过传输路径解码处理获得的数据执行信号处理(诸如,解压缩处理和解扰处理),并获得待传输的数据。
[0099]当传输侧使用预定方法(诸如,MPEG)压缩传输目标数据(诸如,图像和音频)时,执行由信号处理单元113执行的解压缩处理。当传输侧对传输目标数据加扰时,执行解扰处理。信号处理单元113把通过根据需要应用信号处理获得的传输目标数据输出到输出单元 114ο
[0100]当显示基于从信号处理单元113提供的数据的图像时,输出单元114对由信号处理单元113提供的数据执行诸如D/A转换的处理。输出单元114把通过执行诸如D/A转换的处理获得的图像信号输出到布置在接收系统101中的显示器或布置在接收系统101之外的显示器,从而显示图像。
[0101]当从信号处理单元113提供的数据被记录到记录介质时,输出单元114把从信号处理单元113提供的数据输出到布置在接收系统101中的记录介质或布置在接收系统101之外的记录介质,从而记录数据。记录介质由硬盘、闪存、光盘等构成。外部记录介质不仅可以是在外部连接到接收系统101的记录介质,还可以是经网络连接的记录介质。
[0102]具有以上结构的接收系统101可由硬件(诸如,IC(集成电路)芯片)构成,或者可由部件(诸如,通过布置多个IC芯片制成的板)或包括这些部件的独立设备构成。
[0103]调谐器111、解调单元112、信号处理单元113和输出单元114中的每一个可被构造为独立硬件或软件模块。调谐器111、解调单元112、信号处理单元113和输出单元114中的两个或更多个的组合可被构造为独立硬件或软件模块。例如,调谐器111和解调单元112可被构造为一件硬件等,并且信号处理单元113和输出单元114可被构造为一件硬件等。
[0104]例如,接收系统101可被应用于用于接收作为数字广播的电视广播的电视接收器、用于接收无线电广播的无线电接收器和用于记录电视广播的记录器设备。
[0105][计算机的结构例子]
[0106]以上解释的一系列处理可通过硬件执行,或者可通过软件执行。当这一系列处理例如通过软件执行时,从程序记录介质把构成该软件的程序安装到被包括在专用硬件中的计算机或通用计算机中。
[0107]图12是表示使用程序执行以上一系列处理的计算机的硬件的结构例子的方框图。
[0108]CPU (中央处理单元)151、R0M(只读存储器)152和RAM (随机存取存储器)153经总线154彼此连接。
[0109]总线154还连接到输入/输出接口 155。输入/输出接口 155连接到:输入单元156,包括键盘、鼠标等;和输出单元157,包括显示器、扬声器等。输入/输出接口 155连接到:存储单元158,包括硬盘、非易失性存储器等;通信单元159,包括网络接口等;和驱动器160,用于驱动可移动介质161。
[0110]在如上所述构造的计算机中,例如,CPU151经输入/输出接口 155和总线154把存储在存储单元158中的程序载入到RAM153,并执行该程序,由此执行以上的一系列处理。
[0111]例如,由CPU151执行的程序被记录到可移动介质161,或者经有线或无线传输介质(诸如,局域网、互联网和数字广播)而被提供,并被安装到存储单元158。
[0112]由计算机执行的程序可以是根据在本说明书中解释的次序以时间顺序执行处理的程序,或者可以是并行地执行处理或在必要的时刻(诸如,在调用时)执行处理的程序。
[0113]本技术的实施例不限于以上实施例,并且可按照各种方式改变,只要它落在本技术的主旨内即可。
[0114]本技术可被如下构造。
[0115](I) 一种接收设备,包括:
[0116]解调单元,构造为解调用于传输关于数据的传输控制信息和待传输的数据的调制信号;
[0117]第一解码单元,构造为对通过利用解调单元执行的解调获得的传输控制信息解码;[0118]存储单元,构造为存储通过利用解调单元执行的解调获得的数据;和[0119]第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。[0120](2)如(I)中所述的接收设备,其中[0121]所述调制信号包括按照传输的次序排列的用于传输传输控制信息的信号和用于传输数据的信号,以及[0122]存储单元存储在传输控制信息正被解码的同时获得的数据。[0123](3)如(I)至(2)中任何一项所述的接收设备,其中当第一解码单元完成传输控制信息的解码时,第二解码单元开始对数据解码。[0124](4)如(I)至(3)中任何一项所述的接收设备,其中[0125]所述调制信号是DVB-C2的OFDM信号,[0126]传输控制信息是利用前导码元传输的LI信息,以及[0127]数据是利用数据码元传输的数据。[0128](5) 一种接收方法,包括:[0129]解调用于传输关于数据的传输控制信息和待传输的数据的调制信号;[0130]对通过解调获得的传输控制信息解码;[0131]存储通过解调获得的数据;以及[0132]基于解码的传输控制信息对存储的数据解码。[0133](6) 一种程序,用于使计算机执行下述步骤:[0134]解调用于传输关于数据的传输控制信息和待传输的数据的调制信号;[0135]对通过解调获得的传输控制信息解码;[0136]存储通过解调获得的数据;以及[0137]基于解码的传输控制信息对存储的数据解码。[0138](7) 一种接收系统,包括:[0139]接收单元,构造为接收经传输路径发送的调制信号;[0140]解调单元,构造为执行由接收单元接收的调制信号的解调处理;[0141]信号处理单元,构造为对由解调单元解调的数据执行信号处理以获得待传输的数据;和[0142]输出单元,构造为输出由信号处理单元获得的待传输的数据,[0143]其中所述解调单元包括:[0144]信号解调单元,构造为解调用于传输关于待传输的数据的传输控制信息和待传输的数据的调制信号;[0145]第一解码单元,构造为对通过利用信号解调单元执行的解调获得的传输控制信息解码;[0146]存储单元,构造为存储通过利用信号解调单元执行的解调获得的数据;和[0147]第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。[0148]标号列表[0149]I接收设备,110FDM解调单元,12L1解码单元,13缓冲器,14主线解码单元
【权利要求】
1.一种接收设备,包括: 解调单元,构造为解调用于传输关于数据的传输控制信息和待传输的数据的调制信号; 第一解码单元,构造为对通过利用解调单元执行的解调获得的传输控制信息解码;存储单元,构造为存储通过利用解调单元执行的解调获得的数据;和第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。
2.如权利要求1所述的接收设备,其中 所述调制信号包括按照传输的次序排列的用于传输传输控制信息的信号和用于传输数据的信号,以及 存储单元存储在传输控制信息正被解码的同时获得的数据。
3.如权利要求1所述的接收设备,其中当第一解码单元完成传输控制信息的解码时,第二解码单元开始对数据解码。
4.如权利要求1所述的接收设备,其中 所述调制信号是DVB-C2的OFDM信号, 传输控制信息是利用前导码元传输的LI信息,以及 数据是利用数据码元传输的数据。
5.一种接收方法,包括: 解调用于传输关于数 据的传输控制信息和待传输的数据的调制信号; 对通过解调获得的传输控制信息解码; 存储通过解调获得的数据;以及 基于解码的传输控制信息对存储的数据解码。
6.一种程序,用于使计算机执行下述步骤: 解调用于传输关于数据的传输控制信息和待传输的数据的调制信号; 对通过解调获得的传输控制信息解码; 存储通过解调获得的数据;以及 基于解码的传输控制信息对存储的数据解码。
7.一种接收系统,包括: 接收单元,构造为接收经传输路径发送的调制信号; 解调单元,构造为执行由接收单元接收的调制信号的解调处理; 信号处理单元,构造为对由解调单元解调的数据执行信号处理以获得待传输的数据;和 输出单元,构造为输出由信号处理单元获得的待传输的数据, 其中所述解调单元包括: 信号解调单元,构造为解调用于传输关于待传输的数据的传输控制信息和待传输的数据的调制信号; 第一解码单元,构造为对通过利用信号解调单元执行的解调获得的传输控制信息解码; 存储单元,构造为存储通过利用信号解调单元执行的解调获得的数据;和第二解码单元,构造为基于由第一解码单元解码的传输控制信息对存储在存储单元中的数据解码。`
【文档编号】H04N7/173GK103444107SQ201280014525
【公开日】2013年12月11日 申请日期:2012年3月23日 优先权日:2011年3月31日
【发明者】横川峰志, 吉持直树, 境仁志 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1